CA2116173A1 - Synthetiseur de frequence - Google Patents

Synthetiseur de frequence

Info

Publication number
CA2116173A1
CA2116173A1 CA002116173A CA2116173A CA2116173A1 CA 2116173 A1 CA2116173 A1 CA 2116173A1 CA 002116173 A CA002116173 A CA 002116173A CA 2116173 A CA2116173 A CA 2116173A CA 2116173 A1 CA2116173 A1 CA 2116173A1
Authority
CA
Canada
Prior art keywords
input
output
frequency
oscillator
additional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
CA002116173A
Other languages
English (en)
Inventor
Thierry Potier
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thierry Potier
Dassault Electronique
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thierry Potier, Dassault Electronique filed Critical Thierry Potier
Publication of CA2116173A1 publication Critical patent/CA2116173A1/fr
Abandoned legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop

Abstract

Abrégé Synthétiseur de fréquence Le dispositif synthétiseur de fréquence comprend en combinaison : un oscillateur (OCT1), un comparateur de phase (CP), un générateur de fréquence (GF) possédant une entrée (EM1) recevant la fréquence de référence de valeur FO et N sorties (S1 à SN), avec N nombre entier pouvant être choisi de 1 à N, chaque sortie (S1 à SN) étant propre à délivrée une fréquence ayant une valeur égale à 2N FO, une boucle à verrouillage de phase (BVP) comprenant N maillons (A1 à AN) connectés en série entre la sortie (4) de l'oscillateur (OCT1) et la première entrée (6) du comparateur (CP), chaque maillon (A1 à AN) comprenant un mélangeur (XG1 à XGN) ayant une première entrée (E1X1 à E1XN) reliée à l'une des sorties (S1 à SN) du générateur de fréquence (GF), une seconde entrée (E2X1 à E2XN) et une sortie (SX1 à SXN), la seconde entrée (E2X1 à E2XN-1) du mélangeur courant (XG1 à XGN-1) étant reliée à la sortie (SX2 à SXN) du mélangeur précédent (XG2 à XGN) et la seconde entrée (E2XN) du mélangeur (XGN) étant reliée à la sortie (4) de l'oscillateur (OCT1). (Figure 1)

Description

. ., .
DASSAULT ELECTRONIOUE - Aff 511 Synthétiseur de fréquence L'invention concerne la synthèse de fréquence.

Elle trouve une application générale en électronique et plus particulièrement en électronique spatiale.

Pour la réalisation de synthèse de fréquence sur une grande plage de fréquence avec un nombre de pas de fréquence élev~, les techniques clas~iques de synthèse de fréquence notamment celles à base de diviseur programmable ont trois inconvé-nients :
- une pureté spectrale (rapport signal à bruit) insuffisante au niveau de la fréquence de sortie souhaitée ;

- une présence de raies parasites non harmoniques ; et - une forte consommation surtout gênante pour les applica-tions spatiales.

L'invention remédie à ces inconvénients.
Elle porte sur un dispositif synthétiseur de fréquence.

Selon une définition générale de l'invention, le dispositif synthétiseur de fréquence comprend en combinaison : `~
`
- un oscillateur modulable en fréquence, possédant une entrée et une sortie ;

- un comparateur de phase possédant une première entrée, une 35 seconde entrée recevant une fréquence de référence et une `~
sortie reliée à l'entrée de l'oscillateur ; ~ `

- un générateur de fréquence possédant une entrée recevant la fréquence de référence de valeur FO et N sorties, avec N
nombre entier pouvant être choisi de 1 à N, chaque sortie du générateur de fréquence étant propre à délivrer une fréquence ayant une valeur égale à 2NF0 ; et - une boucle à verrouillage de phase comprenant N maillons connectés en série entre la sortie de l'oscillateur et la première entrée du comparateur, chaque maillon comprenant un mélangeur ayant une première entrée reliée à l'une des sorties du générateur de fréquence, une seconde entrée et une sortie, la seconde entrée du mélangeur courant étant reliée à la sortie du mélangeur précédent ou à la sortie de l'oscil-lateur.

Un tel dispositif a l'avantage de conférer une pureté .
spectrale satisfaisante au niveau de la fréquence de sortie souhaitée dans la mesure où les éléments qui le constituent apportent des dégradations du bruit de phase faibles.

Avantageusement, le générateur de fréquence comprend N
modules connectés en série entre l'entrée et une sortie du 20 générateur de fréquence, chaque module comprenant une entrée :;
reliée à la fréquence de référence de valeur F0 ou à la .
sortie du module précédent et une sortie propre à délivrer une fréquence égale à 2NFO.

En pratique, pour assurer une faible dégradation du bruit de phase du synthétiseur, chaque module est un circuit doubleur de fréquence présentant un bon rapport signal à bruit.

Selon un aspect de l'invention, au moins une seconde entrée d'un mélangeur est de parité fixe, ce qui permet d'assurer une translation de fréquence de l'oscillateur dans une plage de fréquence prédéterminée.

Par ailleurs, au moins une seconde entrée d'un mélangeur est de parité variable, ce qui permet d'assurer une variation de fréquence de l'oscillateur dans une plage de fréquence prédéterminée.
2~16173 , En pratique, pour positionner le synthétiseur dans une plage de fréquence donnée, il comprend en outre un translateur de fréquence possédant une première entrée recevant une tension de prépositionnement, en particulier issue d'un mot numérique donné, converti en tension par l'intermédiaire d'un conver-tisseur numérique analogique, une seconde entrée reliée aux moyens de filtrage de la boucle d'asservissement de phase et une sortie reliée à l'entrée de l'oscillateur.

Avantageusement, il est prévu une boucle d'asservissement en fréquence de l'oscillateur comprenant un diviseur possédant une entrée reliée à la sortie de l'oscillateur et une sortie, un compteur possédant une entrée reliée à la sortie du diviseur et une sortie reliée à la première entrée du translateur de fréquence via le convertisseur numérique analogique. ~

Selon un autre aspect de l'invention, pour réaliser une ~-synthèse de fréquence plus fine, le synthétiseur est combiné : - :
20 avec un étage de synthèse de fréquence supplémentaire : ~:
comprenant :

- un oscillateur modulable en fréquence supplémentaire possédant une entrée et une sortie ;
- une boucle à verrouillage de phase supplémentaire compre- ~ :
nant un mélangeur supplémentaire possédant une première :~
entrée recevant une fréquence prédéterminée issue du généra-teur de fréquence, une seconde entrée reliée à la sortie de ~ ~.
l'oscillateur supplémentaire et une sortie, un diviseur programmable possédant une entrée reliée à la sortie du : :
mélangeur supplémentaire et une sortie ; et :

- un comparateur de phase supplémentaire possédant une première entrée reliée à la sortie du diviseur programmable, une seconde entrée recevant une fréquence de référence supplémentaire et une sortie reliée à l'entrée de l'oscilla-teur supplémentaire.

': '.':. .' `... .. . .: ~ . . , . , , ., .:; : , ` 21~6173 De préférence, il comprend également un étage sommateur de fréquence comprenant :

- un oscillateur modulable en fréquence sommateur possédant une entrée et une sortie ;

- une boucle à verrouillage de phase sommatrice comprenant un mélangeur sommateur possédant une première entrée reliée à la sortie de l'oscillateur, une seconde entrée reliée à la sortie de l'oscillateur sommateur et une sortie ; et - un comparateur de phase sommateur possédant une première entrée reliée à la sortie du mélangeur sommateur, une seconde entrée reliée à la sortie de l'oscillateur supplémentaire et : ;
15 une sortie reliée à l'entrée de l'oscillateur sommateur. ::~

Selon une application particulière de l'invention, la fréquence de référence F0 est de l'ordre de 37,5 MHz, la -plage de fréquence de l'oscillateur est de l'ordre de Z0 1237,5 MHz à 2362,5 MHz avec 16 pas de 75 MHz, la plage de fréquence de l'oscillateur supplémentaire est de l'ordre de 375 MHz à 445 MHz avec 15 pas de 5 MHz et la plage de fréquence de l'oscillateur sommateur est de l'ordre de 1612,5 MHz à 2807,5 MHz avec 240 pas de 5 MHz. :~
D'autres caractéristiques et avantages de l'invention apparaîtront à la lumière de la description détaillée ci-après, et des dessins annexés dans lesquels :

30 - la figure 1 est une représentation schématique du synthéti- ~::
seur de fréquence selon l'invention ;

- la figure 2 est une représentation schématique du synthéti-seur de fréquence de la figure 1 équipé d'un translateur de fréquence selon l'invention ; et - la figure 3 est une représentation schématique du synthéti-seur de fréquence de la figure 2 combiné avec un étage de synthèse de fréquence supplémentaire et une étage sommateur selon l'invention.

Sur la figure 1, le synthétiseur de fréquence selon l'inven-tion porte la référence SYN.

Il est articulé autour d'un oscillateur modulable en fré-quence OCT1 possédant une entrée 2 et une sortie 4.

10 Un comparateur de phase CP est prévu avec une première entrée -6, une seconde entrée 8 recevant une fréquence de référence F0 et une sortie 10 reliée à l'entrée 2 de l'oscillateur OCT1. ~ -:

15 La fréquence de référence F0 est issue d'une source de ~ ::
fréquence SF0. :~

Selon l'invention, il est prévu un générateur de fréquence GF
possédant une entrée EM1 recevant la fréquence de référence~ `~
F0 et N sorties S1 à SN, avec N nombre entier pouvant être choisi de 1 à N.

Dans le synthétiseur SYN décrit en référence à la figure 1,: : -le nombre entier N est égal à 5.
Bien entendu ce nombre est un exemple non limitatif.

Chaque sortie S1 à S5 du générateur de fréquence est propre à délivrer une fréquence ayant une valeur égale à 2NPO.
Ainsi, la sortie S1 délivre une fréquence égale à 2 FO, la sortie S2 délivre une fréquence égale à 4FO, la sortie S3 délivre une fréquence égale à 8FO, la sortie S4 délivre une fréquence égale à 16FO et enfin la sortie S5 délivre une 35 fréquence égale à 32FO. : :

Le synthétiseur comprend enfin une boucle à verrouillage de phase BVP comprenant 5 maillons individualisés en A1 à A5, : : :

21~6173 ~ - , connectés en série entre la sortie 4 de l'oscillateur OCT1 et la première entrée 6 du comparateur CP.

Chaque maillon A1 à A5 comprend un mélangeur individualisé en XG1 à XG5, ayant une première entrée ElX1 à ElX5 reliée à
l'une des sortie S1 à S5 du générateur de fréquence GF, une seconde entrée E2X1 à E2X5 et une sortie SX1 à SX5. La seconde entrée E2X1 à E2X5 du mélangeur courant XG1 à XG5 est reliée à la sortie SX2 à SX4 du mélangeur précédent XG2 à XG4 ou à la sortie 4 de l'oscillateur OCT1.

Avantageusement, le générateur de fréquence GF comprend 5 modules MOD1 à MOD5 connectés en série entre l'entrée EM1 et la sortie S5 du générateur de fréquence GF.
Chaque module MOD1 à MOD5 comprend une entrée individualisée en EM1 à EM5, reliée à la fréquence de référence F0 ou à la sortie S1 à S4 du module précédent MOD1 à MOD4 et une sortie S1 à S5 propre à délivrer une fréquence égale à 2NF0.
En pratique, pour assurer une faible dégradation du bruit de phase du synthétiseur, chaque module MOD1 à MOD5 est un circuit doubleur de fréquence.

Par exemple, le circuit doubleur de fréquence est basé sur un redressement double alternance.

L'homme du métier sait que de tels circuits présentent un bon rapport signal à bruit et consomment peu.
Avantageusement, chaque maillon A1 à A5 comprend en outre des moyens de filtrage F1 à F5 placés en sortie du mélangeur XG1 à XG5 associé audit maillon Al à A5.

En pratique, les moyens de filtrage F1 à F5 sont du type filt-re passe-bas.

211~173 .

Des moyens de filtrage FB de la boucle d'asservissement de phase BVP sont avantageusement prévus entre la sortie 10 du comparateur de phase CP et l'entrée 2 de l'oscillateur OCT1.

En pratique, les moyens de filtrage FB de la boucle d'asser-vissement de phase sont du type filtre passe-bas de fréquence ~-de coupure élevée.

Selon l'invention, le synthétiseur SYN exploite avantageuse-ment la possibilité de choisir les parités + ou - des entrées des mélangeurs XGl à XGN de la boucle de phase BVP. ~ ~
~. :.:
Ainsi, pour assurer une translation de fréquence de l'oscil-lateur OCT1 dans une plage de fréquence prédéterminée, les -secondes entrées E2X4 et E2X5 des mélangeurs XG4 et XG5 sont de parité fixe, ici positive.

Par ailleurs, les secondes entrées E2Xl, E2X2 et E2X3 des mélangeurs XGl, XG2 et XG3 sont de parité variable, c'est-à-dire positive ou négative, pour assurer une variation defréquence de l'oscillateur OCT1 dans une plage de fréquence prédéterminée.

Il en résulte que, lorsque la boucle de phase BVP est accrochée, la fréquence de l'oscillateur OCT1 correspond à
l'une des valeurs possibles suivantes ~

+/- FO +/- 2 FO +/- 4 FO +/- 8 FO + 16 FO + 32 FO.

Conformément à la figure 2, pour sélectionner une plage de fréquence souhaitée, le synthétiseur SYN comprend en outre un translateur de fréquence TR possédant une première entrée 12 :
recevant une tension de prépositionnement PP1 issue d'un mot numérique donné, converti en tension par l'intermédiaire d'un 35 convertisseur numérique analogique CNA, une second entrée 14 ~ -reliée aux moyens de filtrage FB de la boucle d'asservisse-ment de phase BVP et une sortie 16 reliée à l'entrée 2 de l'oscillateur OCT1.

Avantageusement, le prépositionnement PP1 est vérifié par l'intermédiaire d'un diviseur DIV possédant une entrée reliée à la sortie 4 de l'oscillateur OCT1 et une sortie, un compteur COMP possédant une entrée reliée à la sortie du diviseur DIV et une sortie reliée à la première entrée 12 du translateur de fréquence TR via une unité de calcul (non représentée) et le convertisseur numérique analogique CNA.

Par exemple, le diviseur DIV est un diviseur par 128.
Les dégradations du bruit de phase apportées par le généra-teur de fréquence étant négligeables, les performances du synthétiseur dépendent ici de la valeur élevée de la fré-quence de coupure de la boucle d'asservissement de phase du synthétiseur.

Dans le cas où la fréquence de référence unique FO est de l'ordre de 37,5 MHz, une valeur de l'ordre de 1 MHz pour la fréquence de coupure permet de mieux réduire le bruit de phase propre de l'oscillateur OCT1 et reste compatible avec la fréquence de battement supérieure du comparateur de phase CP recevant sur son autre voie 8 la fréquence de référence FO.

Dans une application particulière, par exemple une applica-tion spatiale, il est un objectif de l'invention de proposer une grande plage de fréquence avec un nombre de pas de fréquence élevé.

Pour obtenir une telle grande plage de fréquence, il est avantageux d'associer ou de combiner le synthétiseur tel que décrit en référence aux figures 1 et 2 avec un étage de synthèse de fréquence supplémentaire et un étage sommateur.

Sur la figure 3, on a représenté une telle combinaison.

L'étage de synthèse de fréquence supplémentaire ESUP est articulé autour d'un oscillateur modulable en fréquence supplémentaire OCT2 possédant une entrée 22 et une sortie 42.
~. :

` 2116~7~

Une boucle à verrouillage de phase supplémentaire BVP2 est prévue avec ledit oscillateur modulable en fréquence supplé-mentaire OCT2.

La boucle à verrouillage de phase BVP2 comprend un mélangeur supplémentaire XSUP possédant une première entrée 30 recevant -une fréquence prédéterminée issue du générateur de fréquence GF, ici 300 MHz, une seconde entrée 32 reliée à la sortie 42 de l'oscillateur supplémentaire et une sortie 34. La boucle ::
à verrouillage de phase est complétée par un diviseur programmable DIVP possédant une entrée 36 reliée à la sortie 34 du mélangeur supplémentaire XSUP et une sortie 38.

Le diviseur programmable DIVP est du type classique. Il -~:
15 reçoit à une entrée 37 un mot numérique sur 4 bits par ~-exemple propre à programmer le pas du diviseur programmable.

Par exemple, le diviseur programmable DIVP présente un pas variant entre 15 et 29.
Des moyens de filtrage FSUP du type passe-bas sont intercalés entre le mélangeur XSUP de l'étage supplémentaire et le diviseur programmable DIVP.

L'étage de synthèse de fréquence supplémentaire comprend en outre un comparateur de phase supplémentaire CP2 possédant une première entrée 62 reliée à la sortie 38 du diviseur programmable DIVP, une seconde entrée 82 recevant une fréquence de référence supplémentaire FRS et une sortie 102 reliée à l'entrée 32 de l'oscillateur supplémentaire OCP2.

Avantageusement, la fréquence de référence supplémentaire FRS
est issue du générateur de fréquence GF par exemple de la sortie S1 à travers un diviseur supplémentaire DIVSS propre 35 à diviser la fréquence issue de S1 par 15. ~ ~:

Des moyens de filtrage supplémentaires FB2 de la boucle d'asservissement de phase supplémentaire BVP2 sont prévus 211~173 entre la sortie 102 du comparateur de phase supplémentaire CP2 et l'entrée 22 de l'oscillateur supplémentaire OCT2.

Comme vu précédemment, il convient également d'équiper l'étage de synthèse de fréquence supplémentaire d'un transla-teur de fréquence supplémentaire TR2.

Celui-ci possède une première entrée 122 recevant une tension de prépositionnement PP2 issue d'un mot numérique supplémen-taire donné, convertie en tension par l'intermédiaire d'unconvertisseur numérique analogique supplémentaire CNA2, une seconde entrée 142 reliée aux moyens de filtrage supplémen~
taires FB2 de la boucle d'asservissement de phase supplémen-taire BVP2 et une sortie 162 reliée à l'entrée 22 de l'oscil-lateur supplémentaire OCT2.

Par exemple, la plage de fréquence de l'oscillateur supplé-mentaire OCT2 est de l'ordre de 375 MHz à 445 MHz avec 15 pas de 5 MHz.

La fréquence plus basse de l'oscillateur supplémentaire OCT2 et sa relativement faible excursion de fréquence engendrent un faible bruit de phase et par conséquent autorisent une fréquence de coupure basse de la boucle d'asservissement de phase supplémentaire.

Par exemple, la fréquence de coupure est de l'ordre de 20 kHz adaptée au battement supérieur de la comparaison CP2 qui est ici égale à 10 MHz. .
Comme vu ci-avant, l'acquisition de l'étage de synthèse supplémentaire E5UP est aidé au moyen d'un prépositionnement :~
par PP2 converti en tension par un convertisseur supplémen-taire CNA2 et par un balayage additionnel (non représenté).
Enfin, il est prévu en outre un étage sommateur de fréquences propre à additionner les fréquences issues du synthétiseur SYN et de l'étage de synthèse de fréquence supplémentaire ESUP décrits ci-avant. -:~
~ ;~,~ ' .

2~16173 L'étage sommateur de fréquences ESO est articulé autour d'un oscillateur modulable en fréquence sommateur OCT3 possédant une entrée 23 et une sortie 43.

L'étage sommateur comprend une boucle à verrouillage de phase sommatrice BVP3 comprenant un mélangeur sommateur XX possé-dant une première entrée 50 reliée à la sortie 4 de l'oscil-lateur OCT1, une seconde entrée 52 reliée à la sortie 43 de l'oscillateur sommateur OCT3 et une sortie 54.
En comparateur de phase sommateur CP3 complète l'étage sommateur.

Le comparateur de phase sommateur CP3 possède une première 15 entrée 63 reliée à la sortie 54 du mélangeur sommateur XX, :~
une seconde entrée 83 reliée à la sortie 42 de l'oscillateur :
supplémentaire OCT2 et une sortie 103 reliée à l'entrée 23 de l'oscillateur sommateur OCT3. ~:

Avantageusement, des moyens de filtrage sommateurs FB3 de la boucle d'asservissement de phase sommatrice BVP3 sont prévus entre la sortie 103 du comparateur de phase sommateur CP3 et l'entrée 23 de l'oscillateur sommateur OCT3. : :

Tout comme le prépositionnement des oscillateurs OCT1 et OCT2, il est prévu en outre un translateur de fréquence sommateur TR3. Ce translateur TR3 possède une première entrée 123 recevant une tension de prépositonnement PP3 issue d'un mot numérique sommateur donné, converti en tension par 30 l'intermédiaire d'un convertisseur numérique analogique .
sommateur CNA3, une seconde entrée 143 reliée aux moyens de filtrage sommateurs FB3 et une sortie 163 reliée à l'entrée 23 de l'oscillateur sommateur OCT3.
~ ::
Tout comme le prépositionnement de l'oscillateur OCT1, l'oscillateur OCT3 est avantageusement asservi par la chaine : ~ :
diviseur DIV et compteur COMP décrite en référence à la .
figure 1. ~

2t,~

Avantageusement, un commutateur CI est capable de commuter la boucle d'asservissement de fréquence de l'oscillateur OCT1 a l'oscillateur sommateur OCT3 en réponse à une commande prédéterminée.

En pratique, des moyens de filtrage FS0 de type filtre passe-bas sont intercalés entre le mélangeur XX et le comparateur de phase CP3.

Selon les valeurs de fréquence mentionnées ci-avant, la plage de fréquence de l'oscillateur sommateur OCT3 est choisie de l'ordre de 161Z,5 MHz à 2807,5 MHz avec 240 pas de 5 MHz.

L'Homme du métier comprendra qu'avec un tel synthétiseur de fréquence, d'excellentes performances de pureté spectrale sont obtenues sur une grande plage de fréquence.

~ ~:
.. . ' ~ ~

. ~ .`~` .
,;"~' ' '.' ~

- : ~
: ' '

Claims (21)

1. Dispositif synthétiseur de fréquence, caractérisé en ce qu'il comprend en combinaison :

- un oscillateur modulable en fréquence (OCT1) possédant une entrée (2) et une sortie (4), - un comparateur de phase (CP) possédant une première entrée (6), une seconde entrée (8) recevant une fréquence de référence de valeur FO et une sortie (10) reliée à l'entrée (2) de l'oscillateur (OCT1), - un générateur de fréquence (GF) possédant une entrée (EM1) recevant la fréquence de référence de valeur FO et N sorties (S1 à SN), avec N nombre entier pouvant être choisi de 1 à N, chaque sortie (S1 à SN) étant propre à délivrée une fréquence ayant une valeur égale à 2N FO, et - une boucle à verrouillage de phase (BVP) comprenant N
maillons (A1 à AN) connectés en série entre la sortie (4) de l'oscillateur (OCT1) et la première entrée (6) du comparateur (CP), chaque maillon (A1 à AN) comprenant un mélangeur (XG1 à XGN) ayant une première entrée (E1X1 à E1XN) reliée à l'une des sorties (S1 à SN) du générateur de fréquence (GF), une seconde entrée (E2X1 à E2XN) et une sortie (SX1 à SXN), la seconde entrée (E2X1 à E2XN-1) du mélangeur courant (XG1 à
XGN-1) étant reliée à la sortie (SX2 à SXN) du mélangeur précédent (XG2 à XGN) et la seconde entrée (E2XN) du mélan-geur (XGN) étant reliée à la sortie (4) de l'oscillateur (OCT1).
2. Dispositif selon la revendication 1, caractérisé en ce que le générateur de fréquence (GF) comprend N modules (MOD1 à
MODN) connectés en série entre l'entrée (EM1) et une sortie (SN) du générateur de fréquence (GF), chaque module (MOD1 à
MODM) comprenant une entrée (EM1 à EMN) reliée à la fréquence de référence de valeur FO ou à la sortie (S1 à SN-1) du module précédent (MOD1 à MODN-1) et une sortie (S1 à SN) propre à délivrée une fréquence égale à 2N FO.
3. Dispositif selon la revendication 2, caractérisé en ce que chaque module (MOD1 à MODN) est un circuit doubleur de fréquence.
4. Dispositif selon l'une quelconque des précédentes revendi-cations, caractérisé en ce que chaque maillon (A1 à AN) comprend en outre des moyens de filtrage (F1 à FN) placés en sortie du mélangeur (XG1 à XGN) associé audit maillon (A1 à
AN).
5. Dispositif selon la revendication 4, caractérisé en ce que les moyens de filtrage (F1 à FN) sont du type passe-bas.
6. Dispositif selon l'une des revendications précédentes, caractérisé en ce que des moyens de filtrage (FB) de la boucle d'asservissement de phase (BVP) sont prévus entre la sortie du comparateur de phase (CP) et l'entrée (2) de l'oscillateur (OCT1).
7. Dispositif selon l'une quelconque des précédentes revendi-cations, caractérisé en ce qu'au moins une seconde entrée (E2X4, E2X5) d'un mélangeur (XG4, XG5)) est de parité fixe, ce qui permet d'assurer une translation de fréquence de l'oscillateur (OCT1) dans une plage de fréquence prédétermi-née.
8. Dispositif selon l'une quelconque des précédentes revendi-cations, caractérisé en ce qu'au moins une seconde entrée (E2X1, E2X2, E2X3) d'un mélangeur (XG1,XG2,XG3) est de parité
variable, ce qui permet d'assurer une variation de fréquence de l'oscillateur (OCT1) dans une plage de fréquence prédéter-minée.
9. Dispositif selon la revendication 6, caractérisé en ce qu'il comprend en outre un translateur de fréquence (TR) possédant une première entrée (12) recevant une tension de prépositionnement (PP1), en particulier issue d'un mot numérique donné, converti en tension par l'intermédiaire d'un convertisseur numérique analogique (CNA), une seconde entrée (14) reliée aux moyens de filtrage (FB) de la boucle d'asser-vissement de phase (BVP) et une sortie (16) reliée à l'entrée (2) de l'oscillateur (OCT1).
10. Dispositif selon la revendication 9, caractérisé en ce qu'il comprend en outre une boucle d'asservissement en fréquence de l'oscillateur (OCT1) comprenant un diviseur (DIV) possédant une entrée reliée à la sortie (4) de l'oscil-lateur (OCT1) et une sortie, un compteur (COMP) possédant une entrée reliée à la sortie du diviseur (DIV) et une sortie reliée à la première entrée (12) du translateur de fréquence (TR) via une unité de calcul et le convertisseur numérique analogique (CNA).
11. Dispositif selon l'une quelconque des précédentes revendications, caractérisé en ce qu'il comprend en outre un étage de synthèse de fréquence supplémentaire (ESUP) compre-nant:

- un oscillateur modulable en fréquence supplémentaire (OCT2) possédant une entrée (22) et une sortie (42), - une boucle à verrouillage de phase supplémentaire (BVP2) comprenant un mélangeur supplémentaire (XSUP) possédant une première entrée (30) recevant une fréquence prédéterminée issue du générateur de fréquence (GF), une seconde entrée (32) reliée à la sortie (42) de l'oscillateur supplémentaire (OCT2) et une sortie (34), un diviseur programmable (DIVP) possédant une entrée (36) reliée à la sortie (34) du mélan-geur supplémentaire (XSUP) et une sortie (38), et - un comparateur de phase supplémentaire (CP2) possédant une première entrée (62) reliée à la sortie (38) du diviseur programmable (DIVP), une seconde entrée (82) recevant une fréquence de référence supplémentaire (FRS) et une sortie (102) reliée à l'entrée (22) de l'oscillateur supplémentaire (OCT2).
12. Dispositif selon la revendication 11, caractérisé en ce que des moyens de filtrage supplémentaires (FB2) de la boucle d'asservissement de phase supplémentaire (BVP2) sont prévus entre la sortie (102) du comparateur de phase supplémentaire (CP2) et l'entrée (22) de l'oscillateur supplémentaire (OCT2).
13. Dispositif selon la revendication 12, caractérisé en ce qu'il comprend en outre un translateur de fréquence supplé-mentaire (TR2) possèdant une première entrée (122) recevant une tension de prépositionnement (PP2), en particulier issue d'un mot numérique supplémentaire donné, converti en tension par l'intermédiaire d'un convertisseur numérique analogique supplémentaire (CNA2), une seconde entrée (142) reliée aux moyens de filtrage supplémentaires (FB2) de la boucle d'asservissement de phase supplémentaire (BVP2) et une sortie (162) reliée à l'entrée (22) de l'oscillateur supplémentaire (OCT2).
14. Dispositif selon l'une des revendications 11 à 13, caractérisé en ce qu'il comprend en outre un étage sommateur de fréquence (ESO) comprenant :

- un oscillateur modulable en fréquence sommateur (OCT3) possèdant une entrée (23) et une sortie (43), - une boucle à verrouillage de phase sommatrice (BVP3) comprenant un mélangeur sommateur (XX) possèdant une première entrée (50) reliée à la sortie (4) de l'oscillateur (OCT1), une seconde entrée (52) reliée à la sortie (43) de l'oscilla-teur sommateur (OCT3) et une sortie (54), et - un comparateur de phase sommateur (CP3) possédant une première entrée (63) reliée à la sortie (54) du mélangeur sommateur (XX) via des moyens de filtrage auxiliaires (FSO), une seconde entrée (83) reliée à la sortie (42) de l'oscilla-teur supplémentaire (OCT2) et une sortie (103) reliée à
l'entrée (23) de l'oscillateur sommateur (OCT3).
15. Dispositif selon la revendication 14, caractérisé en ce que des moyens de filtrage sommateurs (FB3) de la boucle d'asservissement de phase sommatrice (BVP3) sont prévus entre la sortie (103) du comparateur de phase sommateur (CP3) et l'entrée (23) de l'oscillateur sommateur (OCT3).
16. Dispositif selon la revendication 15, caractérisé en ce qu'il comprend en outre un translateur de fréquence sommateur (TR3) possèdant une première entrée (123) recevant une tension de prépositionnement (PP3), en particulier issue d'un mot numérique sommateur donné, converti en tension par l'intermédiaire d'un convertisseur numérique analogique sommateur (CNA3), une seconde entrée (143) reliée aux moyens de filtrage sommateurs (FB3) de la boucle d'asservissement de phase sommatrice (BVP3) et une sortie (163) reliée à l'entrée (23) de l'oscillateur sommateur (OCT3).
17. Dispositif selon la revendication 16, caractérisé en ce qu'il comprend en outre une boucle d'asservissement de fréquence de l'oscillateur sommateur (OCT3) comprenant un diviseur (DIV) possèdant une entrée reliée à la sortie (43) de l'oscillateur sommateur (OCT3) et une sortie, un compteur (COMP) possèdant une entrée reliée à la sortie du diviseur (DIV) et une sortie reliée à la première entrée (123) du translateur de fréquence sommateur (TR3) via une unité de calcul et le convertisseur numérique analogique sommateur (CNA3).
18. Dispositif selon l'une quelconques des précédentes revendications, caractérisé en ce que la fréquence de référence FO est de l'ordre de 37,5 MHZ.
19. Dispositif selon la revendication 18, caractérisé en ce que la plage de fréquence de l'oscillateur (OCT1) est de l'ordre de 1237,5 MHz à 2362,5 MHz avec 16 pas de 75 MHZ.
20. Dispositif selon la revendication 18, caractérisé en ce que la plage de fréquence de l'oscillateur supplémentaire (OCT2) est de l'ordre de 375 MHz à 445 MHz avec 15 pas de 5 MHz.
21. Dispositif selon les revendications 18 à 20, caractérisé
en ce que la plage de fréquence de l'oscillateur sommateur (OCT3) est de l'ordre de 1612,5 MHz à 2807,5 MHz avec 240 pas de 5 MHz.
CA002116173A 1993-02-25 1994-02-22 Synthetiseur de frequence Abandoned CA2116173A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9302168A FR2702107B1 (fr) 1993-02-25 1993-02-25 Synthétiseur de fréquence.
FR9302168 1993-02-25

Publications (1)

Publication Number Publication Date
CA2116173A1 true CA2116173A1 (fr) 1994-08-26

Family

ID=9444414

Family Applications (1)

Application Number Title Priority Date Filing Date
CA002116173A Abandoned CA2116173A1 (fr) 1993-02-25 1994-02-22 Synthetiseur de frequence

Country Status (6)

Country Link
US (1) US5455541A (fr)
EP (1) EP0613254B1 (fr)
AT (1) ATE146918T1 (fr)
CA (1) CA2116173A1 (fr)
DE (1) DE69401225T2 (fr)
FR (1) FR2702107B1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8598924B2 (en) 2012-02-13 2013-12-03 Rf Monolithics, Inc. Frequency-locked synthesizer with low power consumption and related system and method

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE323077C (de) * 1916-06-23 1920-07-15 Max Mayr & Co G M B H Verfahren zur Vereinigung kleiner Stuecke und Abfaelle aus Leder und anderen biegsamen Stoffen mittels einer Schwalbenschwanzverbindung
US3188578A (en) * 1963-02-07 1965-06-08 Auerbach Electronics Corp Multi-frequency signal generator having plural mixers in cascade
DE3230772A1 (de) * 1982-08-19 1984-02-23 Robert Bosch Gmbh, 7000 Stuttgart Pll-oszillatorschaltung zum erzeugen verschiedener frequenzen, die einem frequenzraster angehoeren
FR2565440B1 (fr) * 1984-06-01 1986-09-05 Adret Electronique Etage synthetiseur de frequence comportant deux boucles a verrouillage de phase dont la seconde multiplie la frequence de la premiere par un facteur voisin de l'unite.
US4763083A (en) * 1986-05-02 1988-08-09 Hewlett-Packard Company Low phase noise RF synthesizer
US4791387A (en) * 1986-12-16 1988-12-13 Matsushita Electric Industrial Co., Ltd. Microwave band frequency synthesizer
US4847569A (en) * 1987-02-20 1989-07-11 Wavetek Corporation Automatic calibration system for a voltage control oscillator
US5128633A (en) * 1991-07-08 1992-07-07 Motorola, Inc. Multi-loop synthesizer
EP0560525B1 (fr) * 1992-03-11 1997-10-15 Matsushita Electric Industrial Co., Ltd. Synthétiseur de fréquence

Also Published As

Publication number Publication date
FR2702107B1 (fr) 1995-06-09
FR2702107A1 (fr) 1994-09-02
DE69401225D1 (de) 1997-02-06
EP0613254A1 (fr) 1994-08-31
ATE146918T1 (de) 1997-01-15
DE69401225T2 (de) 1997-05-28
EP0613254B1 (fr) 1996-12-27
US5455541A (en) 1995-10-03

Similar Documents

Publication Publication Date Title
FR2715012A1 (fr) Synthèse en fréquence par fractions N à correction d'erreur résiduelle et procédé associé.
EP0626754B1 (fr) Procédé et dispositif de modulation en amplitude d'un signal radiofréquence
FR2687522A1 (fr) Synthetiseur de frequence a nombre n fractionnaire employant plusieurs accumulateurs avec recombinaison en serie, procede de mise en óoeuvre, et radiotelephone l'utilisant.
EP0887941A1 (fr) Dispositif de génération de signaux analogiques à partir de convertisseurs analogique-numérique, notamment pour la synthèse numérique directe
FR2815194A1 (fr) Synthetiseur de frequence fractionnel n module sigma/delta a bit unique
FR2666463A1 (fr) Procede et appareil de synthese a n fractionnaire avec reduction de l'erreur residuelle et application a un radioemetteur.
EP0142440A2 (fr) Dispositif de génération d'une fréquence fractionnaire d'une fréquence de référence
EP0872959A1 (fr) Diviseur de fréquence à faible bruit.
EP0717502B1 (fr) Dispositif de synthèse de fréquence pour récepteur V/UHF large bande
EP1193878B1 (fr) Synthétiseur de fréquence et procédé de synthèse de fréquence à faible bruit
FR2765428A1 (fr) Demodulateur numerique
EP1367723A1 (fr) Modulateur sigma-delta numérique-numérique et synthetiseur de fréquence numérique l'incorporant
FR2743960A1 (fr) Convertisseur numerique analogique a haute resolution destine notamment a l'accord d'un oscillateur a quartz controle par tension
FR2565437A1 (fr) Etage de synthese de frequence de frequence ajoutant des grands pas de frequence a une frequence initiale.
CA2116173A1 (fr) Synthetiseur de frequence
WO2010040740A1 (fr) Procede et systeme de generation d'un signal impulsionnel du type à bande ultra large
US4626787A (en) Application of the phaselock loop to frequency synthesis
FR2780831A1 (fr) Synthetiseur numerique de signaux
FR2714552A1 (fr) Synthétiseur de fréquences à boucle unique et ensemble électronique comportant un tel synthétiseur.
EP2692060A1 (fr) Synthétiseur indirect de fréquences à faible bruit de phase
EP0077589B1 (fr) Synthétiseur de fréquence à accord rapide
EP2412097B1 (fr) Synthetiseur de frequence
US7667508B2 (en) Frequency synthesizer
EP0434527B1 (fr) Synthétiseur hyperfréquence à division fractionnaire
BE1010980A3 (fr) Synthetiseur de frequence a boucle de verrouillage de phase a division fractionnaire multiple.

Legal Events

Date Code Title Description
EEER Examination request
FZDE Discontinued