CN100474381C - 显示驱动器、电光学装置及驱动方法 - Google Patents

显示驱动器、电光学装置及驱动方法 Download PDF

Info

Publication number
CN100474381C
CN100474381C CNB2004100808147A CN200410080814A CN100474381C CN 100474381 C CN100474381 C CN 100474381C CN B2004100808147 A CNB2004100808147 A CN B2004100808147A CN 200410080814 A CN200410080814 A CN 200410080814A CN 100474381 C CN100474381 C CN 100474381C
Authority
CN
China
Prior art keywords
address
circuit
scan
scan line
scanning sequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100808147A
Other languages
English (en)
Other versions
CN1606059A (zh
Inventor
伊藤悟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1606059A publication Critical patent/CN1606059A/zh
Application granted granted Critical
Publication of CN100474381C publication Critical patent/CN100474381C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Abstract

本发明涉及一种显示驱动器,用于至少驱动显示面板的扫描线,显示面板具有多条扫描线、多条数据线、以及多个像素,显示驱动器包括地址生成电路、多个扫描驱动单元和多个重合检测电路。地址生成电路包括扫描顺序存储电路,所述扫描顺序存储电路对应于扫描的顺序储存扫描线地址,并且,所述地址生成电路用于输出储存在所述扫描顺序存储电路中的扫描线地址。多个扫描驱动单元的各个单元用于驱动多条扫描线的各条扫描线。多个重合检测电路的各电路连接到多个扫描驱动单元的各个单元,用于将对互斥地分配给多个扫描驱动单元的各个单元的地址和从地址生成电路输出的扫描线地址进行比较的结果输出给多个扫描驱动单元的各个单元。

Description

显示驱动器、电光学装置及驱动方法
技术领域
本发明涉及扫描驱动器、电光学装置以及驱动方法。
背景技术
在手机这样的电子设备的显示部分通常使用液晶面板。对于这种液晶面板,随着近年手机的普及,需要发送高信息量的静止画面或者动画画面时,就会要求其具有高品质的画面。
作为实现电子设备显示部分图像高品质化的液晶面板,有使用薄膜晶体管(Thin Film Transistor,TFT)的有源矩阵型液晶面板。使用TFT的有源矩阵型液晶面板与使用动态驱动的STN(SuperTwisted Nematic)液晶的单纯矩阵型液晶面板相比,实现了高速应答、高对比度,适于动画等的显示(日本特开2002-351412号公报)。
但是,使用TFT的有源矩阵型液晶面板功耗比较大,因此,如果将其作为手机这样依靠电池驱动的携带型电子设备的显示部分,需要降低其功耗。降低其功耗的做法之一是采取隔行驱动。还有一种是缓和各显示像素发色误差的梳状驱动(comb drive)。如果将隔行驱动用于动画显示,图像品质容易产生失真,因此,隔行驱动是适用于静止画面的驱动方法。
因此,对于显示静止画面及动画的显示面板(例如,液晶面板),要求具有能够适用于一般驱动、隔行驱动、梳状驱动等各种驱动方式的驱动电路。
发明内容
本发明的目的是提供一种能够适用于一般驱动、梳状驱动、隔行驱动等各种驱动方式的显示驱动器。
本发明涉及一种至少驱动显示面板的扫描线的显示驱动器,所述显示面板具有多条扫描线、多条数据线、以及多个像素,所述显示驱动器包括地址生成电路、多个扫描驱动单元和多个重合检测电路;所述地址生成电路包括扫描顺序存储电路,所述扫描顺序存储电路对应于扫描的顺序储存扫描线地址,并且,所述地址生成电路用于输出储存在所述扫描顺序存储电路中的扫描线地址;所述多个扫描驱动单元的各个单元用于驱动所述多条扫描线的各条扫描线;所述多个重合检测电路的各电路连接到所述多个扫描驱动单元的各个单元,用于将对互斥地分配给所述多个扫描驱动单元的各个单元的地址和从所述地址生成电路输出的所述扫描线地址进行比较的结果输出给所述多个扫描驱动单元的各个单元。因此,可以适用于各种驱动方法。
本发明也可以包括用于提供所述扫描线地址的扫描线地址总线。因此,由于可以将各个重合检测电路连接到扫描线地址总线,从而根据地址生成电路的输出,可以从多条扫描线中选择驱动对应的扫描线。
在本发明中,所述扫描线地址总线包括多条地址信号线,所述多个重合检测电路的各电路与所述多条地址信号线的连接的组合,可以在所述多个重合检测电路的各电路之间各不相同。因此,可以根据对应于重合检测电路的各条地址信号线的连接组合,从多条扫描线中选择成为接通驱动对象的扫描线。
在本发明中,所述多条地址信号线中至少有N条可以与所述多个重合检测电路中的至少一个连接,所述多个重合检测电路的各个电路可以具有逻辑电路,所述逻辑电路具备至少N个输入。因此,可以在逻辑电路中对地址进行逻辑运算,该地址是由从多个地址信号线中选择的N条地址信号线所提供的,从而可以决定对应于扫描线地址的扫描驱动单元。
在本发明中,当所述扫描控制信号指定的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元地址,被所述多个重合检测电路的各个电路中任一电路判断为重合时,所述多个扫描驱动单元的各个单元选择驱动连接在被判断为重合的扫描驱动单元的扫描线。因此,可以从多条扫描线中选择成为接通对象的扫描线。
另外,在本发明中,所述地址生成电路,当没有选择任何所述多条扫描线时,将除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址,输出给所述多个重合检测电路的各个电路。而且,即使在显示面板的扫描线数量比显示驱动器内的扫描驱动单元的数量少的情况下,不用改变显示驱动器的电路,就可以驱动该显示面板。
另外,在本发明中,所述地址生成电路也可以包括计数器,所述扫描顺序存储电路根据所述计数器按顺序输出被储存的所述扫描线地址。因此,地址生成电路不用从外部的复杂的信号,就可以将储存在扫描顺序存储电路中的所述扫描线地址按顺序提供给扫描驱动器。
另外,在本发明中,所述扫描顺序存储电路可以包括扫描顺序存储ROM,所述扫描顺序存储ROM储存对应于扫描的顺序的所述扫描线地址,所述地址生成电路用于输出储存在所述扫描顺序存储ROM中的所述扫描线地址。因此,可以将扫描线地址按对应于期望的驱动方法的顺序提供给扫描驱动器。
另外,在本发明中,所述扫描顺序存储电路可以包括扫描顺序存储RAM,所述扫描顺序存储RAM储存对应于扫描的顺序的所述扫描线地址,所述地址生成电路用于输出储存在所述扫描顺序存储RAM中的所述扫描线地址。因此,可以容易写入储存在扫描顺序存储RAM中的信息。
另外,在本发明中,所述扫描顺序存储电路可以包括扫描顺序存储RAM和扫描顺序存储ROM,所述扫描顺序存储ROM储存对应于扫描的顺序的所述扫描线地址,接通电源时,储存在所述扫描顺序存储ROM中的信息提供给扫描顺序存储RAM,所述地址生成电路用于输出提供给所述扫描顺序存储RAM的信息。因此,可以提供适应于各种使用用途的显示驱动器。
另外,在本发明中,在所述扫描顺序存储电路,按上升顺序或下降顺序写入所述扫描线地址,在最终的扫描线地址写入到所述扫描顺序存储电路之后,向所述扫描顺序存储电路作为下一个地址写入除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址。因此,可以将用于不选择驱动任何扫描线的地址提供给扫描驱动器。
另外,在本发明中,所述多个重合检测电路的各个电路具有输出启动输入和输出固定输入中的至少一个,在有源信号输入到所述输出固定输入的期间,所述多个重合检测电路的各个电路接通驱动连接到各个重合检测电路的各个扫描驱动单元,在无源信号输入到所述输出启动输入的期间,所述多个重合检测电路的各个电路断开驱动连接到各个重合检测电路的各个扫描驱动单元。因此,不依赖于所述扫描线地址的内容,就可以接通驱动或断开驱动各个扫描驱动单元。
另外,在本发明中,电光学装置可以包括所述显示驱动器、由所述显示驱动器驱动的显示面板、控制所述显示驱动器的控制器。
本发明涉及一种驱动方法,所述驱动方法通过多个扫描驱动单元至少驱动显示面板的扫描线,所述显示面板具有多条扫描线、多条数据线、以及多个像素,将对应于扫描的顺序的扫描线地址储存在地址生成电路的扫描顺序存储电路中,将对互斥地分配给所述扫描驱动单元的各个单元的地址与从所述地址生成电路输出的所述扫描线地址进行比较,并将比较结果输出给所述多个扫描驱动单元的各个单元,通过所述多个扫描驱动单元的各个单元驱动所述多条扫描线的各条扫描线。因此,可以按任意顺序驱动各条扫描线。
另外,在根据本发明的驱动方法中,当没有选择任何所述多条扫描线时,将除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址,通过所述地址生成电路输出。因此,可以对各条扫描线不进行选择驱动。
附图说明
图1为关于本发明一个实施例的整体图。
图2为表示根据本发明的地址生成电路的框图。
图3为表示本发明一个实施例的扫描顺序存储电路的框图。
图4为向扫描顺序存储电路写入扫描线地址的时序图。
图5为从扫描顺序存储电路读取扫描线地址的时序图。
图6为表示本发明变形实施例的扫描顺序存储电路的框图。
图7为表示显示驱动器的构成的示意图。
图8为表示重合检测电路和扫描线地址总线的连接的示意图。
图9为表示重合检测电路和扫描驱动单元的构成的示意图。
图10为扫描线驱动时的时序图。
图11为逻辑电路的电路图。
图12为扫描驱动单元内的第一电平移位器的电路图。
图13为扫描驱动单元内的第二电平移位器的电路图。
图14为扫描驱动单元内的驱动器的电路图。
图15为重合检测电路和扫描驱动单元及面板A的连接关系图。
图16为重合检测电路和扫描驱动单元及面板B的连接关系图。
图17为表示隔行驱动(跳过一行)的示意图。
图18为表示梳状驱动的示意图。
具体实施方式
以下,参照附图对本发明的优选实施例进行说明。以下说明的实施例并不是对权利要求范围内所述的本发明内容的不当限定。还有,以下说明的结构的全部未必是本发明必需的结构要件。
1.电光学装置
图1表示包括本实施例的显示驱动器的电光学装置构成概要。其中,作为电光学装置,以液晶装置作为示例。液晶装置100可以安装在手机、便携式信息设备(如PDA等)、佩戴式信息设备(如手表型终端等)、数字照相机、投影机、便携式音频播放器、大容量存储设备、摄像机、车载放像设备、车载情报终端(如汽车驾驶导向系统、车载个人电脑等)、电子记事本或GPS(Global PositioningSystem)等各种电子设备。
液晶装置100包括显示面板(光学面板)200、显示驱动器300、驱动控制器600、以及电源电路700。并且,显示驱动器300包括扫描驱动器(栅极驱动器)400、数据驱动器(源驱动器)500、地址生成电路800。地址生成电路800包括扫描顺序存储电路810。扫描顺序存储电路810可以由ROM构成,也可以由RAM构成,也可以由不挥发性存储(可以电学改写的不挥发性存储)构成。另外,对于扫描顺序存储电路810,在下面说明。
液晶装置100没有必要包括所有这些电路框,而可以省略其中一部分电路框。本实施例的数据驱动器500和地址生成电路800,可以配置在显示驱动器300的外部。另外,显示驱动器300可以包括驱动控制器600。
在下面,同样的符号表示同样的意思。
显示面板200包括:多条扫描线(栅极线)40;多条数据线(源线)50,其与多条扫描线40交叉;多个像素,各像素由多条扫描线40的任意扫描线及多条数据线50的任意数据线所特定。例如,一个像素由RGB的三个颜色成分构成时,由RGB各一个点共计三个点构成一个像素。此时,“点”可以称之为构成各像素的要素点。对应于一个像素的数据线50,可以称之为构成一个像素的颜色成分数量的数据线50。为简化说明,以下假定一个像素是由一个点构成。
各个像素包括薄膜晶体管(Thin Film Transistor:以下简称为TFT)(广义上为开关元件)和像素电极。TFT连接到各数据线50、像素电极连接到该TFT。
例如,显示面板200是由玻璃衬底形成的面板衬底构成的,在面板衬底上,对沿图1的行方向X形成的多条扫描线40和沿图1的列方向Y形成的多条数据线50适当地进行排列,使可以形成矩阵形状的多个像素。各条扫描线40连接到扫描驱动器400,各数据线50连接到数据驱动器500。
地址生成电路800生成对应于期望的扫描线40的扫描线地址,提供给扫描驱动器400。扫描驱动器400,根据驱动控制器600提供的控制信号和从地址生成电路800提供的扫描线地址,驱动多条扫描线40中的对应于该扫描线地址的扫描线40。因此,在本实施例中,能够适用于各种扫描驱动方式。扫描驱动方式有,例如,一般驱动(线顺序驱动)、梳状驱动、隔行驱动。
2.地址生成电路
图2表示地址生成电路800的结构。地址生成电路800包括扫描顺序存储电路810和计数器820。扫描顺序存储电路810包括扫描顺序存储ROM 811和扫描顺序存储RAM 812。扫描顺序存储ROM 811由EEPROM构成。
符号STV表示扫描开始信号。扫描开始信号STV,是在扫描开始时由驱动控制器600提供的信号。符号CPV表示扫描时钟信号,符号RTV表示读入时钟信号。符号AQ表示扫描线地址输出,扫描线地址输出AQ连接在扫描驱动器400。符号AIN表示扫描线地址输入。
扫描顺序存储ROM 811具备扫描线地址输入AIN。初期设定时,根据对应于扫描驱动方法(例如隔行驱动等)的顺序,扫描线地址被输入到扫描线地址输入AIN,向扫描顺序存储ROM 811读入该扫描线地址。
并且,扫描顺序存储ROM 811也可以由屏蔽ROM构成。
液晶装置100的电源接通时,在扫描顺序存储电路810中,被扫描顺序存储ROM 811收藏的扫描线地址提供给扫描顺序存储RAM 812。
向扫描顺序存储电路810和计数器820提供扫描开始信号STV,计数器820对扫描顺序存储RAM 812开始提供RAM地址。由于计数器820输出的RAM地址,对应于扫描顺序存储RAM 812的内部地址,因此,计数器820提供RAM地址,表示指定扫描顺序存储RAM 812的内部地址。
扫描顺序存储RAM 812根据扫描开始信号STV和扫描时钟信号CPV,将储存在被计数器820指定的扫描顺序存储RAM 812的内部地址的扫描线地址向扫描线地址输出AQ输出。
下面,参照图3说明扫描顺序存储电路810的构成。
图3表示扫描顺序存储RAM 812的构成和扫描顺序存储ROM811。扫描顺序存储RAM 812包括控制器812-1、字线驱动器812-2、位线驱动器812-3、存储元件812-4、线路缓冲器812-5、以及输出缓冲器812-6。
向控制器812-1输入扫描开始信号STV、扫描时钟信号CPV以及RAM地址。控制器812-1控制字线驱动器812-2、位线驱动器812-3、线路缓冲器812-5以及扫描顺序存储ROM 811。作为别的构成,扫描顺序存储ROM 811的控制,也可以由控制器812-1之外的外部控制装置进行。
在初期设定时,从外部向扫描顺序存储ROM 811提供写入时钟信号RTV以及ROM地址。并且,向扫描顺序存储ROM 811的扫描线地址输入AIN,根据对应于扫描驱动方法(例如隔行驱动等)的顺序输入扫描线地址。在初期设定期间,根据写入时钟信号RTV以及ROM地址,扫描顺序存储ROM 811储存该扫描线地址。N帧(N为不小于1的整数,在此,例如N=1)的扫描线地址被储存在扫描顺序存储ROM 811,从而完成初期设定。
接着,参照图4的时序图,说明在初期设定中的向扫描顺序存储ROM 811的扫描线地址的写入。
图4为向扫描顺序存储ROM 811的扫描线地址的写入时序图。图4示出了显示驱动器300进行隔行驱动(跳过2行)时的情况。
向扫描顺序存储ROM 811提供写入时钟信号RTV、ROM地址以及扫描线地址。此时,ROM地址和扫描线地址与写入时钟信号RTV同步地从外部被提供给扫描顺序存储ROM 811。向扫描顺序存储ROM 811,与写入时钟信号RTV的上升沿同步地写入扫描线地址。
根据图4,ROM地址按顺序增加,而扫描线地址是任意的。在图4中,由于是隔行驱动(跳过2行),向扫描顺序存储ROM 811,第一次写入扫描线地址(00000000),第二次写入扫描线地址(00000011),第三次写入扫描线地址(00000111)。
再次参照图3,图1的液晶装置100的电源投入时,被储存在扫描顺序存储ROM 811的扫描线地址提供给扫描顺序存储ROM812。具体地,扫描顺序存储ROM 811根据控制器812-1的控制信号,将被储存在扫描顺序存储ROM 811的扫描线地址提供给线路缓冲器812-5。被线路缓冲器812-5缓冲的扫描线地址提供给位线驱动器812-3。控制器812-1控制字线驱动器812-2和位线驱动器812-3,向存储元件812-4写入该扫描线地址。
重复上述的步骤,在被储存在扫描顺序存储ROM 811的扫描线地址中,向扫描顺序存储ROM 812提供至少1帧的扫描线地址。即,至少1帧的扫描线地址按对应于扫描驱动方法的顺序向扫描顺序存储ROM 812转录。
地址生成电路800,将被储存在扫描顺序存储ROM 812被转录的扫描线地址按顺序向扫描驱动器400输出。
下面,参照图5说明地址生成电路800向扫描驱动器400输出时的情况。图5为表示从扫描顺序存储ROM 812读取扫描线地址的状态的时序图。并且,在扫描顺序存储ROM 812中,转录有如图4所示的进行写入的扫描顺序存储ROM 811内的信息(跳过2行隔行驱动)。
向地址生成电路800输入扫描开始信号STV,地址生成电路800就开始输出扫描线地址。具体地,与输入到图3的扫描顺序存储ROM 812内的控制器812-1的扫描开始信号STV的上升沿同步,控制器812-1开始读取存储元件812-4内的扫描线地址。扫描线地址的读取,与输入到控制器812-1的扫描时钟信号CPV的上升沿同步地被控制。
根据图5,扫描开始信号STV上升之后,在第一次的扫描时钟信号CPV的上升的时候,被储存在扫描顺序存储ROM 812内的RAM地址(00000000)的扫描线地址(00000000),从地址生成电路800的扫描线地址输出AQ输出。
此时,在扫描顺序存储ROM 812内,控制器812-1对于字线驱动器812-2,指定RAM地址。并且,通过位线驱动器812-3,被储存在存储元件812-4内的该RAM地址的扫描线地址提供给输出缓冲器812-6。在输出缓冲器812-6中被缓冲的扫描线地址,从扫描线地址输出AQ输出。
另外,对于RAM地址,以扫描开始信号STV的上升沿为基准,只要将RAM地址按顺序增加就可以,在扫描顺序存储ROM 812内容易生成,因此不需要从外部提供的RAM地址。
其后,在第二次的扫描时钟信号CPV的上升的时候,被储存在扫描顺序存储ROM 812内的RAM地址(00000001)的扫描线地址(00000011),从地址生成电路800的扫描线地址输出AQ输出。之后,对至少1帧的RAM地址进行读取。
如上所述,地址生成电路800,通过将RAM地址按顺序增加,按对应于扫描驱动方法(例如跳过2行隔行驱动)的顺序生成扫描线地址。
在本实施例中,地址生成电路800包括扫描顺序存储ROM 811和扫描顺序存储ROM 812。作为别的构成,地址生成电路800可以不包括扫描顺序存储ROM 812。
另外,作为别的构成,如图6所示,扫描顺序存储电路810可以由扫描顺序存储ROM 812和串行·并行切换电路813构成。此时,通过外部的写入装置1000向扫描顺序存储ROM 812写入扫描线地址。扫描线数据从写入装置1000用串行数据提供。其后,该串行数据通过串行·并行切换电路813被数据切换,以如图4的时序图所示的时序向扫描顺序存储ROM 812写入该扫描线地址。并且,此时,代替图4的ROM地址,向扫描顺序存储ROM 812输入RAM地址。
3.扫描驱动器
图7表示扫描驱动器400的结构。扫描驱动器400包括多个重合检测电路410和多个扫描驱动单元420。在各重合检测电路410中设定了扫描线地址(识别数值),这些扫描线地址在各重合检测电路410中是互斥的。而且,各重合检测电路410与至少能够驱动一条扫描线40的扫描驱动单元420连接,显示面板200的各条扫描线40连接到各扫描驱动单元420。
扫描驱动器400,通过扫描线地址总线430连接到地址生成电路800。通过地址生成电路800输出的扫描线地址,通过扫描线地址总线430提供给扫描驱动器400。
接下来,对重合检测电路410进行说明。图8表示扫描驱动器400中的各个重合检测电路410的结构。各个重合检测电路410包括逻辑电路411。逻辑电路411具备输入I0~I7(广义上为N个输入)。扫描线地址总线430包括地址信号线A0~A7及XA0~XA7。其中,地址信号线XA0表示地址信号线A0的反转值。同样,各个地址信号线XA1~XA7分别表示各地址信号线A1~A7的各个反转值。各重合检测电路410中的逻辑电路411的输入I0~I7和扫描线地址总线430内的各地址信号线A0~A7及XA0~XA7的连接组合,在各重合检测回路410之间是互斥的。因此,扫描线地址总线430内的各地址信号线A0~A7及XA0~XA7与各逻辑电路411的输入I0~I7连接时,各重合检测电路410之间的连接方式的不同,是与由各重合检测电路410互斥设定的扫描线地址对应的。
为了更详细地进行说明,使用了图8中用虚线所包围的区域C。在区域C内的重合检测电路410设置了逻辑电路411。该逻辑电路411的输入I0~I7分别连接到从扫描线地址总线430内的各条地址信号线A0~A7及XA0~XA7中选择出的8条(广义上为N条)线上。具体地讲,该逻辑电路411的输入I0连接到扫描线地址总线430内的地址信号线XA0、该逻辑电路411的输入I1连接到扫描线地址总线430内的地址信号线XA1、输入I2连接到地址信号线XA2、输入I3连接到地址信号线XA3。而且,该逻辑电路411的输入I4连接到扫描线地址总线430内的地址信号线XA4、输入I5连接到地址信号线XA5、输入I6连接到地址信号线XA6、输入I7连接到地址信号线XA7。这些连接的组合都是互斥的,在其他重合检测电路410和扫描线地址总线430的连接并不使用这些组合。
即,扫描线地址总线430向重合检测电路410提供作为地址信号例如“00000000”的8位数据时,该重合检测电路410内的逻辑电路411只给区域C内的扫描驱动单元420提供有源信号(接通驱动扫描线40的信号)。在该8位数据中,定义为,最上位为1时,信号线A0成为有源(高电平的信号),最下位为1时,信号线A7成为有源。即,8位数据“00000000”是使各信号线XA0~XA7成为有源的数据。
因此,在本实施例中,通过在与各个扫描驱动单元420连接的各个重合检测电路410中设定互斥的扫描线地址,识别各条扫描线40。根据本实施例,想要驱动任意扫描线40时,将对应的扫描线地址提供给扫描线地址总线430就可以。另外,在本实施例中,扫描线地址总线430由16位组成,但是,与扫描线40的数量相对应,适当设定扫描线地址总线430的位数,就可以适用于各种显示面板。
接下来就扫描驱动单元420进行说明。
图9为表示逻辑电路411及扫描驱动单元420的框图。逻辑电路411(重合检测电路410)包括,对应于扫描地址总线430的输出的各输入I0~I7、复位输入RES、扫描时钟输入CPI、输出启动输入OEV、输出固定输入OHV。一旦向复位输入RES输入低电平信号,该逻辑电路411内寄存器的数据即被复位,该重合检测电路410断开驱动(无源驱动)扫描驱动单元420。即,在本实施例中,所谓的断开驱动是指非选择驱动对象扫描驱动单元;所谓的接通驱动是指选择驱动对象扫描驱动单元。扫描用同步脉冲被输入到扫描时钟输入CPI。该重合检测电路410,在低电平(无源驱动)信号输入到该逻辑电路411的输出启动输入OEV期间,通常断开驱动(无源驱动)该扫描驱动单元420。而且,该重合检测电路410,在低电平(有源)信号输入到该逻辑电路411的输出固定输入OHV期间,通常接通驱动(有源驱动)该扫描驱动单元420。使用这些输出启动输入OEV及输出固定输入OHV中的任何一个都不会破坏保存在逻辑电路411内的寄存器(触发器)的数据,可以控制各条扫描线40的驱动。而且,逻辑电路411还包括向扫描驱动单元420输出驱动信号的逻辑电路输出LVO及XLVO。逻辑电路输出LVO,输出接通驱动(有源驱动)扫描驱动单元420的信号或断开驱动(无源驱动)扫描驱动单元420的信号的任何一种。逻辑电路输出XLVO的输出是,将由逻辑电路输出LVO输出的信号进行反转的信号。
扫描驱动单元420包括第一电平移位器421、第二电平移位器422以及驱动器423。第一电平移位器421包括第一电平移位器输入IN1及XI1、和第一电平移位器输出O1及XO1。逻辑电路输出LVO与第一电平移位器输入IN1连接,逻辑电路输出XLVO与输入XI1连接。
第二电平移位器422包括第二电平移位器输入IN2及XIN2、和第二电平移位器输出O2及XO2。第一电平移位器输出O1与第二电平移位器输入IN2连接,第一电平移位器输出XO1与第二电平移位器输入XI2连接。
驱动器423包括驱动器输入DA。第二电平移位器输出O2与驱动器423的驱动器输入DA连接。扫描线40被连接到驱动器423上。驱动器423根据应来自第二电平移位器输出O2的信号驱动(接通驱动或断开驱动)该扫描线40。
接下来,利用图10的时序图对扫描控制信号和基于扫描控制信号的扫描驱动器400的控制方法进行说明。各逻辑电路411的扫描时钟输入CPI接受扫描时钟信号CPV。符号D1~D16分别表示驱动器输出。图10表示隔行驱动(跳过2行)时的时序图的一个实施例。
与扫描时钟信号CPV同步,各个扫描驱动单元420由分别对应的各个重合检测电路410进行驱动。通过地址生成电路800向扫描线地址总线430提供扫描线地址。首先,各个重合检测电路410,对于提供给扫描线地址总线430的扫描线地址(地址数据)进行重合检测。然后,与该扫描线地址(地址数据)重合的重合检测电路410,与扫描时钟信号CPV同步地驱动相应的扫描驱动单元420。
例如,作为扫描线地址(地址数据),当8位地址“00000000”提供给扫描线地址总线430时,对应的扫描驱动单元420,与扫描时钟信号CPV的上升沿同步,选择驱动(接通驱动)驱动器输出D1。同样,根据扫描线地址总线430内的扫描线地址(地址数据),依次选择驱动(接通驱动)对应的各驱动器输出D1~D240。
全部驱动各条扫描线40之后的定界符将使用保存地址。把不分配给任何重合检测电路410的地址用于保存地址。例如,8位地址“11111111”的未分配给任何重合检测电路410的地址,作为保存地址提供给扫描线地址总线430内,因此不会使其选择驱动任何扫描驱动单元420。
在本实施例中,扫描顺序存储电路810储存保存地址。具体地,扫描顺序存储电路810连续储存1帧的扫描线地址,该1帧的扫描线地址的前后之中,保存地址储存在至少一方。
上述的例子表示的是隔行驱动(跳过2行),但本实例可以容易适应于各种驱动方法。为了对应于所期望的驱动方法,向地址生成电路800内的扫描顺序存储电路810,按对应于消耗的驱动方法的顺序写入扫描线地址就可以。例如,可以适用于梳状驱动、一般驱动(线顺序驱动)。
下面,就重合检测电路410内的逻辑电路411,对3种动作(一般动作模式、经常接通驱动、经常断开驱动)进行说明。
图11为逻辑电路411的电路图。符号412表示8个输入AND电路。8个输入AND电路412的各输入为逻辑电路411的各输入I0~I7。符号413、414分别表示NAND电路。符号FF表示触发器电路。
一般动作模式时,将高电平信号输入给NAND电路413的输出启动输入OEV,而且,将高电平信号输入给NAND电路414的输出固定输入OHV。例如,将高电平信号输入给各输入I0~I7,8个输入与(AND)电路412的输出为高电平时,将高电平信号提供给触发器FF的D端子。与输入到触发器FF的CK端子的扫描时钟信号CPV的上升沿同步,触发器FF保存输入到D端子的数据(高电平信号)。当触发器FF保存数据(高电平信号)期间,Q端子为高电平。此时,将高电平信号输入给与非(NAND)电路413的输出启动输入OEV,而且,将低电平信号输入给NAND电路414的输出固定输入OHV,因此,逻辑电路411的逻辑电路输出LVO输出高电平信号。逻辑电路输出XLVO输出低电平信号,该信号是被反转的逻辑电路输出LVO的信号。
当8个输入AND电路412的输出为低电平时,触发器FF保存低电平的信号数据,其结果是,输出LVO输出低电平信号。
经常接通驱动时(使输出LVO经常为高电平信号时),低电平信号输入到输出固定输入OHV。此时,不依存于NAND电路413的输出,NAND电路414的输出是高电平,因此,逻辑电路输出LVO为高电平。
经常断开驱动时(使输出LVO经常为低电平信号时),高电平信号输入到输出固定输入OHV,低电平信号输入到输出启动输入OEV。此时,NAND电路413的输出不依存于触发器FF的Q端子的输出,而成为高电平,因此,NAND电路414的输出成为低电平,输出LVO成为低电平。
也就是说,通过控制提供给输出启动输入OEV及输出固定输入OHV的信号,使动作(一般动作模式、经常接通驱动、经常断开驱动)切换成为可能。此外,低电平信号输入到输出固定输入OHV时,不依存于输入到输出启动输入OEV的信号,而成为经常接通驱动(输出LVO经常为高电平)。
以下,对扫描驱动单元420内的第一电平移位器421进行说明。
图12为第一电平移位器421的电路图。第一电平移位器421包含N型晶体管(广义上为开关元件)TR-N1、TR-N2以及P型晶体管(广义上为开关元件)TR-P1、TR-P2、TR-P3、TR-P4。将第一电平移位器输入IN1及XIN1设定成分别相互互斥地输入高电平或低电平的任何一种。例如,如果将高电平信号输入到第一电平移位器输入IN1,低电平信号就会输入到第一电平移位器输入XIN1。而且,第一电平移位器输出O1及XO1把高电平或低电平的任何一种分别相互互斥地输出到第二电平移位器422。例如,第一电平移位器输出O1输出高电平信号时,第一电平移位器输出XO1输出低电平信号。
当从地址生成电路800提供给扫描线地址总线430的扫描线地址(地址数据)与分配给重合检测电路410的地址重合时,重合检测电路410内的逻辑电路输出LVO的输出为高电平。并且,高电平信号输入到第一电平移位器421的第一电平移位器输入IN1,逻辑电路输出XLVO的输出(此时为低电平信号)输入到第一电平移位器输入XIN1。
此时,N型晶体管TR-N1为接通、P型晶体管TR-P1为断开。由此,第一电平移位器输出XO1输出电压VSS。而且,N型晶体管TR-N2为断开、P型晶体管TR-P2为接通。并且,向P型晶体管TR-P4的栅极输入端输入电压VSS,因此,P型晶体管TR-P4为接通。从而,向第一电平移位器输出O1输出电压VDDHG。
另一方面,如果将低电平信号输入到第一电平移位器输入IN1、将高电平信号输入到第一电平移位器输入XIN1,P型晶体管TR0-P1、N型晶体管TR-N2及P型晶体管TR-P3为接通。并且,N型晶体管TR-N1、P型晶体管TR-P2、及P型晶体管TR-P4为断开。因此,第一电移位器器输出XO1输出电压VDDHG,第一电平移位器输出O1输出电压VSS。
根据上述内容,输出到第一电平移位器421的高电平或是低电平信号,可以分别被移位至电压VDDHG或是电压VSS中的任何一种信号电平。
下面对第二电平移位器422进行说明。
图13为第二电平移位器422的电路图。第二电平移位器422包含N型晶体管TR-N3、TR-N4及P型晶体管TR-P5、TR-P6。将第二电平移位器输入IN2及XIN2设定成分别相互互斥地输入高电平或低电平的任何一种。例如,如果将高电平信号输入到第二电平移位器输入IN2,低电平信号就会输入到第二电平移位器输入XIN2。而且,第二电平移位器输出O2及XO2分别相互互斥地输出高电平或低电平的任何一种。例如,当第二电平移位器输出O2输出高电平信号时,第二电平移位器输出XO2输出低电平信号。
如果向第二电平移位器422的第二电平移位器输入IN2输入电压VDDHG的信号,电压VSS的信号就会互斥地输入到第二电平移位器输入XIN2。此时,P型晶体管TR-P5为断开,P型晶体管TR-P6为接通。从而,第二电平移位器输出O2输出电压VDDHG的信号。
并且,向N型晶体管TR-N3的栅极输入电压VDDHG的信号,N型晶体管TR-N3为接通。从而,第二电平移位器输出XO2输出电压VEE。
另一方面,如果向第二电平移位器输入XIN2输入电压VDDHG的信号、向第二电平移位器输入IN2输入电压VSS信号,那么,P型晶体管TR-P5为接通、P型晶体管TR-P6为断开。从而,第二电平移位器输出XO2输出电压VDDHG的信号。而且,电压VDDHG的信号输入到N型晶体管TR-N4的栅极,N型晶体管TR-N4为接通。从而,第二电平移位器输出O2输出电压VEE的信号。
即,输入到第二电平移位器输入IN2或XIN2的电压VSS的信号,从第二电平移位器输出O2或XO2的任何一种移位至电压VEE的信号而被输出。
以下对驱动器423进行说明。
图14为驱动器423的电路图。驱动器423包括N型晶体管TR-N5及P型晶体管TR-P7。来自第二电平移位器输出O2的信号输入到驱动器输入DA。向P型晶体管TR-P7的源极(或漏极)提供电压VDDHG,而衬底电位被设定为电压VDDHG。另一方面,向N型晶体管TR-N5的源极提供电压VOFF,而衬底电位被设定为电压VEE。
如果第二电平移位器输出O2向驱动器输入DA输入电压VDDHG的信号,通过反相器INV1反转该信号,P型晶体管TR-P7为接通。因此,通过P型晶体管TR-P7的源-漏极之间,驱动器输出QA输出电压VDDHG的信号。而且,N型晶体管TR-N5仍是断开。此时,输入到驱动输入DA的电压VDDHG的信号,根据反相器INV2进行信号反转,并输入到N型晶体管TR-N5的栅极。但是,因为将N型晶体管TR-N5的衬底电位设定为VEE,N型晶体管TR-N5的栅极阈值变高,可以确保N型晶体管TR-N5为断开。
另一方面,如果第二电平移位器输出O2向驱动器输入DA输入电压VEE的信号,通过反相器INV2反转该信号,N型晶体管TR-N5为接通。因此,通过N型晶体管TR-N5的源-漏极之间,驱动器输出QA输出电压VOFF的信号。而且,P型晶体管TR-P7仍为断开。
以上就是驱动扫描线40时,扫描驱动器400的动作,该扫描线40对应于从地址生成电路800提供给扫描线地址总线430的扫描线地址(地址数据)。
4.效果
通常,从外部通过接口电路提供数据时,每次提供数据都会消耗一定能源。与由电路内部提供数据的情况相比,所述一定的能源包括使用接口电路的能源、额外的能源。随着提供次数的增加,不能无视功耗。
本实施例的显示驱动器300包括地址生成电路800。因此,地址生成电路800,不通过复杂的接口就可以直接向扫描驱动器400提供扫描线地址。驱动高精细的面板等的时候,扫描线40的条数增加,因此,每秒扫描线地址的提供次数增加。从而,用低耗电方式提供扫描线地址的本实施例的效果好。
另外,在本实施例中,由于地址生成电路生成扫描线地址,因此,减少外部控制装置所要求的处理。从而,可以提供安装在携带设备等小型设备的具有非常灵活的设计规格的显示装置。
根据本实施例,可以很容易地适用于各种显示面板或扫描线的驱动方式。
图15为表示驱动显示面板210(以下称之为面板A)的扫描驱动器400的框图。图15的扫描驱动器400包括共计255个重合检测电路410及扫描驱动单元420。在各重合检测电路410中,作为扫描线地址分配的地址范围是8位的地址“00000000”~“11111110”。根据图15,与分配的扫描线地址为“11111101”的重合检测电路410连接的扫描驱动单元420(图15的B1)以及与分配的扫描线地址为“11111110”的重合检测电路410连接的扫描驱动单元420(图15的B2),都没有连接到面板A。
即,面板A所具备的扫描线40的数量比扫描驱动器400所具备的扫描驱动单元420的数量少。但是,在本实施例中,由于驱动时使用了保存地址(分配给扫描驱动单元的地址以外的地址,不分配给任何扫描驱动单元的地址),因此无须改变扫描驱动器400的电路结构,就可以驱动面板A。地址生成电路800,将连接在面板A的最终地址“11111100”提供给扫描线地址总线430之后,将保存地址(例如,“11111111”)提供给扫描线地址总线430。因此,本实施例的扫描驱动器400可以驱动面板A。
图16为表示驱动显示面板220(以下称之为面板B)的扫描驱动器400的框图。此时,地址生成电路800,将连接在面板B的最终地址“11111101”提供给扫描线地址总线430之后,在扫描驱动时,将保存地址(例如,“11111111”)提供给扫描线地址总线430。因此,本实施例的扫描驱动器400可以驱动面板B。
如上所述,由于地址生成电路800向扫描线地址总线430提供保存地址,因此,扫描驱动器400可以用于各种显示面板。
图17为表示隔行驱动时(跳过一行)的示意图。进行隔行驱动(跳过一行)时,地址生成电路800如图17所示,将扫描线地址从上按“00000000”、“00000010”、“00000100”、...“11101110”、“00000001”、“00000011”、“00000101”、...“11101111”的顺序生成。按上述顺序生成的扫描线地址提供给扫描驱动器400,通过各个重合检测电路410驱动扫描线40的信号,按如图17所示的顺序(驱动器输出D1、驱动器输出D3、驱动器输出D5、...驱动器输出D239、驱动器输出D2、驱动器输出D4、...驱动器输出D240)从各个驱动器输出D1~D240输出。因此,显示驱动器300可以进行隔行驱动(跳过一行)。
图18为表示梳状驱动的示意图。通常的驱动是,沿图18的列方向Y,从上依次向下接通驱动各条扫描线40。而梳状驱动则是,从两端同时依次向中心接通驱动各条扫描线40。即,在列方向Y上接通驱动最上位的扫描线40,还要在列方向Y上接通驱动最下位的扫描线40。然后,从两端向中心依次接通驱动各条扫描线40。或者,沿列方向Y,从中心向两端接通驱动各条扫描线40的方法,也属于梳状驱动方法。
在本实施例中,由于扫描线地址分配给各条扫描线40,因此,只要根据想驱动的扫描线地址的顺序,在地址生成电路800的扫描顺序存储电路810储存扫描地址就可以。例如,沿列方向Y,从两端向中心接通驱动各条扫描线40的梳状驱动,首先,将列方向Y上最上位的扫描线地址和列方向Y上最下位的扫描线地址写入扫描顺序存储电路810。之后,依次从两端向中心将各条扫描线地址写入扫描顺序存储电路810。因此,也可以适用于梳状驱动。
在过去,需要为扫描驱动器400另外准备用于隔行驱动或梳状驱动的逻辑电路。而且,为了适用于一般驱动、隔行驱动、梳状驱动的所有驱动,需要形成复杂的逻辑电路。
在本实施例中,不需要如此复杂的电路,就可以适用于各种驱动方式,从而可以降低制造成本、扩大通用性。
另外,本发明并不限于本实施例。在本发明要旨的范围内,可以进行各种变形实施。例如,重合检测电路的结构不限于图11的结构,而可以采用与图11逻辑等价的电路结构。还有,扫描驱动单元的结构也不限于在图7至图9中的说明,例如,电平移位器的数量也可以是一个。
而且,在本实施例中,对适用于有源矩阵型液晶装置的本发明适用例进行了说明,但本发明也可以适用于单纯型矩阵液晶装置等。还可以适用于除了液晶装置之外的电光学装置(例如有机EL装置)。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。

Claims (20)

1.一种显示驱动器,用于至少驱动显示面板的扫描线,所述显示面板具有多条扫描线、多条数据线、以及多个像素,其特征在于:
所述显示驱动器包括地址生成电路、多个扫描驱动单元和多个重合检测电路;
所述地址生成电路包括扫描顺序存储电路,所述扫描顺序存储电路对应于扫描的顺序储存扫描线地址,并且,所述地址生成电路用于输出储存在所述扫描顺序存储电路中的扫描线地址;
所述多个扫描驱动单元的各个单元用于驱动所述多条扫描线的各条扫描线;
所述多个重合检测电路的各电路连接到所述多个扫描驱动单元的各个单元,用于将互斥地分配给所述多个扫描驱动单元的各个单元的地址和从所述地址生成电路输出的所述扫描线地址进行比较的结果输出给所述多个扫描驱动单元的各个单元。
2.根据权利要求1所述的显示驱动器,其特征在于:
包括用于提供所述扫描线地址的扫描线地址总线。
3.根据权利要求2所述的显示驱动器,其特征在于:
所述扫描线地址总线包括多条地址信号线,
所述多个重合检测电路的各个电路与所述多条地址信号线的连接的组合,在所述多个重合检测电路的各个电路之间各不相同。
4.根据权利要求3所述的显示驱动器,其特征在于:
所述多条地址信号线中至少有N条与所述多个重合检测电路中的至少一个连接,
所述多个重合检测电路的各个电路具有逻辑电路,所述逻辑电路具备至少N个输入。
5.根据权利要求1所述的显示驱动器,其特征在于:
当从所述地址生成电路提供的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元的地址被所述多个重合检测电路的各个电路中任一电路判断为重合时,所述多个扫描驱动单元的各个单元选择驱动连接在被判断为重合的扫描驱动单元上的扫描线。
6.根据权利要求3所述的显示驱动器,其特征在于:
当从所述地址生成电路提供的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元的地址被所述多个重合检测电路的各个电路中任一电路判断为重合时,所述多个扫描驱动单元的各个单元选择驱动连接在被判断为重合的扫描驱动单元上的扫描线。
7.根据权利要求1所述的显示驱动器,其特征在于:
所述地址生成电路,当没有选择任何所述多条扫描线时,将除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址,输出给所述多个重合检测电路的各个电路。
8.根据权利要求3所述的显示驱动器,其特征在于:
所述地址生成电路,当没有选择任何所述多条扫描线时,将除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址,输出给所述多个重合检测电路的各个电路。
9.根据权利要求1所述的显示驱动器,其特征在于:
所述地址生成电路包括计数器,
所述扫描顺序存储电路根据所述计数器按顺序输出被储存的所述扫描线地址。
10.根据权利要求1所述的显示驱动器,其特征在于:
所述扫描顺序存储电路包括扫描顺序存储ROM,所述扫描顺序存储ROM储存对应于扫描的顺序的所述扫描线地址,所述地址生成电路用于输出储存在所述扫描顺序存储ROM中的所述扫描线地址。
11.根据权利要求1所述的显示驱动器,其特征在于:
所述扫描顺序存储电路包括扫描顺序存储RAM,所述扫描顺序存储RAM储存对应于扫描的顺序的所述扫描线地址,所述地址生成电路用于输出储存在所述扫描顺序存储RAM中的所述扫描线地址。
12.根据权利要求1所述的显示驱动器,其特征在于:
所述扫描顺序存储电路包括扫描顺序存储RAM和扫描顺序存储ROM,所述扫描顺序存储ROM储存对应于扫描的顺序的所述扫描线地址,
接通电源时,储存在所述扫描顺序存储ROM中的信息提供给扫描顺序存储RAM,
所述地址生成电路用于输出提供给所述扫描顺序存储RAM的信息。
13.根据权利要求1所述的显示驱动器,其特征在于:
在所述扫描顺序存储电路,按上升顺序或下降顺序写入所述扫描线地址,
在最终的扫描线地址写入到所述扫描顺序存储电路之后,向所述扫描顺序存储电路作为下一个地址写入除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址。
14.根据权利要求3所述的显示驱动器,其特征在于:
在所述扫描顺序存储电路,按上升顺序或下降顺序写入所述扫描线地址,
在最终的扫描线地址写入到所述扫描顺序存储电路之后,向所述扫描顺序存储电路作为下一个地址写入除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址。
15.根据权利要求1所述的显示驱动器,其特征在于:
所述多个重合检测电路的各个电路具有输出启动输入和输出固定输入中的至少一个,
在有源信号输入到所述输出固定输入的期间,所述多个重合检测电路的各个电路接通驱动连接到各个重合检测电路的各个扫描驱动单元,
在无源信号输入到所述输出启动输入的期间,所述多个重合检测电路的各个电路断开驱动连接到各个重合检测电路的各个扫描驱动单元。
16.一种电光学装置,其特征在于,包括:
根据权利要求1至15中任一项所述的显示驱动器;显示面板,其由所述显示驱动器驱动;控制器,用于控制所述显示驱动器。
17.一种驱动方法,所述驱动方法通过多个扫描驱动单元至少驱动显示面板的扫描线,所述显示面板具有多条扫描线、多条数据线、以及多个像素,其特征在于:
将对应于扫描的顺序的扫描线地址储存在地址生成电路的扫描顺序存储电路中,
将互斥地分配给所述多个扫描驱动单元的各个单元的地址与从所述地址生成电路输出的所述扫描线地址进行比较,并将比较结果输出给所述多个扫描驱动单元的各个单元,通过所述多个扫描驱动单元的各个单元驱动所述多条扫描线的各条扫描线。
18.根据权利要求17所述的驱动方法,其特征在于:
当没有选择任何所述多条扫描线时,将除了分配给所述多个扫描驱动单元的各个单元的地址之外的地址,通过所述地址生成电路输出。
19.根据权利要求17所述的驱动方法,其特征在于:
将从所述地址生成电路提供的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元的地址通过多个重合检测电路进行比较,
当从所述地址生成电路提供的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元地址被所述多个重合检测电路的各个电路中任一电路判断为重合时,选择驱动对应于被判断为重合的重合检测电路的扫描线。
20.根据权利要求17所述的驱动方法,其特征在于:
将从所述地址生成电路提供的所述扫描线地址和互斥地分配给所述多个扫描驱动单元的各单元的地址通过多个重合检测电路进行比较,
在有源信号输入到所述多个重合检测电路的输出固定输入的期间,通过所述多个重合检测电路接通驱动连接到各个重合检测电路的各个扫描驱动单元,
在无源信号输入到所述多个重合检测电路的输出启动输入的期间,通过所述多个重合检测电路断开驱动连接到各个重合检测电路的各个扫描驱动单元。
CNB2004100808147A 2003-10-10 2004-10-09 显示驱动器、电光学装置及驱动方法 Expired - Fee Related CN100474381C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003352648 2003-10-10
JP352648/2003 2003-10-10
JP2003352648A JP4016930B2 (ja) 2003-10-10 2003-10-10 表示ドライバ、電気光学装置及び駆動方法

Publications (2)

Publication Number Publication Date
CN1606059A CN1606059A (zh) 2005-04-13
CN100474381C true CN100474381C (zh) 2009-04-01

Family

ID=34543518

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100808147A Expired - Fee Related CN100474381C (zh) 2003-10-10 2004-10-09 显示驱动器、电光学装置及驱动方法

Country Status (3)

Country Link
US (1) US7499013B2 (zh)
JP (1) JP4016930B2 (zh)
CN (1) CN100474381C (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3988708B2 (ja) 2003-10-10 2007-10-10 セイコーエプソン株式会社 表示ドライバ、電気光学装置及び駆動方法
KR101213556B1 (ko) * 2005-12-30 2012-12-18 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
TWI344025B (en) 2006-10-11 2011-06-21 Chunghwa Picture Tubes Ltd Pixel structure and repair method thereof
JP2012003017A (ja) * 2010-06-16 2012-01-05 Fujitsu Ltd 表示装置
KR102581368B1 (ko) * 2016-07-07 2023-09-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4926166A (en) * 1984-04-25 1990-05-15 Sharp Kabushiki Kaisha Display driving system for driving two or more different types of displays
JP2001305510A (ja) * 2000-04-24 2001-10-31 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JP2003131630A (ja) * 2001-10-26 2003-05-09 Casio Comput Co Ltd 液晶表示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0256879B1 (en) * 1986-08-18 1993-07-21 Canon Kabushiki Kaisha Display device
AU628120B2 (en) * 1989-09-08 1992-09-10 Canon Kabushiki Kaisha Information processing system and apparatus
JPH06266310A (ja) 1993-03-11 1994-09-22 Toshiba Corp 液晶表示装置
JPH096278A (ja) 1995-06-15 1997-01-10 Fujitsu Ltd 表示制御方法、装置、その製造方法及び画像表示装置
KR19990063920A (ko) * 1996-07-26 1999-07-26 겜마 아키라 확산판 및 이를 이용한 액정표시소자
JPH11338427A (ja) 1998-05-22 1999-12-10 Fujitsu Ltd 表示装置
EP1020840B1 (en) 1998-08-04 2006-11-29 Seiko Epson Corporation Electrooptic device and electronic device
JP3744818B2 (ja) 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、及び電気光学装置
JP3596516B2 (ja) 2001-11-20 2004-12-02 日本電気株式会社 表示部を備える電子機器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4926166A (en) * 1984-04-25 1990-05-15 Sharp Kabushiki Kaisha Display driving system for driving two or more different types of displays
JP2001305510A (ja) * 2000-04-24 2001-10-31 Matsushita Electric Ind Co Ltd アクティブマトリクス型液晶表示装置
JP2003131630A (ja) * 2001-10-26 2003-05-09 Casio Comput Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
JP2005115271A (ja) 2005-04-28
JP4016930B2 (ja) 2007-12-05
US20050093811A1 (en) 2005-05-05
CN1606059A (zh) 2005-04-13
US7499013B2 (en) 2009-03-03

Similar Documents

Publication Publication Date Title
US11308872B2 (en) OLED display panel for minimizing area of internalconnection line part for connecting GIP dirving circuit located in active area and OLED display device comprising the same
CN100426365C (zh) 扫描驱动电路、显示装置、电光装置及扫描驱动方法
US11763764B2 (en) Control method for electronic ink screen, display control apparatus, and electronic ink display apparatus
US9865211B2 (en) Shift register unit, gate driving circuit and display device
US7839374B2 (en) Liquid crystal display device and method of driving the same
US9418610B2 (en) Method for driving liquid crystal display and liquid crystal display using same
US20160372078A1 (en) Goa circuit and a driving method thereof, a display panel and a display apparatus
CN101266742A (zh) 电光装置、电光装置的驱动方法以及电子设备
CN101645244A (zh) 液晶显示器件及其驱动方法
JP2004309669A (ja) アクティブマトリクス型表示装置とその駆動方法
CN1346123A (zh) 显示器用驱动装置
CN1410958B (zh) 图像显示装置及显示驱动方法
CN104778927A (zh) 适配于部分显示的液晶显示设备
US10134350B2 (en) Shift register unit, method for driving same, gate driving circuit and display apparatus
JPH0980386A (ja) 液晶表示装置
CN108389540A (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN100474381C (zh) 显示驱动器、电光学装置及驱动方法
CN100407279C (zh) 显示驱动器、电光学装置及驱动方法
KR20020096013A (ko) 라인 구동 회로, 전기 광학 장치 및 표시 장치
JP5189149B2 (ja) アクティブマトリクス型ディスプレイ装置及びこれを有する電子機器
CN100362558C (zh) 显示驱动器、电光学装置以及驱动方法
CN101042480B (zh) 扫描信号线驱动装置、液晶显示装置和液晶显示方法
US20090059106A1 (en) Liquid crystal device, driving method of liquid crystal device, integrated circuit device for driving liquid crystal device, and electronic apparatus
JP2011013420A (ja) 電気光学装置、その駆動方法および電子機器
JP2009058793A (ja) 液晶装置、液晶装置の駆動方法、液晶駆動用集積回路装置および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090401

Termination date: 20201009