CN101329904A - 开放式位线dram结构的噪声抑制 - Google Patents

开放式位线dram结构的噪声抑制 Download PDF

Info

Publication number
CN101329904A
CN101329904A CNA2008101295847A CN200810129584A CN101329904A CN 101329904 A CN101329904 A CN 101329904A CN A2008101295847 A CNA2008101295847 A CN A2008101295847A CN 200810129584 A CN200810129584 A CN 200810129584A CN 101329904 A CN101329904 A CN 101329904A
Authority
CN
China
Prior art keywords
bit line
noise
bit lines
bit
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008101295847A
Other languages
English (en)
Other versions
CN101329904B (zh
Inventor
施连·卢
迪内希·索马谢卡尔
维韦克·德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN101329904A publication Critical patent/CN101329904A/zh
Application granted granted Critical
Publication of CN101329904B publication Critical patent/CN101329904B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4097Bit-line organisation, e.g. bit-line layout, folded bit lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4094Bit-line management or control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/02Arrangements for writing information into, or reading information out from, a digital store with means for avoiding parasitic signals

Abstract

一种开放式位线的动态随机存取存储器(DRAM)结构,它使用了多层位线配置,以减小器件内开关位线之间的耦合。在一种方式中,一排DRAM单元中的每个后续单元都连接到一个不同于这排单元内前一个单元的金属化层上的位线段上。为了进一步减小噪声耦合,还在公用金属化层上的相邻位线之间设置屏蔽元件。此外,还提供了一种功能,利用虚拟信号注入技术来减小DRAM器件中的字线一位线耦合影响。在这种方式中,能够在DRAM器件中一个或多个读出放大器出现饱和情况之前,减小或消除可能会使所述读出放大器出现饱和的共模噪声。在一种方式中,为了实现这种信号注入而设置了虚拟单元和基准单元。本发明的主要原理特别适用于嵌入式DRAM结构,在这种结构中,各个单元内的低电荷存储容量降低了可实现的信号电压。

Description

开放式位线DRAM结构的噪声抑制
本申请为分案申请,其原申请是于2001年10月3日向中国专利局提交的专利申请,申请号为01817528.7,发明名称为“开放式位线DRAM结构的噪声抑制”。
技术领域
本发明一般涉及半导体存储器,特别是涉及半导体存储器中所使用的噪声抑制技术。
背景技术
动态随机存取存储器(DRAM)属于半导体存储器件,可选择用来在芯片每个单位表面积上存储最大数量的数据位。一个典型ITDRAM单元仅含有一个单一的MOS(金属氧化物半导体)存取晶体管和一个对应的存储电容器。比较起来,一个静态随机存取存储器(RAM)单元含有4~6个MOS器件。在DRAM单元工作期间,存储电容器保持一个充电电平来代表“逻辑1”,而保持另一个充电电平来代表“逻辑0”。在读和/或写操作中,这种存取晶体管用来可控制地连接存储电容器与位线。
人们经常希望将DRAM存储器件嵌入逻辑电路,以给逻辑电路提供高密度的芯片上的存储能力(capabilities)。在这类系统中,最好是在逻辑处理仅有少量或没有变化的情况下,在逻辑电路内实现DRAM存储器件。但是,在嵌入式DRAM器件中,在不改变逻辑处理的情况下,难以获得令人满意的、高容量的DRAM存储电容器。例如,普通存储器单元的电容是在15~20非母托法拉(femtofarads,fF)之间,而在嵌入式DRAM器件中,平面存储器单元的存储电容通常是在1~5非母托法拉(fF)之间。此外,由于物理尺寸的原因,这些平面存储器单元电容器所能够被施加的电压范围也受到限制。使用这些电容器,在DRAM工作期间,上述结构所造成的电容量小和电压范围有限,限制了能够被利用的总电压摆动。由于嵌入式DRAM伴随产生小的电压摆动,因此,在这些器件中,噪声是一个较大的问题。在DRAM器件中,有两个最大的噪声源:(a)位线-位线噪声耦合;以及(b)字线-位线噪声耦合。在嵌入式DRAM中,由于在其存取晶体管中,存在较大的栅-源重叠耦合,因此,字线-位线噪声耦合特别大。
正如本领域所公知的那样,开放式位线结构所能实现的单元密度,明显高于较为常见的折叠式位线结构。例如,与折叠式位线结构相比,采用开放式位线结构能够将单元密度提高100%或更高。因此,为了获得最大的单元密度,最好是采用开放式位线结构。但是,开放式位线结构对位线-位线噪声更为敏感,这是因为在这种结构中,开关位线非常接近。正如前面所描述过的那样,在嵌入式DRAM器件中,这种增大的噪声特别具有破坏性。
因此,需要一种能够实现低噪声工作的开放式位线结构。最好是,这种结构能够在逻辑处理仅有少量或没有变化的情况下,在嵌入式DRAM结构中实现。
发明内容
本发明的一个技术方案提供了一种DRAM器件,其包括:一个半导体衬底;多个存储器单元,按开放式位线结构来布置,位于所述半导体衬底上,用来将数字数据存储在所述器件内;以及多条位线,连接到所述多个存储器单元,用来给所述存储器单元输送数据或从所述存储器单元读取数据,所述多条位线在所述的半导体衬底上面占据两个或更多个不同的金属化层。
本发明的另一技术方案提供了一种集成电路,其包括:一个半导体衬底;逻辑电路,设置在所述半导体衬底上,所述逻辑电路包括多个逻辑门,每个逻辑门都含有至少一个逻辑晶体管;以及一个DRAM器件,位于所述半导体衬底上,并且连接到所述逻辑电路,以给所述逻辑电路提供数据存储能力,所述DRAM器件包括:多个存储器单元,按开放式位线结构来布置,形成在所述半导体衬底上,用来将数字数据存储在所述器件内;多个位线,连接到所述多个存储器单元,用来给所述存储器单元输送数据或从所述存储器单元读取数据,所述多条位线在所述半导体衬底的上面占据两个或更多个不同的金属化层。
本发明的另一技术方案提供了一种DRAM器件,其包括:一个半导体衬底;多个存储器单元,按开放式位线结构来布置,以多排和多列形式设置在所述半导体衬底上,用来将数字数据存储在所述器件内,其中,所述多个存储器单元中的一个存储器单元与每个排/列交点有关;多条位线,用来给所述存储器单元输送数据或从所述存储器单元读取数据,每一列存储器单元都连接到所述多条位线内的公用位线上;以及多条字线,用来有选择地激励所述多个存储器单元内的各排存储器单元,每排存储器单元都连接到所述多条字线内的公用字线上:其中,在第一存储器单元排内的第一存储器单元之后的每个存储器单元分别连接到多个位线区中的一个,每个所述位线区位于与所述第一存储器单元排内连接到该位线区的该存储器单元的前一个存储器单元所处的位线区不同的金属化层上。
本发明的另一技术方案提供了一种DRAM器件,其包括:多条位线和多条字线;一个存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述存储器单元连接到所述多条位线中的第一位线和所述多条字线中的第一字线上;一个基准单元,用来存储基准值,所述基准单元连接到所述多条位线中的第二位线和所述多条字线中的第二字线上,所述基准值用于读操作期间的比较;一个微分读出放大器,连接到所述第一和第二位线,用来比较所述第一和第二位线上的信号电平;一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线;以及一个噪声降低子系统,连接到所述第一和第二位线,用来在所述读操作中,将噪声消除信号注入所述第一和第二位线,以减小第一和第二位线内的噪声影响。
本发明的另一技术方案提供了一种DRAM器件,其包括:一个存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述存储器单元连接到第一位线和第一字线上;一个基准单元,用来存储基准值,所述基准单元连接到第二位线和第二字线上,所述基准值用于读操作期间的比较;一个微分读出放大器,连接到所述第一和第二位线上,用来比较所述第一和第二位线上的信号电平;一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线,噪声表现为对于所述微分读出放大器的共模噪声。
本发明的另一技术方案提供了一种降低噪声的方法,用于降低DRAM器件在读操作中的噪声,所述方法包括:提供一种开放式位线DRAM器件,该DRAM器件具有:第一和第二位线,连接到一个公用微分读出放大器;一个存储器单元,连接到所述第一位线和第一字线;一个基准单元,连接到所述第二位线和第二字线;第一虚拟单元,连接到所述第一位线和第三字线;以及第二虚拟单元,连接到所述第二位线和第四字线;激活使用所述第三和第四字线的所述第一和第二虚拟单元;接着是去活使用所述第三和第四字线的所述第一和第二虚拟单元;以及在去活所述第一和第二虚拟单元之后,同时激活使用所述第一和第二字线的所述存储器单元和所述基准单元。
本发明的另一技术方案提供了一种DRAM器件,其包括:多条位线,分布在支承衬底上的多个分立金属化层中;多条字线,设置所述支承衬底上;第一存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述第一存储器单元连接到所述多条位线中的第一位线和所述多条字线中的第一字线;一个基准单元,用来存储基准值,所述基准单元连接到所述多条位线中的第二位线和所述多条字线中的第二字线上,所述基准值用于读操作期间的比较;一个微分读出放大器,连接到所述第一和第二位线上,用来比较所述第一和第二位线上的信号电平;一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线;以及一个噪声降低子系统,连接到所述第一和第二位线,用来在所述读操作中,将噪声消除信号注入所述第一和第二位线,以减小第一和第二位线内的噪声影响。
附图的简要说明
图1和图2为示意图,表示能够用于动态随机存取存储(DRAM)器件中的可供选择的两种不同位线结构;
图3为透视图,表示本发明一个实施例的一种多层位线配置;
图4为顶视图,表示本发明一个实施例的一种DRAM结构,它使用了一种位线扭绞(twisting)技术,以均衡位线的加载;
图5为示意图,表示本发明一个实施例的用于实现降噪信号注入(injection)的电路;以及
图6为时间图,含有一系列波形,表示图5所示的电路在读操作期间的工作情况。
详细说明
下面,参照附图,以实例的形式,对本发明的具体实施例进行详细说明。对这些实施例进行的详细描述,足以使本领域的普通技术人员来实践本发明。应当知道,本发明的各个实施例,虽然不同,但并不一定互不交叉。例如,随同一个实施例所描述的一项具体特点、结构或特性,在不脱离本发明精神和范围的情况下,也可以用于其它实施例中。此外,还应当知道,在每个所描述的实施例中,各个元件的位置或布置,在不脱离本发明精神和范围的情况下,也可以改动。因此,下面进行的详细说明并非是用来限定本发明的范围的,本发明的范围仅仅由所附的权利要求来确定,对权利要求的合理解释以及与之等同的等同物的整个范围都属于权利要求的保护范围。在附图中,这几幅图中的相同标号表示相同或相似的功能部分。
本发明涉及一种开放式位线的动态随机存取存储器(DRAM)结构,能够实现低噪声工作。这种结构采用的是多层位线配置,可大大降低在这种开放式结构中的位线-位线噪声生成。此外,还提供了电路,用于给器件中的位线注入噪声消除信号,以减小或消除字线-位线噪声影响(effect)。由于这种结构可实现低噪声工作,因此,用于嵌入式DRAM是理想的,在该嵌入式DRAM中,噪声会产生特别有害的影响。这种结构也能够应用于高密度、低噪声要求的其他任何存储器。
图1和图2为示意图,表示能够用于DRAM器件中的可供选择的两种不同位线结构,它们分别是:折叠式位线结构16和开放式位线结构18。如附图所示,折叠式位线结构16和开放式位线结构18中的每一种结构,都含有正交排列的多条字线10和多条位线14。折叠式位线结构16和开放式位线结构18中的每一种结构,还都含有多个存储器单元12,每个存储器单元能存储一位数字数据。在这种对应结构中,每一个存储器单元12都与一条字线10和一条位线14有关。所示的各存储器结构16、18的工作方式是相似的。数据都是以多位数据字的形式读出或写入存储器。存储器中的每一排存储器单元12,用来存储一个数据字。因此,在一排内的存储器单元12的数量,等于一个数据字中的位的数目。在一个具体排中,多个存储器单元12中的每一个存储器单元都连接到一条公用字线10,在一个数据字被读出这一排时(即在读操作期间)或被写入这一排时(即在写操作期间),公用字线10用来使存储器单元12能够启用(enable)。在读或写操作期间,当一条字线10被加以脉冲时,与这条字线10有关的每一个存储器单元12中的存取晶体管,都被转换到“接通”状态,从而,将单元12中的存储电容器连接到一条对应的位线14上。在写操作期间,一个控制器将与单元12有关的位线14上的电压转换为一个数值,它将存储在单元12的存储电容器中的充电电平,该充电电平代表一个将被存储在单元12中的数据位值。在读操作期间,允许现存储在单元12的存储电容器中的电荷量来改变对应位线14上的电压,以反射(reflect)存储器单元12现存储的数据位值。在此,将使用术语“开关位线”来表示由于读或写操作性能所引起的当前正在经受电压变化的位线。
如图1所示,在折叠式位线结构16中,对应于与一条具体字线10相正交的每隔一个的位线14,都有一个存储器单元12。因此,在读或写操作期间,当一条字线10被加以脉冲时,存储器内的每隔一个的位线14,将是一条开关位线。因此,在读或写操作期间,在每一对开关位线之间,总是有一条”非开关”位线。比较起来,在图2所示的开放式位线结构18中,对应于与一条具体字线10相正交的每一条位线14,都有一个存储器单元12。因此,开放式位线结构18与折叠式位线结构相比,在读或写操作期间,开关位线彼此之间大大靠近,而且没有插入的非开关位线。正如能够意识到的那样,使用开放式位线结构18与使用折叠式位线结构16相比,通常会造成位线-位线噪声耦合的大幅度提高。但是,正如图1和图2所示的那样,开放式位线结构18所能实现的存储器单元密度,要明显高于使用折叠式位线结构16所能实现的存储器单元密度。因此,当存储器单元密度是主要考虑因素的情况下,最好是采用开放式位线结构。
根据本发明的一个方面,提供一种开放式位线结构的DRAM器件,它具有降低的位线-位线噪声耦合。在器件中的开关位线之间,在平均单元面积仅有很小增加或没有增加的情况下,采用一种多层金属化方案,以增强隔离。在一个实施例中,本发明的原理应用在一个被嵌入逻辑电路的DRAM器件中,从而利用了这类逻辑器件中通常所用的多个金属化层的优点。因此,这类DRAM结构能够在很少改变或没有改变逻辑处理的情况下,加入到逻辑电路之中。
图3为透视图,表示本发明一个实施例的一种多层位线结构20。虽然图中没有示出,但多层位线结构20位于半导体衬底上,在半导体衬底上,设置有一个存储器单元阵列。为了方便起见,图中并没有示出插入的多个隔离层。如图所示,在结构20中,含有位线22、24和26,它们被DRAM器件中的两个不同金属化层L1和L2分开。位线22、24和26中的每一条位线,以类似于图2所示的一种开放式位线结构,连接到衬底内的一列对应存储器单元上。位线22、24和26,以一种较为公知的方式,通过使用引线34,连接到存储器单元上。如图3所示,在多层位线结构20中,每个邻接的位线22、24和26,都存在于不同的金属化层(L1和L2)上,这一点不同于以前的位线。因此,即使是实现开放式位线结构,在邻接开关位线之间的噪声耦合也将大大降低。此外,在位线之间,在公用金属化层上设置屏蔽元件30(例如:在金属化层L1上的位线22和26),以进一步降低位线之间的噪声耦合。在一种方式中,屏蔽元件30是通过使用引线33,连接到位于一个或多个附加金属化层上的接地屏蔽线32上。此外,屏蔽元件30也能够以其他一些方式(例如使用同一金属化层上的导电结构)接地,或者也能够保持不接地。在所示的实施例中,字线28是设置在与位线22、24和26不同的金属化层上。字线28连接对应的单元(未示出),例如,通过使用引线连接对应的单元。
使用图3所示的多层位线结构20会引发一个问题:在几个原因中,基于与衬底的距离,器件内的不同位线会显现出不同的加载特性。图4为顶视图,表示本发明一个实施例的一种DRAM结构36,它使用了一种位线扭绞技术,以均衡位线的加载。如图所示,在这种DRAM结构中,含有第一单元阵列38、第二单元阵列40和微分读出放大器组42。第一单元阵列38含有多个存储器单元58,它们以多排和多列形式进行排列,其中,每排单元都连接到一条公用字线44,而每列单元都连接到一条公用位线46。同样,第二单元阵列40也含有多个存储器单元58,它们以多排和多列形式进行排列,其中,每排单元都连接到-条公用字线48上,而每列单元都连接到一条公用位线50上。微分读出放大器组42中的每一个微分读出放大器52,都连接到第一存储器单元阵列38中的一条位线46和第二存储器单元阵列40中的一条公用位线50上。正如下面将要详细说明的那样,微分读出放大器52是用来在读操作中,比较两条有关位线46和50上的电压,以确定存储在对应存储器单元中的数据值。
如图4所示,在第一和第二单元阵列38、40中,每一条位线46、50都与一个屏蔽元件54有关(在图中用虚线表示)。正如图3中位线结构所示的那样,屏蔽元件54设置在一个不同于对应位线46、50的金属化层上,或者在位线46、50的上面或下面。在图4中,就一个指定的位线/屏蔽元件对而言,右侧代表的是下金属化层(例如:图3中的L1),左侧代表的是上金属化层(例如:图3中的L2)。如图所示,每个位线/屏蔽元件对都有一个扭绞点60,它位于位线/屏蔽元件对沿长度方向上的中点位置,在这个位置上,位线46、50和屏蔽元件54在金属化层之间转接(transition)。例如,在扭绞点60,第一阵列38中的位线46从上金属化层L2转接到下金属化层L1,而对应的屏蔽元件54从下金属化层L1转接到上金属化层L2,反之亦然。在一个实施例中,扭绞点60是利用通路和适当金属化图形来实现的。对于DRAM器件中的所有位线46、50而言,通过利用扭绞点,每个位线46和50所显示的加载,例如,显示给读出放大器52的加载,基本上是相同的。
现参看图4,DRAM器件中的每个存储器单元58,都有一个存取晶体管和一个存储电容器。存储电容器将保持一个充电量,这个充电量对应于存储器单元58所存储的一个数据值。存取晶体管起开关的作用,当预定电压作用在对应的字线44、48上时,使存储电容器与有关的位线46、50连接。当存储电容器连接到位线46和50上时,在位线46、50上形成一个电压,该电压与存储在存储电容器内的电荷量有关。在通常的写操作中,预定电压是施加在存储有读出数据字的一排存储器单元58中的字线44、48上。这时,这排单元内每一个单元中的存储电容器都被连接到一个有关的位线上,并形成一个相应的位线电压。一个基准电压,被保持在其他阵列单元40、38内的每一条位线上。这时,每一个微分读出放大器52,都读出相应位线46、50上的电压,并放大电压差。最终信号代表的是存储在这排单元内的数据值。
当字线44、48上的电压在开关值之间开关时,开关噪声通常会被感应到与字线44、48有关的每一条位线46、50上。字线-位线噪声,通常是由两个主要作用机理所引起,即:(a)线自身之间在线交叉点位置的耦合;以及(b)对应的存储器单元内存取晶体管的栅极与漏极之间的重叠电容耦合。在使用极薄氧化层的嵌入式DRAM器件中,重叠电容噪声机理会变得特别麻烦。正如前面所描述过的那样,在读操作中,对应于一排存储器单元的一个字线是在两个数值之间被开关。因此,一个噪声分量会出现在与这个字线有关的每一条位线上。由于字线电压仅仅是在两个单元阵列38、40中的一个阵列内被开关,因此,感应的噪声表现为对于微分读出放大器52的差分噪声。正如能够意识到的那样,这种差分噪声会损害微分读出放大器52的性能,在使用低电平的器件中(例如,嵌入式DRAM结构),尤为如此。
根据本发明的一个方面,在第一和第二单元阵列38、40中,各自都设有一排基准单元,用于给每一条相应的位线存储一个基准电荷,以用来在读操作中进行对比。基准电荷的数值,是在代表逻辑0的标定值与代表逻辑1的标定值之间。在读操作中,与正在被读取的那一排单元有关的字线上的电压,如前所述的那样被开关。实际上就在同时,在其他单元阵列38、40中,一排基准单元的字线上的电压,也被开关。这时,读出放大器52比较相应位线46、50上的结果电压。由于第一和第二单元阵列38、40中的字线电压已被开关,因此,会跨越微分读出放大器52而产生应当被抑制的共模噪声信号。
由于图4所示DRAM结构36中的位线46、50,存在于两个不同的金属化层上,因此,出现在位线上的字线-位线噪声大小,通常取决于位线所处的金属化层,在金属化层上,位线支承在与有关字线的交叉点上。例如,现参看附图3,位于上金属化层L2内的位线,通常比位于下金属化层L1上的位线,更为紧密地结合着字线28。因此,在读操作期间,为了加强噪声信号的消除,用于在读操作中与一个具体存储器单元进行比较的基准单元,应当连接到这样一个位线段:它与连接存储器单元的位线段处于同一个金属化层上。通过这种方式,两个相应位线上的感应噪声基本上相同,而且将能够更为有效地在微分放大器52内消除。为了实现这个目标,给第一和第二单元阵列38、40中的每一个可能的位线排列设置基准单元排。例如,第一基准单元排应当包括:(a)第一单元,连接到下金属化层L1内的一个位线段;(b)第二单元,连接到上金属化层L2内的一个位线段;(c)第三单元,连接到下金属化层L1内的一个位线段,依此类推。第二基准单元排应当包括:(a)第一单元,连接到上金属化层L2内的一个位线段;(b)第二单元,连接到下金属化层L1内的一个位线段;(c)第三单元,连接到上金属化层L2内的一个位线段,依此类推。在读操作中,与正在被读取的存储器单元排具有相同位线结构的一排基准单元将被选择。
正如前面所描述过的那样,应当在每个微分读出放大器52内消除因为采用基准单元方式而引起的共模字线-位线噪声。但是,如果共模噪声足够大的话,它可能会造成读出放大器52的饱和,从而,危及读出处理。一些类型的读出放大器(例如:DRAM器件中常用的简单交叉耦合反相器型读出放大器),特别易于饱和。因此,本发明的另一个方面是,提供一种噪声消除信号注入技术,用来在字线-位线噪声使读出放大器52饱和之前,减小或消除字线-位线噪声。图5为示意图,表示本发明一个实施例的用于实现降噪信号注入的电路。如图所示,微分读出放大器64连接到第一位线66和第二位线68,用于对比其上面的电压。标准的DRAM存储器单元70连接到第一位线66和字线72。虽然图中没有示出,但是,多个附加的DRAM存储器单元,还将以通常的方式连接到每一条位线66、68。至少一个基准单元74、76,连接到位线66、68的每一条位线,并连接到相应的字线(dw0和dw1)78、80。此外,至少一个虚拟单元82和84,连接到每一条位线66、68。虚拟单元82、84,每个都连接到一条公共字线(dm)86。如图所示,每个虚拟单元82、84,都与一个有关的基准单元74、76共用一个公用存储电容器88、90。基准单元74、76和虚拟单元82、84,每个单元的工作方式实际上都与DRAM存储器单元70相同。
图6为时间图,表示图5所示的电路在DRAM存储器单元70进行读操作期间的工作情况,其中,含有一系列波形。在工作开始时,快速连续地发射“均衡”和“微调”信号。均衡信号将每一条位线66、68都调整到一个中点电压(例如:Vcc/2),以支持读出放大器64的工作。“微调”信号用来微调在读出放大器64中所出现的任何漂移。在“均衡”或“微调”过程中的某些时候,发射字线(dm)信号,以激励两个虚拟单元82、84的存取晶体管。结果,虚拟单元82、84的存储电容器88、90,被充电到相应位线66、68上的现有电压值。接着,关闭字线(dm)信号。在一个短时间之后,与存储器单元70有关的字线72和与基准单元76有关的字线(dm1线)80,实际上是被同时发射信号。由于基准单元76与虚拟单元84共用一个存储电容器90,因此,存储在电容器90中的电压被接到位线68。
如图6所示,在给两个字线72、80发射字线(dm)信号之后不久,通过关闭字线(dm)信号,一个消除信号即被注入每一条位线66、68(即:通过字线-位线噪声机理),以将每一条位线66、68上的电压减小一个预定值。通过同样的噪声机理,随后发射给字线72、80的信号,又将位线66、68上的电压提高相同的或类似的数值,从而,可大大降低或消除位线66、68上的感应噪声分量。更具体地讲,当字线(dm)信号从高值转变为低值时,注入上位线66的噪声分量,抵消了随后当字线72上的信号从低值转变为高值时注入上位线66的噪声分量。同样,当字线(dm)信号从高值转变为低值时注入下位线68的噪声分量,抵消了随后当dm1线80上的信号从低值转变为高值时注入下位线68的噪声分量。因此,总体效果是能够降低或消除在位线66和位线68上的字线-位线噪声分量,从而,能够大大降低读出放大器出现饱和的可能。
正如前面所描述过的那样,根据本发明,由于位线能够存在于不同的金属化层上,因此,感应到各位线66、68的字线-位线噪声大小,将取决于位线所处的金属化层,在金属化层上,位线与有关字线交叉形成交叉点。从而,能够为每一条位线66、68设置多个虚拟单元和基准单元,以构成不同的金属化层。因此,如果图5所示的存储器单元70是连接到在上金属化层内的一个位线段,那末,能够选择位于读出放大器64另一侧的虚拟单元和基准单元,读出放大器64接到同一个金属化层上的位线段上。
虽然结合具体实施例对本发明进行了说明,但应当知道,在不脱离本发明精神和范围的情况下,可以实现各种改进和变化,这是本领域普通技术人员很容易明白的道理。例如,本发明的原理并不限于在器件中给位线使用两个金属化层。也就是说,也能够采用三个或三个以上多金属化层的位线方案。这样的改进和变化,均被认为是在落在本发明及其所附权利要求的范围之内。

Claims (23)

1.一种动态随机存取存储器件,即DRAM器件,包括:
一个半导体衬底;
多个存储器单元,按开放式位线结构来布置,位于所述半导体衬底上,用来将数字数据存储在所述器件内;以及
多条位线,连接到所述多个存储器单元,用来给所述存储器单元输送数据或从所述存储器单元读取数据,所述多条位线在所述的半导体衬底上面占据两个或更多个不同的金属化层,
其中所述多个存储器单元中的至少一个存储器单元被直接连接到第一金属化层上的相应位线段,并且所述多个存储器单元中的至少另一个存储器单元被直接连接到第二金属化层上的相应位线段,其中所述第二金属化层不同于所述第一金属化层,其中:
所述多个位线包括第一位线和第二位线;
所述多个存储器单元包括:第一存储器单元,连接到所述第一位线和第一字线上;以及一个基准存储器单元,连接到所述第二位线和第二字线上;
所述DRAM器件还包括:
一个微分读出放大器,连接到所述第一和第二位线,用来比较所述第一和第二位线上的信号电平;
一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激励所述第一存储器单元和所述基准存储器单元,所述第一和第二字线上的所述变化信号电平分别将噪声分别感应到所述第一和第二位线;以及
一个噪声降低子系统,连接到所述第一和第二位线,用来在所述读操作中,将消除信号注入所述第一和第二位线,以减小第一和第二位线内的噪声影响。
2.一种动态随机存取存储器件,即DRAM器件,包括:
多条位线和多条字线;
一个存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述存储器单元连接到所述多条位线中的第一位线和所述多条字线中的第一字线上;
一个基准单元,用来存储基准值,所述基准单元连接到所述多条位线中的第二位线和所述多条字线中的第二字线上,所述基准值用于读操作期间的比较;
一个微分读出放大器,连接到所述第一和第二位线,用来比较所述第一和第二位线上的信号电平;
一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线;以及一个噪声降低子系统,连接到所述第一和第二位线,用来在所述读操作中,将噪声消除信号注入所述第一和第二位线,以减小第一和第二位线内的噪声影响。
3.根据权利要求2所述的DRAM器件,其中:
所述多个位线是被分布在支承衬底上的多个分立金属化层中。
4.根据权利要求2或3所述的DRAM器件,其中:
所述噪声降低子系统被配置成:能够在所述控制器改变所述第一和第二字线上的信号电平之前,开始注入所述的噪声消除信号。
5.根据权利要求2或3所述的DRAM器件,其中:
所述噪声消除信号的大小近似等于所述噪声的大小。
6.根据权利要求5所述的DRAM器件,其中:
所述噪声消除信号的极性与噪声相反。
7.根据权利要求2所述的DRAM器件,其中,所述噪声降低子系统包括:
第一虚拟单元和第二虚拟单元,所述第一虚拟单元连接到所述第一位线,所述第二虚拟单元连接到所述第二位线;
一个控制单元,连接到所述第一和第二虚拟单元,用来在激活所述存储器单元和所述基准单元之前那一刻,去活所述第一和第二虚拟单元。
8.根据权利要求7所述的DRAM器件,其中:
所述控制单元响应读操作的起动而激活所述第一和第二虚拟单元。
9.根据权利要求8所述的DRAM器件,还包括:
一个均衡单元,连接到所述第一和第二位线,用来响应读操作的起动,给所述第一和第二位线施加一个预定电压,所述预定电压被存储在所述第一和第二虚拟单元内。
10.根据权利要求7所述的DRAM器件,其中:
所述基准单元和所述第二虚拟单元共用一个公用存储电容器。
11.一种动态随机存取存储器件,即DRAM器件,包括:
一个存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述存储器单元连接到第一位线和第一字线上;
一个基准单元,用来存储基准值,所述基准单元连接到第二位线和第二字线上,所述基准值用于读操作期间的比较;
一个微分读出放大器,连接到所述第一和第二位线上,用来比较所述第一和第二位线上的信号电平;
一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线,噪声表现为对于所述微分读出放大器的共模噪声。
12.根据权利要求11所述的DRAM器件,其中:
所述控制器改变所述第一和第二字线上的电压电平,以激活所述存储器单元和所述基准单元。
13.根据权利要求11所述的DRAM器件,其中:
所述共模噪声至少部分由所述微分读出放大器来抑制。
14.一种降低噪声的方法,用于降低动态随机存取存储器件,即DRAM器件在读操作中的噪声,包括:
提供一种开放式位线DRAM器件,该DRAM器件具有:第一和第二位线,连接到一个公用微分读出放大器;一个存储器单元,连接到所述第一位线和第一字线;一个基准单元,连接到所述第二位线和第二字线;第一虚拟单元,连接到所述第一位线和第三字线;以及第二虚拟单元,连接到所述第二位线和第四字线;
激活使用所述第三和第四字线的所述第一和第二虚拟单元;
接着是去活使用所述第三和第四字线的所述第一和第二虚拟单元;以及
在去活所述第一和第二虚拟单元之后,同时激活使用所述第一和第二字线的所述存储器单元和所述基准单元。
15.根据权利要求14所述的方法,其中:
激活所述第一和第二虚拟单元包括:改变所述第三和第四字线上的信号电平。
16.根据权利要求14所述的方法,其中:
接着的去活所述第一和第二虚拟单元包括:改变所述第三和第四字线上的信号电平。
17.根据权利要求14所述的方法,其中:
在去活所述第一和第二虚拟单元之后,同时激活所述存储器单元和所述基准单元包括:改变第一和第二字线的每个字线上的信号电平。
18.根据权利要求14所述的方法,其中:
接着的去活所述第一和第二虚拟单元是:将第一信号注入所述第一和第二位线,所述第一信号具有第一极性;以及
在去活所述第一和第二虚拟单元之后,同时激活所述存储器单元和所述基准单元是,将第二信号注入所述第一和第二位线,所述第二信号具有与所述第一极性不同的第二极性。
19.根据权利要求18所述的方法,其中:对于所述第一和第二位线的每一个位线来说,所述第一信号的大小近似等于所述第二信号的大小。
20.根据权利要求14至18中任一项所述的方法,其中:
接着的去活所述第一和第二虚拟单元,刚好是在同时激活所述存储器单元和所述基准单元之前进行的。
21.一种动态随机存取存储器件,即DRAM器件,包括:
多条位线,分布在支承衬底上的多个分立金属化层中;
多条字线,设置所述支承衬底上;
第一存储器单元,用来将数字数据存储在所述DRAM器件内,所述DRAM器件具有开放式位线结构,所述第一存储器单元连接到所述多条位线中的第一位线和所述多条字线中的第一字线;
一个基准单元,用来存储基准值,所述基准单元连接到所述多条位线中的第二位线和所述多条字线中的第二字线上,所述基准值用于读操作期间的比较;
一个微分读出放大器,连接到所述第一和第二位线上,用来比较所述第一和第二位线上的信号电平;
一个控制器,用来在读操作中,改变所述第一和第二字线上的信号电平,以激活所述存储器单元和所述基准单元,所述第一和第二字线上的所述变化信号电平分别将噪声感应到所述第一和第二位线;以及
一个噪声降低子系统,连接到所述第一和第二位线,用来在所述读操作中,将噪声消除信号注入所述第一和第二位线,以减小第一和第二位线内的噪声影响。
22.根据权利要求21所述的DRAM器件,还包括:
第二存储器单元,邻接着在所述支承衬底上的所述第一存储器单元,所述第二存储器单元连接到所述第一字线和第三位线,其中,所述第三位线与所述第一位线处于不同的金属化层上。
23.根据权利要求21或22所述的DRAM器件,其中,所述噪声降低子系统包括:
第一虚拟单元和第二虚拟单元,所述第一虚拟单元连接到所述第一位线,所述第二虚拟单元连接到所述第二位线;以及
一个控制单元,用来在激活所述存储器单元和所述基准单元之前那一刻,去活所述第一和第二虚拟单元。
CN2008101295847A 2000-10-17 2001-10-03 开放式位线dram和用于降低在dram中的读操作中的噪声的方法 Expired - Fee Related CN101329904B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/690,513 2000-10-17
US09/690,513 US6496402B1 (en) 2000-10-17 2000-10-17 Noise suppression for open bit line DRAM architectures

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB018175287A Division CN100511474C (zh) 2000-10-17 2001-10-03 开放式位线dram结构的噪声抑制

Publications (2)

Publication Number Publication Date
CN101329904A true CN101329904A (zh) 2008-12-24
CN101329904B CN101329904B (zh) 2012-01-25

Family

ID=24772765

Family Applications (3)

Application Number Title Priority Date Filing Date
CN2008101295851A Expired - Fee Related CN101330086B (zh) 2000-10-17 2001-10-03 开放式位线dram结构的噪声抑制
CN2008101295847A Expired - Fee Related CN101329904B (zh) 2000-10-17 2001-10-03 开放式位线dram和用于降低在dram中的读操作中的噪声的方法
CNB018175287A Expired - Fee Related CN100511474C (zh) 2000-10-17 2001-10-03 开放式位线dram结构的噪声抑制

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN2008101295851A Expired - Fee Related CN101330086B (zh) 2000-10-17 2001-10-03 开放式位线dram结构的噪声抑制

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB018175287A Expired - Fee Related CN100511474C (zh) 2000-10-17 2001-10-03 开放式位线dram结构的噪声抑制

Country Status (8)

Country Link
US (2) US6496402B1 (zh)
CN (3) CN101330086B (zh)
AU (1) AU2002211437A1 (zh)
DE (1) DE10196802B4 (zh)
GB (4) GB2385201B (zh)
HK (1) HK1055506A1 (zh)
TW (1) TW529027B (zh)
WO (1) WO2002033706A2 (zh)

Families Citing this family (77)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6043562A (en) * 1996-01-26 2000-03-28 Micron Technology, Inc. Digit line architecture for dynamic memory
US6496402B1 (en) * 2000-10-17 2002-12-17 Intel Corporation Noise suppression for open bit line DRAM architectures
US7411573B2 (en) * 2001-06-08 2008-08-12 Thomson Licensing LCOS column memory effect reduction
EP1355316B1 (en) * 2002-04-18 2007-02-21 Innovative Silicon SA Data storage device and refreshing method for use with such device
US6836427B2 (en) * 2002-06-05 2004-12-28 Micron Technology, Inc. System and method to counteract voltage disturbances in open digitline array dynamic random access memory systems
US6624460B1 (en) * 2002-08-15 2003-09-23 Macronix International Co., Ltd. Memory device with low resistance buried bit lines
US7085153B2 (en) * 2003-05-13 2006-08-01 Innovative Silicon S.A. Semiconductor memory cell, array, architecture and device, and method of operating same
US20040228168A1 (en) * 2003-05-13 2004-11-18 Richard Ferrant Semiconductor memory device and method of operating same
US6912150B2 (en) * 2003-05-13 2005-06-28 Lionel Portman Reference current generator, and method of programming, adjusting and/or operating same
US7184298B2 (en) * 2003-09-24 2007-02-27 Innovative Silicon S.A. Low power programming technique for a floating body memory transistor, memory cell, and memory array
US7123500B2 (en) * 2003-12-30 2006-10-17 Intel Corporation 1P1N 2T gain cell
US20050248042A1 (en) * 2004-05-04 2005-11-10 Lee Jong-Eon Semiconductor memory device
US7244995B2 (en) * 2004-10-18 2007-07-17 Texas Instruments Incorporated Scrambling method to reduce wordline coupling noise
US7301803B2 (en) * 2004-12-22 2007-11-27 Innovative Silicon S.A. Bipolar reading technique for a memory cell having an electrically floating body transistor
US7287103B2 (en) * 2005-05-17 2007-10-23 International Business Machines Corporation Method and apparatus for generating a mask value and command for extreme data rate memories utilizing error correction codes
US20070023833A1 (en) * 2005-07-28 2007-02-01 Serguei Okhonin Method for reading a memory cell having an electrically floating body transistor, and memory cell and array implementing same
US7606066B2 (en) 2005-09-07 2009-10-20 Innovative Silicon Isi Sa Memory cell and memory cell array having an electrically floating body transistor, and methods of operating same
US7683430B2 (en) * 2005-12-19 2010-03-23 Innovative Silicon Isi Sa Electrically floating body memory cell and array, and method of operating or controlling same
US7542345B2 (en) * 2006-02-16 2009-06-02 Innovative Silicon Isi Sa Multi-bit memory cell having electrically floating body transistor, and method of programming and reading same
US7382012B2 (en) * 2006-02-24 2008-06-03 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing parasitic capacitance of MIM capacitor in integrated circuits by reducing effective dielectric constant of dielectric layer
US7492632B2 (en) * 2006-04-07 2009-02-17 Innovative Silicon Isi Sa Memory array having a programmable word length, and method of operating same
WO2007128738A1 (en) * 2006-05-02 2007-11-15 Innovative Silicon Sa Semiconductor memory cell and array using punch-through to program and read same
US8069377B2 (en) 2006-06-26 2011-11-29 Micron Technology, Inc. Integrated circuit having memory array including ECC and column redundancy and method of operating the same
US7542340B2 (en) * 2006-07-11 2009-06-02 Innovative Silicon Isi Sa Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same
KR101277402B1 (ko) * 2007-01-26 2013-06-20 마이크론 테크놀로지, 인코포레이티드 게이트형 바디 영역으로부터 격리되는 소스/드레인 영역을 포함하는 플로팅-바디 dram 트랜지스터
WO2009031052A2 (en) 2007-03-29 2009-03-12 Innovative Silicon S.A. Zero-capacitor (floating body) random access memory circuits with polycide word lines and manufacturing methods therefor
US20080237672A1 (en) * 2007-03-30 2008-10-02 Doyle Brian S High density memory
US8064274B2 (en) 2007-05-30 2011-11-22 Micron Technology, Inc. Integrated circuit having voltage generation circuitry for memory cell array, and method of operating and/or controlling same
US8085594B2 (en) * 2007-06-01 2011-12-27 Micron Technology, Inc. Reading technique for memory cell with electrically floating body transistor
US8097504B2 (en) * 2007-06-26 2012-01-17 Sandisk Technologies Inc. Method for forming dual bit line metal layers for non-volatile memory
US8368137B2 (en) * 2007-06-26 2013-02-05 Sandisk Technologies Inc. Dual bit line metal layers for non-volatile memory
US7652910B2 (en) 2007-06-30 2010-01-26 Intel Corporation Floating body memory array
JP5189809B2 (ja) * 2007-09-13 2013-04-24 ルネサスエレクトロニクス株式会社 半導体記憶装置
WO2009039169A1 (en) 2007-09-17 2009-03-26 Innovative Silicon S.A. Refreshing data of memory cells with electrically floating body transistors
US8536628B2 (en) 2007-11-29 2013-09-17 Micron Technology, Inc. Integrated circuit having memory cell array including barriers, and method of manufacturing same
US8349662B2 (en) * 2007-12-11 2013-01-08 Micron Technology, Inc. Integrated circuit having memory cell array, and method of manufacturing same
US8773933B2 (en) 2012-03-16 2014-07-08 Micron Technology, Inc. Techniques for accessing memory cells
US8014195B2 (en) * 2008-02-06 2011-09-06 Micron Technology, Inc. Single transistor memory cell
US8189376B2 (en) * 2008-02-08 2012-05-29 Micron Technology, Inc. Integrated circuit having memory cells including gate material having high work function, and method of manufacturing same
US7957206B2 (en) * 2008-04-04 2011-06-07 Micron Technology, Inc. Read circuitry for an integrated circuit having memory cells and/or a memory cell array, and method of operating same
US7920434B2 (en) * 2008-08-27 2011-04-05 International Business Machines Corporation Memory sensing method and apparatus
US7947543B2 (en) * 2008-09-25 2011-05-24 Micron Technology, Inc. Recessed gate silicon-on-insulator floating body device with self-aligned lateral isolation
US7933140B2 (en) 2008-10-02 2011-04-26 Micron Technology, Inc. Techniques for reducing a voltage swing
US7924630B2 (en) * 2008-10-15 2011-04-12 Micron Technology, Inc. Techniques for simultaneously driving a plurality of source lines
US8223574B2 (en) * 2008-11-05 2012-07-17 Micron Technology, Inc. Techniques for block refreshing a semiconductor memory device
US8213226B2 (en) * 2008-12-05 2012-07-03 Micron Technology, Inc. Vertical transistor memory cell and array
US8319294B2 (en) * 2009-02-18 2012-11-27 Micron Technology, Inc. Techniques for providing a source line plane
WO2010102106A2 (en) 2009-03-04 2010-09-10 Innovative Silicon Isi Sa Techniques for forming a contact to a buried diffusion layer in a semiconductor memory device
WO2010114890A1 (en) 2009-03-31 2010-10-07 Innovative Silicon Isi Sa Techniques for providing a semiconductor memory device
US8139418B2 (en) * 2009-04-27 2012-03-20 Micron Technology, Inc. Techniques for controlling a direct injection semiconductor memory device
US8508994B2 (en) 2009-04-30 2013-08-13 Micron Technology, Inc. Semiconductor device with floating gate and electrically floating body
US8498157B2 (en) * 2009-05-22 2013-07-30 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8537610B2 (en) 2009-07-10 2013-09-17 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9076543B2 (en) * 2009-07-27 2015-07-07 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8199595B2 (en) * 2009-09-04 2012-06-12 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8174881B2 (en) 2009-11-24 2012-05-08 Micron Technology, Inc. Techniques for reducing disturbance in a semiconductor device
US8310893B2 (en) * 2009-12-16 2012-11-13 Micron Technology, Inc. Techniques for reducing impact of array disturbs in a semiconductor memory device
KR101678413B1 (ko) * 2009-12-29 2016-11-23 삼성전자주식회사 반도체 장치 및 이의 트레이닝 방법
US8416636B2 (en) * 2010-02-12 2013-04-09 Micron Technology, Inc. Techniques for controlling a semiconductor memory device
US7999361B1 (en) * 2010-02-19 2011-08-16 Altera Corporation Shielding structure for transmission lines
US8411513B2 (en) * 2010-03-04 2013-04-02 Micron Technology, Inc. Techniques for providing a semiconductor memory device having hierarchical bit lines
US8576631B2 (en) * 2010-03-04 2013-11-05 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8369177B2 (en) * 2010-03-05 2013-02-05 Micron Technology, Inc. Techniques for reading from and/or writing to a semiconductor memory device
CN102812552B (zh) 2010-03-15 2015-11-25 美光科技公司 半导体存储器装置及用于对半导体存储器装置进行偏置的方法
US8411524B2 (en) 2010-05-06 2013-04-02 Micron Technology, Inc. Techniques for refreshing a semiconductor memory device
CN102456396A (zh) * 2010-10-26 2012-05-16 中国科学院上海微系统与信息技术研究所 相变存储阵列的位线结构
KR101850536B1 (ko) * 2010-10-27 2018-04-19 삼성전자주식회사 반도체 메모리 장치 및 반도체 메모리 시스템
US8531878B2 (en) 2011-05-17 2013-09-10 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9559216B2 (en) 2011-06-06 2017-01-31 Micron Technology, Inc. Semiconductor memory device and method for biasing same
US9111591B2 (en) 2013-02-22 2015-08-18 Micron Technology, Inc. Interconnections for 3D memory
US10276230B2 (en) * 2016-08-31 2019-04-30 Micron Technology, Inc. Memory arrays
CN108172565B (zh) * 2017-12-27 2020-12-11 上海艾为电子技术股份有限公司 一种mom电容及集成电路
KR102615012B1 (ko) 2018-11-12 2023-12-19 삼성전자주식회사 메모리 장치 및 그것의 동작 방법
US10861787B1 (en) * 2019-08-07 2020-12-08 Micron Technology, Inc. Memory device with bitline noise suppressing scheme
US11636882B2 (en) * 2019-10-29 2023-04-25 Micron Technology, Inc. Integrated assemblies having shield lines between neighboring transistor active regions
US11928355B2 (en) 2021-03-25 2024-03-12 Changxin Memory Technologies, Inc. Method and apparatus for determining mismatch of sense amplifier, storage medium, and electronic equipment
CN112885400B (zh) * 2021-03-25 2022-05-31 长鑫存储技术有限公司 感应放大器失配确定方法及装置、存储介质及电子设备

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4247917A (en) * 1979-08-27 1981-01-27 Intel Corporation MOS Random-access memory
US4363111A (en) * 1980-10-06 1982-12-07 Heightley John D Dummy cell arrangement for an MOS memory
JPS59203298A (ja) * 1983-05-04 1984-11-17 Nec Corp 半導体メモリ
JPS6413290A (en) * 1987-07-07 1989-01-18 Oki Electric Ind Co Ltd Semiconductor memory
JPH02161686A (ja) * 1988-12-13 1990-06-21 Oki Electric Ind Co Ltd Mos型半導体記憶装置
US5107459A (en) * 1990-04-20 1992-04-21 International Business Machines Corporation Stacked bit-line architecture for high density cross-point memory cell array
US5170243A (en) * 1991-11-04 1992-12-08 International Business Machines Corporation Bit line configuration for semiconductor memory
US5291437A (en) * 1992-06-25 1994-03-01 Texas Instruments Incorporated Shared dummy cell
US5792686A (en) * 1995-08-04 1998-08-11 Mosel Vitelic, Inc. Method of forming a bit-line and a capacitor structure in an integrated circuit
US5864496A (en) * 1997-09-29 1999-01-26 Siemens Aktiengesellschaft High density semiconductor memory having diagonal bit lines and dual word lines
JPH11328967A (ja) * 1998-05-14 1999-11-30 Fujitsu Ltd 半導体記憶装置
US6249452B1 (en) * 1998-09-28 2001-06-19 Texas Instruments Incorporated Semiconductor device having offset twisted bit lines
JP3159191B2 (ja) * 1998-12-09 2001-04-23 日本電気株式会社 半導体装置
US6201272B1 (en) * 1999-04-28 2001-03-13 International Business Machines Corporation Method for simultaneously forming a storage-capacitor electrode and interconnect
US6291335B1 (en) * 1999-10-04 2001-09-18 Infineon Technologies Ag Locally folded split level bitline wiring
US6496402B1 (en) * 2000-10-17 2002-12-17 Intel Corporation Noise suppression for open bit line DRAM architectures

Also Published As

Publication number Publication date
DE10196802B4 (de) 2013-06-06
GB0425950D0 (en) 2004-12-29
GB2406199A (en) 2005-03-23
TW529027B (en) 2003-04-21
GB0425947D0 (en) 2004-12-29
HK1055506A1 (en) 2004-01-09
GB0425949D0 (en) 2004-12-29
WO2002033706A3 (en) 2003-04-17
GB2406197B (en) 2005-06-08
CN1572002A (zh) 2005-01-26
GB2385201A (en) 2003-08-13
US6721222B2 (en) 2004-04-13
GB2406199B (en) 2005-05-18
US20030072172A1 (en) 2003-04-17
CN100511474C (zh) 2009-07-08
DE10196802T5 (de) 2004-04-15
GB2406197A (en) 2005-03-23
GB2406198A (en) 2005-03-23
GB2385201B (en) 2005-04-27
GB0310604D0 (en) 2003-06-11
AU2002211437A1 (en) 2002-04-29
CN101330086B (zh) 2011-02-23
US6496402B1 (en) 2002-12-17
GB2406198B (en) 2005-05-18
CN101330086A (zh) 2008-12-24
WO2002033706A2 (en) 2002-04-25
CN101329904B (zh) 2012-01-25

Similar Documents

Publication Publication Date Title
CN101329904B (zh) 开放式位线dram和用于降低在dram中的读操作中的噪声的方法
US6252793B1 (en) Reference cell configuration for a 1T/1C ferroelectric memory
US9275721B2 (en) Split bit line architecture circuits and methods for memory devices
JP3470722B2 (ja) アレイ・エッジ部での基準検知を具備するdram
US6795331B2 (en) Ferroelectric memory wherein bit line capacitance can be maximized
US7307861B1 (en) Content addressable memory (CAM) cell bit line architecture
US20030193824A1 (en) Semiconductor memory device
US20080031029A1 (en) Semiconductor memory device with split bit-line structure
US6856573B2 (en) Column decoder configuration for a 1T/1C memory
US20070133252A1 (en) Ferroelectric memory device
JP3112021B2 (ja) 半導体メモリ
WO2006053756A1 (en) Twin-cell bit line sensing configuration
US6714434B2 (en) Mid-array isolate circuit layout and method
US8179708B2 (en) Anti-cross-talk circuitry for ROM arrays
US6639862B2 (en) Semiconductor memory with refresh and method for operating the semiconductor memory
US6307788B1 (en) Semiconductor memory cell having read/write circuit capable of performing random access
CN109935260A (zh) 一种利用多次复用策略的平均7t1r单元电路
EP0886865B1 (en) Cell plate referencing for dram sensing
US20050122765A1 (en) Reference cell configuration for a 1T/1C ferroelectric memory
US6535444B2 (en) Dynamic random access memory device and process for controlling a read access of such a memory
US7099178B2 (en) Ferromagnetic random access memory
CN1832036B (zh) 存储器输出级电路及存储器数据输出的方法
JPS59229791A (ja) メモリ装置
JPH05182451A (ja) 半導体メモリ装置
JPS6137711B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120125

Termination date: 20171003

CF01 Termination of patent right due to non-payment of annual fee