CN101877384B - 低操作电流相变存储器元件结构 - Google Patents
低操作电流相变存储器元件结构 Download PDFInfo
- Publication number
- CN101877384B CN101877384B CN201010166201.0A CN201010166201A CN101877384B CN 101877384 B CN101877384 B CN 101877384B CN 201010166201 A CN201010166201 A CN 201010166201A CN 101877384 B CN101877384 B CN 101877384B
- Authority
- CN
- China
- Prior art keywords
- electrode
- phase transition
- transition storage
- storage member
- phase
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/021—Formation of the switching material, e.g. layer deposition
- H10N70/023—Formation of the switching material, e.g. layer deposition by chemical vapor deposition, e.g. MOCVD, ALD
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/041—Modification of the switching material, e.g. post-treatment, doping
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/061—Patterning of the switching material
- H10N70/063—Patterning of the switching material by etching of pre-deposited switching material layers, e.g. lithography
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/823—Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/861—Thermal details
- H10N70/8616—Thermal insulation means
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8828—Tellurides, e.g. GeSbTe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/30—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S977/00—Nanotechnology
- Y10S977/902—Specified use of nanostructure
- Y10S977/932—Specified use of nanostructure for electronic or optoelectronic application
- Y10S977/943—Information storage or retrieval using nanostructure
Abstract
本发明公开了一种低操作电流相变存储器元件结构,包括:第一电极,其具有用以限制电流流动的接触表面;相变存储器构件,其与所述第一电极的所述接触表面接触,所述相变存储器构件的宽度大于所述第一电极的宽度;第二电极,其电耦接至所述相变存储器构件;以及界定装置,其包括位于所述相变存储器构件上的介电构件以及位于所述介电构件上的导电构件,所述导电构件包括导电率大于所述介电构件材料导电率的材料,用以在所述第一电极与所述第二电极之间界定相对于所述接触表面处的电流流动的方向在所述相变存储器构件内侧向转弯的电极间电流路径。本发明较现有蘑菇型存储器单元的主动区侧向边缘处的电流密度增加,因此,可以提升操作电流效率。
Description
技术领域
本发明是关于相变存储器材料(phase change based memorymaterials),且是关于用于制造此元件的方法。
背景技术
相变存储器材料,如硫族化合物的材料及类似材料,通过施加适于集成电路操作的电平的电流,可使其在非晶状态与结晶状态之间相变。大体非晶状态(generally amorphous state)的特性是具有比大体结晶状态高的电阻率,由于电阻率不同,因此易于感测以显示数据。此特性引起对于使用可编程电阻材料来形成可随机存取以进行读取及写入的非易失性存储器电路的关注。
从非晶改变为结晶(本文中被称为设定)通常为较低电流操作,电流将相变材料加热到高于转变温度,可使主动区从非晶相转变至结晶相。而从结晶改变为非晶(本文中被称为复位),通常为较高电流操作,其包括一短高电流密度脉冲,以熔化或崩解(breakdown)结晶结构,其后相变材料快速地冷却,以退火(quench)相变过程,使相变材料的主动区的至少一部分稳定于非晶相。应用技术可使主动区变小,以减少产生相变所需的电流量。
减少相变材料构件的大小及/或与相变材料构件接触的电极的大小可减少所需电流的量值,使得绝对电流值小的主动区中具有较高的电流密度。
一种控制主动区的大小的方法是设计非常小的电极来将电流传递至相变材料的主体。此小电极结构将电流集中于接触的位置处的小区域(像蘑菇的位置)中。参见Wicker于2002年8月6日公告题为“Reduced ContactAreas of Sidewall Conductor”的美国专利第6,429,064号;Gilgen于2002年10月8日公告题为“Method for Fabricating a Small Area of Contact BetweenElectrodes”的美国专利第6,462,353号;Lowrey于2002年12月31日公告的题为“Three-Dimensional(3D)Programmable Device”的美国专利第6,501,111号;Harshfield于2003年7月1日公告题为“Memory Elements andMethods for Making Same”的美国专利第6,563,156号。
控制主动区大小的另一种方法,包括将电极间隔开,以使得在电极之间流动的电流通过相变材料的薄层的厚度而集中。参见Czubatyj等人的标题为“Memory Device and Method of Making Same”的美国专利申请公开案第US 2007/0048945号。亦参见由本申请案的受让人共有的以下申请案以及专利:于2007年9月28日申请的Lung的题为“Memory Cell Having ASide Electrode Contact”的美国专利申请案第11/864,273号;于2008年12月9日公告的Lung的题为“Memory Element with Reduced-Current PhaseChange Element”的美国专利第7,463,512号;于2008年8月7日申请的Lung的题为“Memory Cell Device with Coplanar Electrode Surface andMethod”的美国申请案第12/023,978号。
现有相变存储器单元结构出现的问题在于与相变材料接触的电极的散热效应(heat hink effect)。由于相变是由于加热而发生的,所以电极的导热性将会带走主动区的热,以致必须以较高电流来产生所需的相变。
较高电流电平可能会导致存储器单元的电性以及机械可靠度的问题。这些问题包括在操作期间热膨胀以及材料密度改变所引起的机械应力而在相变材料/电极界面处形成空隙。
另外,较高电流电平亦可能导致一些问题,如局部加热足以引起电极以及相变材料的扩散/反应,及/或造成主动区内的相变材料的组成改变,导致存储器单元电阻切换效能衰退且可能造成故障。
因此,目前已有各种技术用于热隔离主动区,以将产生相变所需的电阻加热限制于主动区。
改良热隔离的方法包括在相变材料边设置间隙或空隙。见Chen于2004年11月9日公告的题为“Phase Change Memory Device EmployingThermally Insulating Voids”的美国专利第6,815,704号。
另外,亦有人提出使用热绝缘材料来改良将热限制于主动区的方法。请参见(例如)Chen于2007年11月14日申请的题为“Phase Change MemoryCell Including Thermal Protect Bottom Electrode and ManufacturingMethods”的美国专利申请案第11/940164号。
改良热隔离的另一种方法包括以隔开主动区与电极间的方式来形成相变材料以及电极。请参见由本申请案的受让人共有的以下申请案:Chen等人于2006年9月7日申请的题为“I-Shaped Phase Change Memory Cell”的美国专利申请案第11/348,848号;Lung等人于2007年12月7日申请的题为“Phase Change Memory Cell Having Interface Structures withEssentially Equal thermal Impedances and Manufacturing Methods”的美国专利申请案第11/952646号;Chen等人于2005年2月5日申请的题为“HeatingCenter PCRAM Structure and Methods for Making”的美国申请案第12/026342号。
因此,目前需要一种仅需要以小量电流来产生主动区相变的相变存储器单元结构,并提供用于制造此构件的方法。
发明内容
有鉴于此,本发明的主要目的在于提高一种具有小操作电流的相变存储器元件。存储器元件包括具有用以限制电流流动的接触表面的电极以及与电极的接触表面接触的相变存储器构件。存储器单元更包括复位向装置,所述复位向装置用以在接触表面的短距离内复位向电流,使得其相对于接触表面处的电流流动的方向在相变存储器构件内侧向地流动,以在相变存储器构件的在接触表面的边缘上的区内增加电流密度。此迫使电流流经电极上方中心处的主动区的侧向边缘区。迫使电流流经侧向边缘区,可使得边缘区内的电流密度以及每单位电流值在边缘区内所产生的热量相对于现有蘑菇型存储器单元增加。因此,产生相变所需的电流量较小。
由于边缘区在侧向上远离下方的电极的中心,所以相较于边缘区,电极用可更快地带走主动区的中心区的热。因此,使电流流经主动区的侧向边缘区,以在主动区中产生热,可限制存储器构件被带走的热量。因此,减少电极对主动区产生的散热效应,可以有效地增加每单位电流值在存储器构件内所产生的热的量,且减少产生相变所需的电流量。
如本文所述的存储器元件包括第一电极,其具有一接触表面,用以限制电流的流动。相变存储器构件与第一电极的接触表面接触,相变存储器构件的宽度大于第一电极的宽度。第二电极电耦接至相变存储器构件。存储器元件更包括用于界定在第一电极与第二电极之间的电极间电流路径的装置(means),所述电极间电流路径相对于接触表面处的电流流动的方向在相变存储器构件内侧向转弯。所述装置包括位于相变存储器构件上的介电构件以及在介电构件上的导电构件。导电构件的材料包括导电率大于介电构件的材料。
本文所述的存储器元件的一实施例包括相变存储器构件,所述相变存储器构件具有顶部表面、底部表面、侧表面以及顶部表面与底部表面之间的厚度。电绝缘构件在相变存储器构件的顶部表面上。热隔离构件在电绝缘构件上,所述热隔离构件的材料包括导热率小于电绝缘构件。下电极在第一接触表面处接触相变存储器构件的底部表面,第一接触表面在凸出下电极上方时界定出柱体,此柱体的侧面沿相变存储器构件的厚度延伸,柱体的所述侧面的表面积小于或等于第一接触表面的表面积的两倍。侧电极的第二接触表面与相变存储器构件的侧表面接触。
在进行操作时,下电极以及侧电极以及电绝缘构件的配置迫使通过第一接触表面的电极间电流路径从下电极侧向转弯,经过第二接触表面,再进入侧电极中。由于柱体的侧面的表面积小于或等于第一接触表面的表面积的两倍,所以在进行操作时,通过柱体的侧面的平均电流密度大于或等于通过第一接触表面的平均电流密度的一半。此用以将电流密度集中于主动区的边缘处,基于以上所述的原因,减少在主动区中产生相变所需的电流的量值。
另外,可将主动区制作得极小,以进一步减少所需的电流量。存储器构件的的厚度可利用薄膜沉积技术将存储器材料沉积在下电极的顶部表面上以建立之。此外,下电极的宽度较佳的是小于用于形成存储器元件的工艺(通常为光刻工艺)的最小特征尺寸。小的下电极可将电流密度集中于存储器构件中相邻于下电极的部分,用以减少所需的电流量。另外,电绝缘构件以及热隔离构件可热隔离主动区,此亦有助于减少产生相变所需的电流量。
因此,电极、相变存储器构件的厚度以及电绝缘构件提供复位向装置,所述复位向装置用于在第一接触表面的短距离内复位向电流,使得其相对于在第一接触表面处的电流流动的方向在相变存储器构件内侧向地流动,以在相变存储器构件的在第一接触表面的边缘上的区内增加电流密度。
本文所述的存储器元件的另一实施例包括具有顶部表面以及外表面的第一电极。第二电极具有与第一电极的顶部表面实质上共面的顶部表面,且具有包围在第一电极的外表面周围的内表面。第二电极包括位于顶部表面处的第一材料以及于第一材料下方的第二材料,第一材料的导热率小于第二材料的导热率。绝缘构件位于第一电极的外表面与第二电极的内表面之间。相变存储器构件延伸越过绝缘构件且与第一电极以及第二电极的顶部表面接触。
在进行操作时,第一电极以及第二电极的共面顶部表面连同其间的绝缘构件迫使通过第一电极的顶部表面的电极间电流路径侧向转弯,经过相变存储器构件,再进入第二电极的顶部表面中。此用以将电流密度集中于主动区的边缘处,以此减少在主动区中产生相变所需的电流大小。
另外,将主动区制作得极小,可进一步减少所需的电流量。存储器构件的的厚度可利用薄膜沉积技术将存储器材料沉积在第一电极以及第二电极的顶部表面上以建立之。此外,第一电极的宽度较佳小于用于形成存储器元件的工艺(通常为光刻工艺)的最小特征尺寸。小的第一电极可将电流密度集中于存储器构件中相邻于第一电极的部分,用以减少所需的电流量。此外,第一材料的导热率相对较低,可用以减少第二电极带走相变存储器构件的热量,减少第二电极的散热效应,且可有效地增加每单位电流值在相变存储器构件内所产生的热量。
因此,电极以及绝缘构件提供复位向装置,所述复位向装置用以在第一电极的顶部表面的短距离内复位向电流,使得其相对于第一电极的顶部表面处的电流流动的方向在相变存储器构件内侧向转弯,以增加相变存储器构件位于第一电极的顶部表面的边缘上的区域内的电流密度。
本文所述的存储器元件的又一实施例包括下电极以及下电极上方的相变存储器构件,相变存储器构件的宽度大于下电极的宽度。隧穿介电构件位于相变存储器构件上,且上电极上覆盖且电耦接至介电隧穿构件。
隧穿介电构件包括介电材料,其厚度足以在施加至上电极以及下电极的电压所产生的电场允许电荷经由隧穿介电构件沿着电极间路径隧穿。相变存储器构件的相变材料的导电率相对较高,有助于提升跨越隧穿介电构件的电场的均一性,使得相变存储器构件中的一些电流侧向转弯且流经相变存储器构件的主动区的边缘区。主动区的边缘区处的增加的电流密度因此增加每单位电流值在边缘区内所产生的热量。另外,在边缘处增加的电流密度以及所产生的热可减少下电极的散热效应。
因此,电极、隧穿介电构件以及导电构件提供复位向装置,所述复位向装置用于在下电极的顶部表面的短距离内复位向电流,使得其相对于下电极的顶部表面处的电流流动的方向在相变存储器构件内侧向转弯,以增加相变存储器构件在下电极的顶部表面的边缘上的区域内的电流密度。
除了通过隧穿介电构件的电极间路径外,在一些实施例中,存储器元件的上电极还与相变存储器构件的侧表面接触,以界定在上电极与下电极之间且通过相变存储器构件的侧表面的第二电极间电流路径。额外电流路径可在读取操作期间提供足够电流给存储器单元。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1绘示现有技术「蘑菇型」存储器单元的横截面图。
图2A绘示在主动区的边缘处具有电流密度增加的存储器单元的第一实施例的横截面图。
图2B为沿着线2B-2B截取的图2A的存储器单元的俯视图。
图2C为图2A的横截面图的展开图。
图3A至图3D绘示用于制造图2A至图2C的存储器单元的制作步骤的实施例。
图4A说明在主动区的边缘处具有电流密度增加的存储器单元的第二实施例的横截面图。
图4B为沿着线4B-4B截取的图2A的存储器单元的俯视图。
图5A至图5E说明用于制造包括图4A至图4B的存储器单元的存储器元件的制作步骤的实施例。
图6说明在主动区的边缘处具有电流密度增加的存储器单元的第三实施例的横截面图。
图7A至图7C说明用于制造图6的存储器单元的制作步骤的实施例。
图8说明在主动区的边缘处具有电流密度增加的存储器单元的第四实施例的横截面图。
图9A至图9B说明替代图7C的步骤的实施例以形成图8的存储器单元。
图10为实施本发明所述的存储器单元集成电路的方块示意图。
图11绘示图10的集成电路的存储器阵列实施例的部分示意图。
【主要元件符号说明】
100、400、600、800、1132、1134、1136:存储器单元
110、160:介电层
120、220、620:下电极
125、145:宽度
130、230、630:相变存储器构件
140、640、840:上电极
150、250、650:主动区
152:主动区的中心
154:主动区的边缘
200:存储器单元
210、410、610、690:介电质
212:顶部表面
222:下电极的直径
231:相变存储器构件的厚度
232:相变存储器构件的底表面
234:相变存储器构件的外表面
235、237:接触表面
240:侧电极
254:边缘区
260:电绝缘构件/介电构件
262:侧电极的厚度
270、670:导电构件
280、680、880:电极间电流路径
290:柱体的侧面
295、695:侧壁表面
300、700:相变存储器构件材料
310、710:电绝缘构件材料
320、720:导电构件材料
330、730:电极材料
340、740、940:叠层结构
335:侧电极的上部
337:侧电极的侧壁部分
415:绝缘构件
420:第一电极
422:第一电极的外表面
424:第一电极的顶部表面
430:相变存储器构件
440:第二电极
441:第二电极的内表面
442:第一材料层
443:第二电极的顶部表面
444:第二材料层
446:第三材料层
450:主动区
454:边缘区
460:绝缘构件
470:导电构件
490:介电质
495:侧壁表面
500:存储器元件
505:介电质的顶部表面
510:周边区
515:导电接触窗
520:存储器区
525:开口
612:介电质的顶部表面
622:下电极的宽度
632:相变存储器构件的宽度
654:边缘区
660:隧穿介电构件
662:厚度
820:相变存储器构件的侧表面
920:上电极的上部
925:上电极的侧壁部分
1000:集成电路
1005:存储器阵列
1010:字线译码器
1015、1156、1158:字线
1020:位线译码器
1025:位线
1030:感测电路
1035:数据总线
1040:数据输入线
1045:数据输出线
1050:控制器
1055:偏压电路电压与电流源
1060:总线
1065:其它电路
1130:感测电路
1146、1148:存储器构件
1154:源极线
1155:源极线终端电路1160、1162:位线
1180:电流路径
具体实施方式
本发明的以下描述是参考特定结构实施例以及方法。然而,应理解,本发明并非限于所揭露的特定实施例以及方法,本发明可以使用其它特征、构件、方法以及实施例来实施。较佳实施例是用以说明本发明,而非限制本发明的范围,本发明的范围以权利要求范围界定为准。一般本领域技术人员当理解以下描述的各种等效变体。各种实施例中的相似构件一般用相似参考数字来指代。
图1说明现有技术“蘑菇型”存储器单元100的横截面图。“蘑菇型”存储器单元100具有下电极120、相变存储器构件130以及上电极140。下电极120延伸通过介电层110。相变存储器构件130包括位于下电极120上方的相变材料层以及位于相变材料130上方的上电极140。介电层160包围在相变材料层130周围。如可在图1中看到,下电极120的宽度125小于上电极140以及相变材料130的宽度145。
在进行操作时,在上电极140以及下电极120施加电压,使电流从相变存储器构件130的上电极140流向下电极120,或相反。
主动区150是相变存储器构件130中相变材料可在至少两个固相之间改变的区域。由于宽度125与145的差异,在进行操作时,电流密度会集中于相变存储器构件130中相邻于下电极120的区域,使得主动区150具有如图1所示的“蘑菇”形状。
由于上电极140与下电极120之间的电流流动路径通常为垂直的,因此,所以主动区150的中心152处的电流密度以及其所产生的热将远大于主动区150的边缘154处。
因此,当将主动区150的边缘154加热至足以产生所要相变的温度时,中心152因为被局部加热,而导致存储器单元100的电性以及机械可靠度等问题。
这些问题是因为在操作期间热膨胀以及材料密度改变所引起的机械应力而在相变存储器构件130与下电极120之间的接口处形成空隙。另外,中心152因为被局部加热而产生造成下电极120以及相变材料130的材料的扩散/反应,及/或在中心154处引起相变材料130的组成改变。这些问题可能导致存储器单元100的电阻切换效能衰退以且可能可能造成故障。
此外,下电极120的导热性将会带走主动区150的热,导致主动区150的中心152严重的热耗损,以致必须以较高电流来产生主动区150所需要的相变。
图2A为存储器单元200的第一实施例的横截面图。所述实施例在主动区的边缘处的电流密度,较图1的存储器单元100的主动区边缘处的电流密度增加,因此可以提升操作电流效率以及可靠度。图2B为沿着线2B-2B截取的存储器单元200的俯视图。
存储器单元200包括下电极220,下电极220的第一接触表面235与相变存储器构件230的底部表面232接触。下电极220可包括,例如是TiN或TaN。在包含GST相变存储器构件230的实施例中,以TiN较佳,这是因为TiN与GST之间有良好的接触。更详细地,TiN是半导体制造中常用的材料,其可在GST发生转变的较高温度(通常在600℃至700℃的范围中)下提供良好扩散势垒。或者,下电极220可为W、WN、TiAlN或TaAlN,或包括,例如是选自由掺杂Si、Si、C、Ge、Cr、Ti、W、Mo、Al、Ta、Cu、Pt、Ir、La、Ni、N、O以及Ru元素及其组合所组成的族群的一种或多种。
相变存储器构件230可包括一或多种,例如是选自于由Zn、To、Tl、Ge、Sb、Te、Se、In、Ti、Ga、Bi、Sn、Cu、Pd、Pb、Ag、S、Si、O、P、As、N以及Au的族群的一种或多种材料。
下电极220自介电质210的顶部表面212延伸以将相变存储器构件230耦接至下方的存取电路(未图标)。介电质210可包括,例如是二氧化硅。或者,介电质210可包括其它的介电材料。
存储器单元200包括侧电极240,其位于第二接触表面237处,与相变存储器构件230的外表面234接触。侧电极240可包括,例如是上述下电极220的材料中的任一个。
电绝缘介电构件260在相变存储器构件230的顶部表面上。更详细地说,电绝缘构件260包括电绝缘材料,其厚度262足以迫使从下电极230通过第一接触表面235的电极间电流路径280而侧向流经第二接触表面237再流入侧电极240。
为防止下电极220与上方的侧电极240之间的垂直电极间电流路径,所需的介电构件260的厚度262取决于介电构件260的材料以及在存储器单元200的操作期间施加至侧电极240以及下电极220的操作电压。各实施例所需的厚度262可依据经验而定。在某些实施例中,介电构件260包括二氧化硅、氮化硅、氧化铝以及氧化钌中的一个。在某些实施例中,厚度262在约5埃至200埃之间,例如是约为30埃。
存储器单元200亦包括在电绝缘构件260上方的导电构件270。导电构件270的材料包括导电率大于电绝缘构件。
在所说明的实施例中,相变存储器构件230、电绝缘构件260以及导电构件270形成具有侧壁表面295的叠层结构。侧电极240包括,例如是位线的一部分,其位于叠层上且与叠层结构的侧壁表面295接触。
在所说明的实施例中,导电构件270材料的导热率(thermalconductivity)小于电绝缘构件260的电绝缘材料的导热率。
因此,导电构件270可做为热绝缘体,以减少相变存储器构件230被其上方所覆盖的侧电极240带走的热量。导电构件270的导热率较佳的是不大于介电构件260的材料的导热率的60%,且更佳的是不大于20%。
在一些实施例中,导电构件270包括相变存储器材料,例如包括元素Ge、Sb以及Te。导电构件270可包括,例如是与相变存储器构件230相同的材料。或者,导电构件270可包括元素比例不同于相变存储器构件230的元素比例的化合物,例如,相变存储器构件230包括Ge2Sb2Te5,而导电构件270包括另一比例的元素Ge、Sb以及Te。相变存储器构件230以及导电构件270使用相同材料的优点是:相变存储器构件230与导电构件270之间的扩散效应较不明显。在一些实施例中,导电构件270可包括掺杂有杂质的硫族化合物或其它相变材料,以修改其传导性(conductivity)、转变温度、熔化温度以及其它性质。用于掺杂硫族化合物的典型杂质包括氮、硅、氧、二氧化硅、氮化硅、铜、银、金、铝、氧化铝、钽、氧化钽、氮化钽、钛以及氧化钛。在某些实施例中,导电构件270的厚度小于或等于100nm,例如在约10nm与100nm之间。
参看图2B俯视图,在所说明的实施例中,相变存储器构件230具有圆形横截面,因此,相变存储器构件230具有圆形的外表面234。然而,在实施例中,相变存储器构件230的截面可以是圆形、椭圆形、正方形、矩形或稍不规则成形,此取决于用以形成相变存储器构件230以及侧电极240的制造技术。另外,在某些实施例中,外表面234可从底表面至顶表面向内或向外地逐渐变细。
请参看图2A,在进行操作时,在下电极220以及侧电极240上施加电压,使电流沿着路径280,由接触表面235以及237通过相变存储器构件230,而自下电极220流向侧电极240,或相反。
因而,在进行操作时,迫使电流侧向地转弯且流经主动区250的边缘区254可增加电流密度,以增加每单位电流值在边缘区254内所产生的热的量。
因此,电极220、240、相变存储器构件230的厚度231、电绝缘构件260以及导电构件270可做为复位向装置,以在第一接触表面235的短距离内复位向电流,使得其相对于在第一接触表面235处的电流流动的方向在相变存储器构件230内侧向流动,用以增加相变存储器构件230在第一接触表面235的边缘上的区域内的电流密度。
图2C为图2A的横截面图的展开图。当下电极220与相变存储器构件230之间的接触表面235凸出于下电极220上方时,界定出一个柱体,其侧面290沿相变存储器构件230的厚度231延伸。
柱体的侧面290的表面积Al小于或等于接触表面235的表面积A2的两倍。因此,在进行操作时,通过柱体的侧面290的平均电流密度大于或等于接触表面235的平均电流密度的一半。因此,柱体的侧面290可用以将电流密度集中于主动区250的边缘254处(见图2A),用以减少产生主动区250产生相变所需的电流的量。另外,在边缘254处增加电流密度以及所产生的热可减少下电极220的散热效应。
在所说明的实施例中,下电极220在接触表面235处的直径如标记222所示。在所说明的实施例中,接触表面235的表面积Al可由以下方程序(1)得:
A1=π·D2/4(方程式1)
其中D为下电极220的直径222。在某些实施例中,下电极的直径222小于或等于130nm。
另外,柱体的侧面290的表面积A2可由以下方程序(2)得:
A2=π·D·t (方程式2)
其中t为相变存储器构件230的厚度231。
如上所述,侧面290的表面积Al小于或等于接触表面235的表面积A2的两倍。因此,在使用上述方程式1以及2的实施例中,相变存储器构件230的厚度231小于或等于下电极220的直径222的一半。
由于电流侧向地流经相变存储器构件230,所以相对于下电极220的直径222减少厚度231,用以相对于通过接触表面235的平均电流密度来增加通过侧面290的平均电流密度。在某些实施例中,厚度231小于或等于下电极220的直径222的25%,以将电流进一步集中于主动区250的边缘254处。
相变存储器构件230的厚231可使用相变材料的薄膜沉积技术形成在介电质210以及下电极220的顶部表面上以建立之,因此,相对于下电极220的直径222,相变存储器构件230的厚度231可以是非常薄的。在一些实施例中,厚度231小于50nm,例如小于10nm。因此,在一些实施例中,厚度231小于或等于下电极220的直径的50%,例如小于或等于25%。
在所说明的实施例中,侧面290因为下电极220而具有圆形横截面,且因此接触表面235具有圆形横截面。或者,取决于下电极220的横截面形状,柱体的侧面290以及接触表面235的横截面可以是正方形、椭圆形、矩形或稍不规则成形。
图3A至图3D说明制造图2A至图2C的存储器单元的步骤的实施例。图3A的横截面图所示的结构中,下电极220延伸至介电质210的顶部表面212。
在图3A中,下电极220以及介电质210的形成方法例如是在存取电路(未图标)的顶部表面上形成下电极材料层,接着,以标准光的光刻技术来图案化电极层上的光刻胶层,以形成覆盖于下电极220位置上的光刻胶掩模。接着,使用,例如是氧等离子体来修整光刻胶掩模,以形成具有覆盖在下电极220的位置上的亚光刻尺寸的掩模结构。接着,以经过修整的光刻胶掩模来刻蚀电极材料层,以形成具有次光刻直径222的下电极。接下来,形成并平坦化介电材料210,得到图3A所示的结构。
在另一实例中,下电极220以及介电质210的形成方法可以在存取电路的顶部表面上形成介电质210,接着,依序形成隔离层以及牺牲层。之后,在牺牲层上形成具有开口的掩模,开口的尺寸接近于或等于用以形成掩模的工艺的最小特征尺寸,所述开口上覆于下电极220的位置。接着,以掩模选择性地刻蚀隔离层以及牺牲层,以在隔离层以及牺牲层中形成通孔(via),且使介电层210的顶部表面暴露出来。在移除掩模后,对通孔进行选择性底切刻蚀(undercutting etch),刻蚀隔离层,同时使牺牲层以及介电层210无损伤。接着在通孔中形成填充材料。由于选择性底切刻蚀工艺,以致于待形成于通孔内的填充材料中产生自对准空隙。接下来,对填充材料进行非等向性刻蚀工艺以打开空隙,且继续刻蚀,直至在空隙下方区域中的介电层210暴露出来为止,以形成包括通孔内的填充材料的侧壁间隙壁(sidewall spacer)。侧壁间隙壁的开口尺寸,实质上由空隙的尺寸而定,且因此可小于光刻工艺的最小特征尺寸。接下来,使用侧壁间隙壁作为刻蚀掩模,刻蚀介电层210,用以在介电层210中形成直径小于最小特征尺寸的开口。接下来,在介电层210中的开口中形成电极层。接着,进行例如是化学机械抛光(chemical mechanical polishing,CMP)的平坦化工艺,以移除隔离层以及牺牲层并形成下电极220,得到图3A中所示的结构。
接下来,在图3A的结构上形成相变存储器构件材料300,在相变存储器构件材料300上形成电绝缘构件材料310,在电绝缘构件材料310上形成导电构件材料320,且在导电构件材料320上形成电极材料330,得到图3B的横截面图中所示的结构。
接着,图案化材料300、310、320以及330,以形成叠层结构340,从而得到图3C的横截面图的结构。叠层340包括相变存储器构件230、电绝缘构件260、导电构件270以及侧电极240的上部335。
接下来,在图3C的结构上(包括在叠层335的侧壁表面上)形成导电层,并非等向性刻蚀导电层,以形成侧电极240的侧壁部分337,从而得到图3D的横截面图中所示的结构。
图4A为存储器单元400的第二实施例的横截面图。所述实施例在主动区的边缘处的电流密度,较图1的存储器单元100的主动区边缘处的电流密度增加,因此可以提升操作电流效率以及可靠度。图4B为沿着线4B-4B截取的存储器单元400的俯视图。
存储器单元440包括第一电极420、第二电极440,以及在第一电极420的外表面422与第二电极440的内表面441之间的绝缘构件415。
第一电极420自绝缘构件415的顶部表面延伸以将相变存储器构件430耦接至下方的存取电路(未图标)。第一电极420可包括,例如是上述存储器单元200的下电极220材料中的任一个。绝缘构件415可包括,例如是二氧化硅。或者,绝缘构件415可包括其它介电材料。介电质410包围在绝缘构件415周围。
在图4B俯视图中,第二电极440的内表面441包围在第一电极420的外表面422周围。又,在所述的实施例中,第一电极420以及绝缘构件415分别具有圆形横截面,因此,第一电极420以及第二电极440的各别外表面422以及内表面441分别具有圆形横截面。然而,在其它实施例中,依照形成第一电极420以及绝缘构件415的制造技术,第一电极420以及绝缘构件415横截面可分别为圆形、椭圆形、正方形、矩形或稍不规则成形。
请再参照图4A,第一电极420的顶部表面424与第二电极440的顶部表面443实质上共面(coplanar)。本文所述“实质上共面”用以在电极420、440的形成期间符合制造容忍度,并且符合在电极420、440形成后进行的可能造成顶部表面424、443的平坦度产生变化的工艺。
相变存储器构件430延伸通过绝缘构件415,且分别与第一电极420以及第二电极440的顶部表面424以及443接触。相变存储器构件430可包括,例如是上述参考图2A至图2C的存储器单元200的相变存储器构件230所述的材料中的任一个。
存储器单元400亦包括绝缘构件460,其位于相变存储器构件430的顶部表面上。绝缘构件460可包括,例如是上述参考图2A至图2C的存储器单元200的介电构件260所述的材料中的任一个。
导电构件470位于绝缘构件460上。导电构件470的材料的导电率大于电绝缘构件460的导电率。
在所说明的实施例中,导电构件470的材料的导热率小于绝缘构件460的电绝缘材料的导热率。导电构件470可包括,例如是上述参考图2A至图2C的存储器单元200的导电构件270的材料中的任一个。
在所说明的实施例中,相变存储器构件430、绝缘构件460以及导电构件470形成具有侧壁表面495的叠层结构。介电质490,包括,例如是二氧化硅,位于叠层结构上且与叠层结构的侧壁表面495接触。
在进行操作时,施加在第一电极420以及第二电极440上的电压将使得电流从第一电极420经由相变存储器构件430流向第二电极440,或相反。
第一电极420以及第二电极440的共面顶部表面424以及443以及其间的绝缘构件415使得电流侧向流经边缘区454,电流密度增加,且因此增加每单位电流值在主动区450的边缘区454内所产生的热量。
因此,电极420、440、绝缘构件415以及导电构件470提供复位向装置,以在接触表面424的短距离内复位向电流,使得其相对于接触表面424处的电流流动的方向在相变存储器构件415内侧向流动,用以增加相变存储器构件的接触表面424边缘上的区域454内的电流密度。
因此,在主动区450中产生相变所需的电流量相当小。另外,在边缘454处增加电流密度以及所产生的热,减少第一电极420的散热效应。
第二电极440包括多个材料层,用以减少第二电极440的散热效应。第二电极440包括,例如是位线的一部分。
第二电极440包括位于顶部表面443处的第一材料层442以及位于第一材料层442下方的第二材料层444。第一材料层442的导热率小于第二材料层444的导热率。第一材料导热率相对较低,以减少第二电极440带走相变存储器构件430的热量,从而有效地增加每单位电流值在相变存储器构件430内所产生的热量。因此,在主动区450中产生相变所需的电流可非常小。
在某些实施例中,第二材料层444的导电率亦大于第一材料层442的导电率。第二材料层444的导电率较高有助于增加第二电极440的导电率,减少第二电极440的电负载(electrically loading)。
在所说明的实施例中,第二电极440更包括第三材料层446。第二材料层444的导热率小于第三材料层446的导热率。在一些实施例中,可省去第三材料层446。通常地,第二电极440可包括两个或两个以上的材料层。
在某些实施例中,第一材料层442包括高N型掺杂TiN、TaN以及TaSiN中的一个,第二材料层444包括TiN以及TaN中的一个,且第三材料层446包括A1、Cu以及W中的一个。或者,可使用其它材料。
图5A至图5E说明制造包括图4A至图4B的存储器单元400的存储器元件500的制作步骤的实施例。
参看图5A,存储器元件500包括周边区510以及存储器区520。周边区510包括自介电质410的顶部表面505延伸至下方的逻辑元件(未图标)的导电接触窗515。导电接触窗520的材料可包括,例如钨。其它材料亦可用于导电接触窗520。
存储器区520包括位于介电质410下方的存取元件(未图标)。存储器区510中的存取元件以及周边区510中的逻辑元件的构形(configuration)取决于将形成存储器单元400于其中的存储器元件500的构形。
在介电质410的顶部表面505上形成材料层446,在层446上形成材料层444,且在材料层444上形成材料层442。接着图案化材料层442、444以及446以形成位线440,做为后续形成的存储器单元的第二电极,得到图5A的结构。
接下来,于存储器区520中形成开口525,此开口525延伸通过材料层442、444、446以及介电质410,得到图5B的横截面图。开口525还延伸至下方的存取电路。
接下来,于存储器区520上,包括开口525内,沉积介电材料,再非等向性刻蚀介电材料,以在开口525内形成绝缘构件415,得到图5C的结构。
接下来,在存储器区520上,包括在开口内,形成第一电极材料,再平坦化第一电极材料,以形成第一电极420,其顶部表面424与位线440的顶部表面443实质上共面,得到图5D的结构。
接下来,在图5D的存储器区520上形成相变存储器构件材料,在相变存储器构件上形成第一介电层,在第一介电层上形成导电构件材料,且在热隔离构件材料上形成第二介电层。接着图案化相变存储器构件材料、第一介电层、导电构件以及第二介电层,得到图5E的横截面图的结构。
在图5E中,在周边区510中同时形成多层位线440,做为存储器区520中的存储器单元的第二电极。因此,存储器元件较不复杂且可解决周边区以及存储器区的设计整体性的问题,故可降低成本。
图6为存储器单元600的第三实施例的横截面图。所述实施例在主动区的边缘处的电流密度,较图1的存储器单元100的主动区边缘处的电流密度增加,因此可以提升操作电流效率以及可靠度。
存储器单元600包括下电极620,下电极620与相变存储器构件630的底部表面接触且自介电质610的顶部表面延伸,将相变存储器构件630耦接至下方的存取电路(未图标)。下电极620可包括,例如是上述存储器单元200的下电极220的材料中的任一个。介电质610可包括,例如是二氧化硅。或者,介电质610可包括其它的介电材料。
相变存储器构件630可包括,例如是上述图2A至图2C的存储器单元200的相变存储器构件230的材料中的任一个。相变存储器构件630的宽度632大于下电极620的宽度622。
隧穿介电构件660位于相变存储器构件630的顶部表面上。更详细地说,隧穿介电构件660包括介电材料。介电材料的厚度662足以通过施加至上电极640以及底电极620的电压所产生的电场而允许电荷经由隧穿介电构件660沿着电极间路径680隧穿。
隧穿介电构件660的足以允许电荷隧穿的厚度662取决于隧穿介电构件660的材料以及在存储器构件200的操作期间施加至上电极640以及下电极620的操作电压。各实施例的厚度662可依据经验而定。在某些实施例中,隧穿介电构件660包括二氧化硅、氮化硅、氧化铝以及氧化钌中的一个。在某些实施例中,厚度662小于30埃,例如为约10埃。
导电构件670位于隧穿介电构件660上。导电构件670的材料的导电率大于隧穿介电构件660的导电率。
在所说明的实施例中,导电构件670包括导热率小于隧穿介电构件660的导热率的材料。导电构件670可包括,例如是上述图2A至图2C的存储器单元200的导电构件270的材料中的任一个。在所说明的实施例中,导电构件670包括与相变存储器构件630的相变材料相同的相变材料。或者,可使用其它材料。
导电构件670做为热绝缘体,以减少上方所覆盖的上电极640带走相变存储器构件630的热量。在一些实施例中,省去导电构件670。
上电极640可包括,例如是上述图2A至图2C的存储器单元200的电极240的材料中的任一个。
在所说明的实施例中,相变存储器构件630、隧穿介电构件660、导电构件670以及上电极640形成具有侧壁表面695的叠层结构。介电质690包括,例如是二氧化硅,包围在所述叠层结构的周围且与叠层的侧壁表面695接触。
在进行操作时,施加在下电极620以及上电极640上的电压,使得电流从下电极620,沿着路径680,经由相变存储器构件630、隧穿介电构件660以及导电构件670流向上电极640,或相反。
相变存储器构件630的相变材料的导电率相对较高,有助于跨越隧穿介电构件660的电场的均一性,使相变存储器构件680中的一些电流侧向流经相变存储器构件630的主动区650的边缘区654。
由于主动区650的边缘区654处的电流密度增加,每单位电流值在边缘区654内所产生的热的量也因而增加。因此,在主动区650中产生相变所需的电流量相当小。另外,在边缘654处的电流密度增加及其所产生的热减少了下电极620的散热效应。
因此,电极620、640、隧穿介电构件660以及导电构件670提供复位向装置,以在下电极620的顶部表面的短距离内复位向电流,使得其相对于下电极620的顶部表面处的电流流动的方向在相变存储器构件630内侧向地流动,以增加相变存储器构件630其下电极620的顶部表面边缘上的区域654内的电流密度。
图7A至图7C说明用于制造图6的存储器单元的制作步骤的实施例。形成延伸至介电质610的顶部表面612的下电极620,得到图7A的横截面图中所示的结构。
下电极620以及介电质610的形成方法可参照以上对应图3A所述的内容。
接下来,在图7A的结构上形成相变存储器构件材料700,在相变存储器构件材料700上形成隧穿介电构件材料710,在隧穿介电构件材料710上形成导电构件材料720,且在热隔离构件材料720上形成上电极材料730,得到图7B的横截面图中的结构。
接着图案化材料700、710、720以及730以形成叠层740,得到图7C的横截面图的结构。叠层结构740包括相变存储器构件630、隧穿介电构件660、导电构件670以及上电极640。接下来,在图7C的结构上形成介电质690并对其进行平坦化,得到图6的存储器单元600。
图8为存储器单元800的第四实施例的横截面图。所述实施例在主动区的边缘处的电流密度,较图1的存储器单元100的主动区边缘处的电流密度增加,因此可以提升操作电流效率以及可靠度。存储器单元800类似于图6的存储器单元600且包括上电极840,上电极840与相变存储器构件630的侧表面820接触,以界定在上电极840与下电极620之间通过相变存储器构件630的侧表面820的第二电极间电流路径880。额外电流路径880可用于在读取操作期间提供通过存储器单元800的足够电流。
图9A至图9B说明代替图7C的步骤的实施例,以得到图8的存储器单元的制造方法。
请参看图7B,图案化材料700、710、720以及730以形成叠层结构940,得到图9A的横截面图中所示的结构。叠层结构940包括相变存储器构件630、隧穿介电构件660、导电构件670以及上电极840的上部920。
接下来,在图9A所示的结构上,包括在叠层结构940的侧壁表面上形成导电层,再非等向性刻蚀导电层,以形成上电极840的侧壁部分925,得到图9B的横截面图中所示的结构。接下来,在图9B所示的结构上形成介电质690并对其进行平坦化,得到图8的存储器单元800。
图10为包括存储器阵列1005的集成电路1000的简化方块图。存储器阵列1005的存储器单元具有电流扩展构件(current spreading means),用以增加相变存储器构件的主动区的侧向边缘处电流密度。相变存储器构件可编程至多个电阻状态,包括较低电阻状态以及较高电阻状态。字线译码器1010,具有读取、复位、复位验证、设定验证以及设定模式,其与沿着存储器阵列1005中的列配置的多个字线1015耦接并且电性导通。位线(行)译码器1020与沿着阵列1005中的行配置的多个位线1025电性导通,用于读取以及编程阵列1005中的存储器单元(未图标)。
在总线1060上将地址提供给字线译码器、驱动器1010以及位线译码器1020。经由数据总线1035将区块1030中的感测电路(感测放大器)以及数据输入结构(包括用于读取以及编程模式的电压及/或电流源)耦接至位线译码器1020。数据输入线1040将数据自集成电路1000上的输入/输出端或自集成电路1000内部或外部的其它数据源提供至区块1030中的数据输入结构。集成电路1000上可包括其它电路1065,诸如一般用途处理器或专用应用电路,或提供由阵列1005支持的系统芯片功能性(system-on-a-chip functionality)的模块组合。数据经由数据输出线1045自区块1330中的感测放大器提供至集成电路1000上的输入/输出端,或供应至集成电路1000内部或外部的其它数据目的地。
集成电路1010包括用于阵列1005的存储器单元读取、复位、复位验证、设定验证以及设定模式的控制器1050。在此实例中,控制器1050是使用偏压配置状态机(bias arrangement state machine)来实施,用以控制偏压电路电压与电流源1055的施加,包括对字线1015、位线1025以及在一些实施例中对源极线进行读取、设定以及复位的偏压配置的施加。控制器1050可使用此项技术中所熟知的专用逻辑电路来实施之。在替代实施例中,控制器1050包括一般用途处理器,其可实施于相同集成电路上,以执行控制元件的操作的计算机程序。在又其它实施例中,可利用专用逻辑电路与一般用途处理器的组合来实施控制器1050。
如图11所示,阵列1005的各个存储器单元包括存取晶体管(或诸如二极管的其它存取元件)以及相变存储器构件。在图14中,四个存储器单元1130、1132、1134、1136分别具有存储器构件1140、1142、1144、1146,其表示具有数百万个存储器单元的阵列的一小部分。存储器构件可编程至包括较低以及较高电阻状态的多个电阻状态。
存储器单元1130、1132、1134、1136的各个存取晶体管中的源极共同连接至源极线1154,此源极线1154终止于源极线终端电路1155,例如接地端。在另一实施例中,存取元件的源极线彼此不电性连接,而是可独立控制。源极线终端电路1155可包括诸如电压源以及电流源的偏压电路以及在一些实施例中用于对源极线1154施加偏压配置(而非接地)的译码电路。
多个字线,包括字线1156、1158,沿着第一方向平行延伸。字线1156、1158与字线译码器1010电性导通。存储器单元1130以及1134的存取晶体管的栅极连接至字线1156,且存储器单元1132以及1136的存取晶体管的栅极共同连接至字线1158。
多个位线,包括位线1160、1162,在第二方向上平行延伸,且与位线译码器1120电性导通。在所说明的实施例中,各个存储器构件配置于相应存取元件的漏极与相应位线之间。或者,存储器构件可在相应存取元件的源极侧上。
应理解,存储器阵列1105不限于图11所示的阵列构形,且亦可使用额外阵列构形。另外,在一些实施例中,可以双极晶体管或二极管代替MOS晶体管,以做为存取元件。
在进行操作时,阵列1105中各个存储器单元依据相应存储器构件的电阻来储存数据。举例而言,可通过感测电路1030的感测放大器,将选定存储器单元的位于线的电流与合适参考电流比较,以判定数据值。建立参考电流,使得一预定电流范围对应于逻辑「0」,而不同的电流范围则对应于逻辑「1」。在具有三个或三个以上的状态的存储器单元中,可建立多个参考电流,使得不同位线电流范围对应于三个或三个以上的状态的各个状态。
对阵列1105的存储器单元的读取或写入时,可将合适电压施加至字线1156、1158其中之一,并将位线1160、1162其中之一耦接一电压,以使得电流流经所选定的存储器单元。举例而言,在位线1160、字线1158以及源极线1154施加足以导通存储器单元1132的存取晶体管且使路径1180中的电流从位线1160流向源极线1154或从源极线1154流向位线1160的电压施,可建立通过选定存储器单元(在此实例中,存储器单元1132以及相应存储器构件1148)的电流路径1180。所施加电压的电平以及持续时间与所进行的操作有关。
在存储器单元1132的复位(或擦除)操作中,字线译码器1010有助于提供合适电压给字线1058以使存储器单元1132的存取晶体管导通。位线译码器1120有助于供应具有合适振幅以及持续时间之一或多个电压脉冲给位线1160,以使电流流经存储器构件1148,用以使得至少主动区的温度升高到高于存储器构件1148的相变材料的转变温度且亦高于熔化温度,以至少使得主动区处于液态。举例而言,接着终止位线1160上的电压脉冲以及字线1158上的电压,以终止电流,以使得主动区以相对较快的退火时间快速地冷却,以稳定在非晶相。
在存储器单元1132的读取(或感测)操作中,字线译码器1010有助于字线1158提供合适电压以导通存储器单元1132的存取晶体管。位线译码器1120有助于施加具有合适振幅以及持续时间的电压至位线1160,以产生不会造成存储器构件1148电阻状态改变的电流。在位线1160上流经存储器构件1148的电流与存储器单元1132的存储器构件1148的电阻有关,且因此与存储器构件1148的数据状态有关。故,存储器单元1132的数据状态可例如通过感测电路1130的感测放大器将位线1160上的电流与合适参考电流进行比较来判定之。
在存储器单元1132的设定(或编程)操作中,字线译码器1010有助于提供合适电压给字线1158以使存储器单元1132的存取晶体管导通。位线译码器1120有助于供应具有合适振幅以及持续时间的电压给位线1160,以使电流流经存储器构件1148,用以使得主动区的至少一部分的温度升高到高于相变材料的转变温度,以使主动区的至少一部分从非晶相转变至结晶相,此转变使得存储器构件1148的电阻下降且可将存储器单元1132设定在所要的状态。
本文所述的存储器单元的实施例包括用于存储器构件的相变存储器材料,包括硫族化合物的材料(chalogenide based materials)以及其它材料。硫族元素包括四种元素氧(O)、硫(S)、硒(Se)以及碲(Te)中的任一个,所述元素形成元素周期表的VIA族的部分。硫族化合物包括具有带更多正电的元素或自由基的硫族元素的化合物。硫族化合物合金包括具有诸如过渡金属的其它材料的硫族化合物的组合。硫族化合物合金通常含有一或多种选自元素周期表的IVA族的元素,诸如锗(Ge)以及锡(Sn)。通常,硫族化合物合金包括锑(Sb)、镓(Ga)、铟(In)以及银(Ag)中之一或多者的组合。技术文献已提出许多相变存储器材料,包括以下的合金:Ga/Sb、In/Sb、In/Se、Sb/Te、Ge/Te、Ge/Sb/Te、In/Sb/Te、Ga/Se/Te、Sn/Sb/Te、In/Sb/Ge、Ag/In/Sb/Te、Ge/Sn/Sb/Te、Ge/Sb/Se/Te以及Te/Ge/Sb/S。在Ge/Sb/Te合金的系列中,可以使用的合金组成物的范围相当广。所述组成物可表示为TeaGebSb100-(a+b)。有一个研究人员已提出最有用的合金是在沉积材料中Te的平均浓度远低于70%,通常Te的平均浓度低于约60%且通常低如约23%直至约58%且最佳约48%至58%。在材料中,Ge的浓度高于约5%且平均为约8%的低值至约30%,通常保持低于50%。最佳地,Ge的浓度在约8%至约40%的范围中。此组成物的主要组成元素中的其余的是Sb。这些百分比为原子百分比,其总合为组成元素的原子的100%。(Ovshinsky 5,687,112专利,第10至第11行。)另一个研究员评估的特定合金包括Ge2Sb2Te5、GeSb2Te4以及GeSb4Te7(Noboru Yamada,“Potentialof Ge-Sb-Te Phase-Change Optical Disks for High-Data-Rate Recording”,SPIE,第3109卷,第28至第37页(1997))。通常,可将诸如铬(Cr)、铁(Fe)、镍(Ni)、铌(Nb)、钯(Pd)、铂(Pt)的过渡金属以及其混合物或其合金与Ge/Sb/Te组合以形成具有可编程电阻特性的相变合金。在Ovshinsky′112第11至第13行所提出的可用的存储器材料的特定实例以引用的方式并入本发明。
在一些实施例中,硫族化合物以及其它相变材料掺杂杂质,使用掺杂硫族化合物来修改存储器构件的传导性、转变温度、熔化温度以及其它性质。用于掺杂硫族化合物的典型杂质包括氮、硅、氧、二氧化硅、氮化硅、铜、银、金、铝、氧化铝、钽、氧化钽、氮化钽、钛以及氧化钛。请参照美国专利第6,800,504号以及美国专利申请公开案第U.S.2005/0029502号。
相变合金能够第一结构状态与第二结构状态之间切换,其中第一结构状态是指在单元的主动信道区中局部有序,材料为通常非晶固相;而第二结构状态是材料为通常结晶固相。这些合金至少是双稳态。「非晶」是指比单晶无序的相对较无序的结构,其具有可侦测特性例如是比结晶相高的电阻率。「结晶」是指比非晶结构有序的相对较有序的结构,其具有可侦测特性诸如比非晶相低的电阻率。通常,在完全非晶状态与完全结晶状态之间的整个相谱(Spectrum)中,相变材料在局部有序的不同的可侦测状态之间进行电性切换。非晶相与结晶相之间改变所影响的其它材料特性包括原子次序、自由电子密度以及活化能。材料可切换至不同固相或两个或两个以上的固相混合,以在完全非晶状态与完全结晶状态之间提供灰阶。材料的电性可相应地改变。
通过施加电脉冲可使相变合金自一个相状态改变至另一个相状态。据观察,较短、较高振幅脉冲倾向于将相变材料改变为通常非晶状态。较长、较低振幅脉冲倾向于将相变材料改变为通常结晶状态。较短、较高振幅脉冲中的能量足够高,可使得结晶结构中的键断裂,而足够短,则可以防止原子重新对准成结晶状态。不需过度实验即可决定适于特定相变合金的脉冲的轮廓(profile)。相变材料被称作GST,然而,当可理解亦可以使用其它类型的相变材料。本文所述的用来形成PCRAM的材料的是Ge2Sb2Te5。
硫族化合物材料的例示性形成方法,可以使用诸如题为“ChemicalVapor Deposition of Chalcogenide Materials”的美国公开案第2006/0172067号中所揭露的化学气相沉积(Chemical Vapor Deposition,CVD)的化学气相沉积CVD,其以引用的方式并入本发明中。
依据情况,在真空中或在N2环境中进行沉积后退火处理,以改良硫族化合物材料的结晶状态。退火温度通常在100℃至400℃的范围中,退火时间小于30分钟。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视权利要求范围所界定的为准。
Claims (6)
1.一种存储器元件,其特征在于,包括:
第一电极,其具有用以限制电流流动的接触表面,并具有顶部表面以及外表面;
相变存储器构件,其与所述第一电极的所述接触表面接触,所述相变存储器构件的宽度大于所述第一电极的宽度;
第二电极,其电耦接至所述相变存储器构件,具有与所述第一电极的所述顶部表面共面的顶部表面,且具有包围在所述第一电极的所述外表面周围的内表面;以及
界定装置,其包括位于所述相变存储器构件上的介电构件以及位于所述介电构件上的导电构件,所述导电构件包括导电率大于所述介电构件材料导电率的材料,用以在所述第一电极与所述第二电极之间界定相对于所述接触表面处的电流流动的方向在所述相变存储器构件内侧向转弯的电极间电流路径;
其中,所述第二电极包括位于所述顶部表面处的第一材料以及位于所述第一材料下方的第二材料,所述第一材料的导热率小于所述第二材料的导热率;且所述相变存储器构件延伸越过所述第一电极的所述外表面与所述第二电极的所述内表面之间的绝缘构件,以接触所述第一电极以及所述第二电极的所述顶部表面。
2.根据权利要求1所述的存储器元件,其特征在于:
所述第一电极的所述接触表面接触所述相变存储器构件的底部表面;
所述第二电极接触所述相变存储器构件的侧表面;且
所述介电构件位于所述相变存储器构件的顶部表面上,其中当所述接触表面在凸出所述第一电极上方时,界定出柱体,所述柱体的侧面沿所述顶部表面与所述底部表面之间的所述相变存储器构件的厚度延伸,所述侧面的表面积小于或等于所述接触表面的表面积的两倍。
3.一种存储器元件,其特征在于,包括:
第一电极,其具有顶部表面以及外表面;
第二电极,其具有与所述第一电极的所述顶部表面实质上共面的顶部表面,且具有包围在所述第一电极的所述外表面周围的内表面,所述第二电极包括位于所述顶部表面处的第一材料以及位于所述第一材料下方的第二材料,所述第一材料的导热率小于所述第二材料的导热率;
绝缘构件,其位于所述第一电极的所述外表面与所述第二电极的所述内表面之间;以及
相变存储器构件,其延伸越过所述绝缘构件,与所述第一电极以及所述第二电极的所述顶部表面接触。
4.根据权利要求3所述的存储器元件,其特征在于,所述第一材料的导电率小于所述第二材料的导电率;所述第二电极更包括位于所述第二材料下方的第三材料,所述第二材料的导热率小于所述第三材料的导热率。
5.根据权利要求3所述的存储器元件,其特征在于,更包括:
第二绝缘构件,位于所述相变存储器构件上;以及
热隔离构件,位于所述第二绝缘构件上,所述热隔离构件包括导热率小于所述第二绝缘构件的材料的导热率的材料。
6.根据权利要求5所述的存储器元件,其特征在于:
所述相变存储器构件包括第一相变材料;且
所述热隔离构件包括第二相变材料。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/433,573 US8097871B2 (en) | 2009-04-30 | 2009-04-30 | Low operational current phase change memory structures |
US12/433,573 | 2009-04-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101877384A CN101877384A (zh) | 2010-11-03 |
CN101877384B true CN101877384B (zh) | 2012-11-14 |
Family
ID=43019883
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010166201.0A Active CN101877384B (zh) | 2009-04-30 | 2010-04-19 | 低操作电流相变存储器元件结构 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8097871B2 (zh) |
CN (1) | CN101877384B (zh) |
TW (1) | TWI406437B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8097537B2 (en) * | 2010-05-25 | 2012-01-17 | Micron Technology, Inc. | Phase change memory cell structures and methods |
US8243506B2 (en) * | 2010-08-26 | 2012-08-14 | Micron Technology, Inc. | Phase change memory structures and methods |
US8877628B2 (en) | 2012-07-12 | 2014-11-04 | Micron Technologies, Inc. | Methods of forming nano-scale pores, nano-scale electrical contacts, and memory devices including nano-scale electrical contacts, and related structures and devices |
US8779409B2 (en) | 2012-09-28 | 2014-07-15 | Hewlett-Packard Development Company, L.P. | Low energy memristors with engineered switching channel materials |
US10031605B2 (en) * | 2015-04-13 | 2018-07-24 | Microsoft Technology Licensing, Llc | Display integrated pressure sensor |
US9537093B1 (en) * | 2016-02-16 | 2017-01-03 | Macronix International Co., Ltd. | Memory structure |
US10700274B2 (en) * | 2018-10-04 | 2020-06-30 | International Business Machines Corporation | Planar single-crystal phase change material device |
CN114744110A (zh) * | 2022-03-31 | 2022-07-12 | 华中科技大学 | 基于晶格匹配的化合物掺杂Ge-Sb-Te相变材料和相变存储器 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070063181A1 (en) * | 1999-03-25 | 2007-03-22 | Ovonyx, Inc. | Memory device and method of making same |
CN101026223A (zh) * | 2006-02-07 | 2007-08-29 | 旺宏电子股份有限公司 | 具有热隔离结构的ⅰ型相变化存储单元 |
CN101202327A (zh) * | 2006-11-17 | 2008-06-18 | 奇梦达北美公司 | 具有侧壁接触的相变存储器 |
Family Cites Families (310)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3271591A (en) | 1963-09-20 | 1966-09-06 | Energy Conversion Devices Inc | Symmetrical current controlling device |
US3530441A (en) | 1969-01-15 | 1970-09-22 | Energy Conversion Devices Inc | Method and apparatus for storing and retrieving information |
IL61678A (en) | 1979-12-13 | 1984-04-30 | Energy Conversion Devices Inc | Programmable cell and programmable electronic arrays comprising such cells |
US4452592A (en) | 1982-06-01 | 1984-06-05 | General Motors Corporation | Cyclic phase change coupling |
JPS60137070A (ja) | 1983-12-26 | 1985-07-20 | Toshiba Corp | 半導体装置の製造方法 |
US4719594A (en) | 1984-11-01 | 1988-01-12 | Energy Conversion Devices, Inc. | Grooved optical data storage device including a chalcogenide memory layer |
US4876220A (en) | 1986-05-16 | 1989-10-24 | Actel Corporation | Method of making programmable low impedance interconnect diode element |
JP2685770B2 (ja) | 1987-12-28 | 1997-12-03 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP2606857B2 (ja) | 1987-12-10 | 1997-05-07 | 株式会社日立製作所 | 半導体記憶装置の製造方法 |
US5534712A (en) | 1991-01-18 | 1996-07-09 | Energy Conversion Devices, Inc. | Electrically erasable memory elements characterized by reduced current and improved thermal stability |
US5166758A (en) | 1991-01-18 | 1992-11-24 | Energy Conversion Devices, Inc. | Electrically erasable phase change memory |
US5177567A (en) | 1991-07-19 | 1993-01-05 | Energy Conversion Devices, Inc. | Thin-film structure for chalcogenide electrical switching devices and process therefor |
JP2825031B2 (ja) | 1991-08-06 | 1998-11-18 | 日本電気株式会社 | 半導体メモリ装置 |
US5166096A (en) | 1991-10-29 | 1992-11-24 | International Business Machines Corporation | Process for fabricating self-aligned contact studs for semiconductor structures |
JPH05206394A (ja) | 1992-01-24 | 1993-08-13 | Mitsubishi Electric Corp | 電界効果トランジスタおよびその製造方法 |
US5958358A (en) | 1992-07-08 | 1999-09-28 | Yeda Research And Development Co., Ltd. | Oriented polycrystalline thin films of transition metal chalcogenides |
JP2884962B2 (ja) | 1992-10-30 | 1999-04-19 | 日本電気株式会社 | 半導体メモリ |
US5515488A (en) | 1994-08-30 | 1996-05-07 | Xerox Corporation | Method and apparatus for concurrent graphical visualization of a database search and its search history |
US5785828A (en) | 1994-12-13 | 1998-07-28 | Ricoh Company, Ltd. | Sputtering target for producing optical recording medium |
US5789758A (en) | 1995-06-07 | 1998-08-04 | Micron Technology, Inc. | Chalcogenide memory cell with a plurality of chalcogenide electrodes |
US6420725B1 (en) | 1995-06-07 | 2002-07-16 | Micron Technology, Inc. | Method and apparatus for forming an integrated circuit electrode having a reduced contact area |
US5879955A (en) | 1995-06-07 | 1999-03-09 | Micron Technology, Inc. | Method for fabricating an array of ultra-small pores for chalcogenide memory cells |
US5869843A (en) | 1995-06-07 | 1999-02-09 | Micron Technology, Inc. | Memory array having a multi-state element and method for forming such array or cells thereof |
US5831276A (en) | 1995-06-07 | 1998-11-03 | Micron Technology, Inc. | Three-dimensional container diode for use with multi-state material in a non-volatile memory cell |
US5837564A (en) | 1995-11-01 | 1998-11-17 | Micron Technology, Inc. | Method for optimal crystallization to obtain high electrical performance from chalcogenides |
KR0182866B1 (ko) | 1995-12-27 | 1999-04-15 | 김주용 | 플래쉬 메모리 장치 |
US5687112A (en) | 1996-04-19 | 1997-11-11 | Energy Conversion Devices, Inc. | Multibit single cell memory element having tapered contact |
US6025220A (en) | 1996-06-18 | 2000-02-15 | Micron Technology, Inc. | Method of forming a polysilicon diode and devices incorporating such diode |
US5866928A (en) | 1996-07-16 | 1999-02-02 | Micron Technology, Inc. | Single digit line with cell contact interconnect |
US6337266B1 (en) | 1996-07-22 | 2002-01-08 | Micron Technology, Inc. | Small electrode for chalcogenide memories |
US5985698A (en) | 1996-07-22 | 1999-11-16 | Micron Technology, Inc. | Fabrication of three dimensional container diode for use with multi-state material in a non-volatile memory cell |
US5789277A (en) | 1996-07-22 | 1998-08-04 | Micron Technology, Inc. | Method of making chalogenide memory device |
US5814527A (en) | 1996-07-22 | 1998-09-29 | Micron Technology, Inc. | Method of making small pores defined by a disposable internal spacer for use in chalcogenide memories |
US5998244A (en) | 1996-08-22 | 1999-12-07 | Micron Technology, Inc. | Memory cell incorporating a chalcogenide element and method of making same |
US5688713A (en) | 1996-08-26 | 1997-11-18 | Vanguard International Semiconductor Corporation | Method of manufacturing a DRAM cell having a double-crown capacitor using polysilicon and nitride spacers |
US6147395A (en) | 1996-10-02 | 2000-11-14 | Micron Technology, Inc. | Method for fabricating a small area of contact between electrodes |
US6087674A (en) | 1996-10-28 | 2000-07-11 | Energy Conversion Devices, Inc. | Memory element with memory material comprising phase-change material and dielectric material |
US5716883A (en) | 1996-11-06 | 1998-02-10 | Vanguard International Semiconductor Corporation | Method of making increased surface area, storage node electrode, with narrow spaces between polysilicon columns |
US6015977A (en) | 1997-01-28 | 2000-01-18 | Micron Technology, Inc. | Integrated circuit memory cell having a small active area and method of forming same |
US5952671A (en) | 1997-05-09 | 1999-09-14 | Micron Technology, Inc. | Small electrode for a chalcogenide switching device and method for fabricating same |
US6031287A (en) | 1997-06-18 | 2000-02-29 | Micron Technology, Inc. | Contact structure and memory element incorporating the same |
US5933365A (en) | 1997-06-19 | 1999-08-03 | Energy Conversion Devices, Inc. | Memory element with energy control mechanism |
US5902704A (en) | 1997-07-02 | 1999-05-11 | Lsi Logic Corporation | Process for forming photoresist mask over integrated circuit structures with critical dimension control |
US6768165B1 (en) | 1997-08-01 | 2004-07-27 | Saifun Semiconductors Ltd. | Two bit non-volatile electrically erasable and programmable semiconductor memory cell utilizing asymmetrical charge trapping |
US6969866B1 (en) | 1997-10-01 | 2005-11-29 | Ovonyx, Inc. | Electrically programmable memory element with improved contacts |
US6617192B1 (en) | 1997-10-01 | 2003-09-09 | Ovonyx, Inc. | Electrically programmable memory element with multi-regioned contact |
US7023009B2 (en) | 1997-10-01 | 2006-04-04 | Ovonyx, Inc. | Electrically programmable memory element with improved contacts |
FR2774209B1 (fr) | 1998-01-23 | 2001-09-14 | St Microelectronics Sa | Procede de controle du circuit de lecture d'un plan memoire et dispositif de memoire correspondant |
US6087269A (en) | 1998-04-20 | 2000-07-11 | Advanced Micro Devices, Inc. | Method of making an interconnect using a tungsten hard mask |
US6372651B1 (en) | 1998-07-17 | 2002-04-16 | Advanced Micro Devices, Inc. | Method for trimming a photoresist pattern line for memory gate etching |
US6141260A (en) | 1998-08-27 | 2000-10-31 | Micron Technology, Inc. | Single electron resistor memory device and method for use thereof |
US6034882A (en) | 1998-11-16 | 2000-03-07 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
US6483736B2 (en) | 1998-11-16 | 2002-11-19 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
US6351406B1 (en) | 1998-11-16 | 2002-02-26 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
JP2000164830A (ja) | 1998-11-27 | 2000-06-16 | Mitsubishi Electric Corp | 半導体記憶装置の製造方法 |
US6487106B1 (en) | 1999-01-12 | 2002-11-26 | Arizona Board Of Regents | Programmable microelectronic devices and method of forming and programming same |
US6291137B1 (en) | 1999-01-20 | 2001-09-18 | Advanced Micro Devices, Inc. | Sidewall formation for sidewall patterning of sub 100 nm structures |
US6245669B1 (en) | 1999-02-05 | 2001-06-12 | Taiwan Semiconductor Manufacturing Company | High selectivity Si-rich SiON etch-stop layer |
US6750079B2 (en) | 1999-03-25 | 2004-06-15 | Ovonyx, Inc. | Method for making programmable resistance memory element |
US7902536B2 (en) | 1999-03-25 | 2011-03-08 | Ovonyx, Inc. | Memory device and method of making same |
US6943365B2 (en) | 1999-03-25 | 2005-09-13 | Ovonyx, Inc. | Electrically programmable memory element with reduced area of contact and method for making same |
KR100441692B1 (ko) | 1999-03-25 | 2004-07-27 | 오보닉스, 아이엔씨. | 개선된 접점을 갖는 전기적으로 프로그램가능한 메모리 소자 |
US6177317B1 (en) | 1999-04-14 | 2001-01-23 | Macronix International Co., Ltd. | Method of making nonvolatile memory devices having reduced resistance diffusion regions |
US6075719A (en) | 1999-06-22 | 2000-06-13 | Energy Conversion Devices, Inc. | Method of programming phase-change memory element |
US6077674A (en) | 1999-10-27 | 2000-06-20 | Agilent Technologies Inc. | Method of producing oligonucleotide arrays with features of high purity |
US6326307B1 (en) | 1999-11-15 | 2001-12-04 | Appllied Materials, Inc. | Plasma pretreatment of photoresist in an oxide etch process |
US6314014B1 (en) | 1999-12-16 | 2001-11-06 | Ovonyx, Inc. | Programmable resistance memory arrays with reference cells |
US6576546B2 (en) | 1999-12-22 | 2003-06-10 | Texas Instruments Incorporated | Method of enhancing adhesion of a conductive barrier layer to an underlying conductive plug and contact for ferroelectric applications |
TW586154B (en) | 2001-01-05 | 2004-05-01 | Macronix Int Co Ltd | Planarization method for semiconductor device |
US6927411B2 (en) | 2000-02-11 | 2005-08-09 | Axon Technologies Corporation | Programmable structure, an array including the structure, and methods of forming the same |
US6420216B1 (en) | 2000-03-14 | 2002-07-16 | International Business Machines Corporation | Fuse processing using dielectric planarization pillars |
US6444557B1 (en) | 2000-03-14 | 2002-09-03 | International Business Machines Corporation | Method of forming a damascene structure using a sacrificial conductive layer |
US6888750B2 (en) | 2000-04-28 | 2005-05-03 | Matrix Semiconductor, Inc. | Nonvolatile memory on SOI and compound semiconductor substrates and method of fabrication |
US6420215B1 (en) | 2000-04-28 | 2002-07-16 | Matrix Semiconductor, Inc. | Three-dimensional memory array and method of fabrication |
US6501111B1 (en) | 2000-06-30 | 2002-12-31 | Intel Corporation | Three-dimensional (3D) programmable device |
US6440837B1 (en) | 2000-07-14 | 2002-08-27 | Micron Technology, Inc. | Method of forming a contact structure in a semiconductor device |
US6563156B2 (en) | 2001-03-15 | 2003-05-13 | Micron Technology, Inc. | Memory elements and methods for making same |
US6512263B1 (en) | 2000-09-22 | 2003-01-28 | Sandisk Corporation | Non-volatile memory cell array having discontinuous source and drain diffusions contacted by continuous bit line conductors and methods of forming |
US6339544B1 (en) | 2000-09-29 | 2002-01-15 | Intel Corporation | Method to enhance performance of thermal resistor device |
US6555860B2 (en) | 2000-09-29 | 2003-04-29 | Intel Corporation | Compositionally modified resistive electrode |
US6429064B1 (en) | 2000-09-29 | 2002-08-06 | Intel Corporation | Reduced contact area of sidewall conductor |
US6567293B1 (en) | 2000-09-29 | 2003-05-20 | Ovonyx, Inc. | Single level metal memory cell using chalcogenide cladding |
KR100382729B1 (ko) | 2000-12-09 | 2003-05-09 | 삼성전자주식회사 | 반도체 소자의 금속 컨택 구조체 및 그 형성방법 |
US6569705B2 (en) | 2000-12-21 | 2003-05-27 | Intel Corporation | Metal structure for a phase-change memory device |
TW490675B (en) | 2000-12-22 | 2002-06-11 | Macronix Int Co Ltd | Control method of multi-stated NROM |
US6271090B1 (en) | 2000-12-22 | 2001-08-07 | Macronix International Co., Ltd. | Method for manufacturing flash memory device with dual floating gates and two bits per cell |
US6627530B2 (en) | 2000-12-22 | 2003-09-30 | Matrix Semiconductor, Inc. | Patterning three dimensional structures |
US6534781B2 (en) | 2000-12-26 | 2003-03-18 | Ovonyx, Inc. | Phase-change memory bipolar array utilizing a single shallow trench isolation for creating an individual active area region for two memory array elements and one bipolar base contact |
ITPD20010013A1 (it) * | 2001-01-18 | 2002-07-18 | Dab Pumps Spa | Struttura di pompa centrifuga ad autoadescamento facilitato. |
KR100625129B1 (ko) | 2001-01-30 | 2006-09-18 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 집적 회로 장치의 제조 방법 |
KR100400037B1 (ko) | 2001-02-22 | 2003-09-29 | 삼성전자주식회사 | 콘택 플러그를 구비하는 반도체 소자 및 그의 제조 방법 |
US6487114B2 (en) | 2001-02-28 | 2002-11-26 | Macronix International Co., Ltd. | Method of reading two-bit memories of NROM cell |
US6596589B2 (en) | 2001-04-30 | 2003-07-22 | Vanguard International Semiconductor Corporation | Method of manufacturing a high coupling ratio stacked gate flash memory with an HSG-SI layer |
US6730928B2 (en) | 2001-05-09 | 2004-05-04 | Science Applications International Corporation | Phase change switches and circuits coupling to electromagnetic waves containing phase change switches |
US6514788B2 (en) | 2001-05-29 | 2003-02-04 | Bae Systems Information And Electronic Systems Integration Inc. | Method for manufacturing contacts for a Chalcogenide memory device |
DE10128482A1 (de) | 2001-06-12 | 2003-01-02 | Infineon Technologies Ag | Halbleiterspeichereinrichtung sowie Verfahren zu deren Herstellung |
US6613604B2 (en) | 2001-08-02 | 2003-09-02 | Ovonyx, Inc. | Method for making small pore for use in programmable resistance memory element |
US6589714B2 (en) | 2001-06-26 | 2003-07-08 | Ovonyx, Inc. | Method for making programmable resistance memory element using silylated photoresist |
US6774387B2 (en) | 2001-06-26 | 2004-08-10 | Ovonyx, Inc. | Programmable resistance memory element |
US6605527B2 (en) | 2001-06-30 | 2003-08-12 | Intel Corporation | Reduced area intersection between electrode and programming element |
US6511867B2 (en) | 2001-06-30 | 2003-01-28 | Ovonyx, Inc. | Utilizing atomic layer deposition for programmable device |
US6673700B2 (en) | 2001-06-30 | 2004-01-06 | Ovonyx, Inc. | Reduced area intersection between electrode and programming element |
US6643165B2 (en) | 2001-07-25 | 2003-11-04 | Nantero, Inc. | Electromechanical memory having cell selection circuitry constructed with nanotube technology |
US6737312B2 (en) | 2001-08-27 | 2004-05-18 | Micron Technology, Inc. | Method of fabricating dual PCRAM cells sharing a common electrode |
US6709958B2 (en) | 2001-08-30 | 2004-03-23 | Micron Technology, Inc. | Integrated circuit device and fabrication using metal-doped chalcogenide materials |
US6507061B1 (en) | 2001-08-31 | 2003-01-14 | Intel Corporation | Multiple layer phase-change memory |
US6586761B2 (en) | 2001-09-07 | 2003-07-01 | Intel Corporation | Phase change material memory device |
US6861267B2 (en) | 2001-09-17 | 2005-03-01 | Intel Corporation | Reducing shunts in memories with phase-change material |
US7045383B2 (en) | 2001-09-19 | 2006-05-16 | BAE Systems Information and Ovonyx, Inc | Method for making tapered opening for programmable resistance memory element |
US6800563B2 (en) | 2001-10-11 | 2004-10-05 | Ovonyx, Inc. | Forming tapered lower electrode phase-change memories |
US6566700B2 (en) | 2001-10-11 | 2003-05-20 | Ovonyx, Inc. | Carbon-containing interfacial layer for phase-change memory |
US6791859B2 (en) | 2001-11-20 | 2004-09-14 | Micron Technology, Inc. | Complementary bit PCRAM sense amplifier and method of operation |
US6545903B1 (en) | 2001-12-17 | 2003-04-08 | Texas Instruments Incorporated | Self-aligned resistive plugs for forming memory cell with phase change material |
US6512241B1 (en) | 2001-12-31 | 2003-01-28 | Intel Corporation | Phase change material memory device |
US6867638B2 (en) | 2002-01-10 | 2005-03-15 | Silicon Storage Technology, Inc. | High voltage generation and regulation system for digital multilevel nonvolatile memory |
JP3948292B2 (ja) | 2002-02-01 | 2007-07-25 | 株式会社日立製作所 | 半導体記憶装置及びその製造方法 |
US6972430B2 (en) | 2002-02-20 | 2005-12-06 | Stmicroelectronics S.R.L. | Sublithographic contact structure, phase change memory cell with optimized heater shape, and manufacturing method thereof |
US7151273B2 (en) | 2002-02-20 | 2006-12-19 | Micron Technology, Inc. | Silver-selenide/chalcogenide glass stack for resistance variable memory |
US7122281B2 (en) | 2002-02-26 | 2006-10-17 | Synopsys, Inc. | Critical dimension control using full phase and trim masks |
JP3796457B2 (ja) | 2002-02-28 | 2006-07-12 | 富士通株式会社 | 不揮発性半導体記憶装置 |
US6579760B1 (en) | 2002-03-28 | 2003-06-17 | Macronix International Co., Ltd. | Self-aligned, programmable phase change memory |
CN1639868A (zh) | 2002-04-09 | 2005-07-13 | 松下电器产业株式会社 | 非易失性存储器及其制造方法 |
US6864500B2 (en) | 2002-04-10 | 2005-03-08 | Micron Technology, Inc. | Programmable conductor memory cell structure |
US6605821B1 (en) | 2002-05-10 | 2003-08-12 | Hewlett-Packard Development Company, L.P. | Phase change material electronic memory structure and method for forming |
US6864503B2 (en) | 2002-08-09 | 2005-03-08 | Macronix International Co., Ltd. | Spacer chalcogenide memory method and device |
US6850432B2 (en) | 2002-08-20 | 2005-02-01 | Macronix International Co., Ltd. | Laser programmable electrically readable phase-change memory method and device |
JP4190238B2 (ja) | 2002-09-13 | 2008-12-03 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置 |
KR20050053750A (ko) | 2002-10-11 | 2005-06-08 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 상변환 물질을 포함하는 전기 장치 |
US6992932B2 (en) | 2002-10-29 | 2006-01-31 | Saifun Semiconductors Ltd | Method circuit and system for read error detection in a non-volatile memory array |
JP4928045B2 (ja) | 2002-10-31 | 2012-05-09 | 大日本印刷株式会社 | 相変化型メモリ素子およびその製造方法 |
US6940744B2 (en) | 2002-10-31 | 2005-09-06 | Unity Semiconductor Corporation | Adaptive programming technique for a re-writable conductive memory device |
US7367060B2 (en) * | 2002-12-11 | 2008-04-29 | Ravi Someshwar | Methods and apparatus for secure document printing |
US6791102B2 (en) | 2002-12-13 | 2004-09-14 | Intel Corporation | Phase change memory |
US6744088B1 (en) | 2002-12-13 | 2004-06-01 | Intel Corporation | Phase change memory device on a planar composite layer |
US7589343B2 (en) | 2002-12-13 | 2009-09-15 | Intel Corporation | Memory and access device and method therefor |
US6815266B2 (en) | 2002-12-30 | 2004-11-09 | Bae Systems Information And Electronic Systems Integration, Inc. | Method for manufacturing sidewall contacts for a chalcogenide memory device |
EP1439583B1 (en) | 2003-01-15 | 2013-04-10 | STMicroelectronics Srl | Sublithographic contact structure, in particular for a phase change memory cell, and fabrication process thereof |
KR100476690B1 (ko) | 2003-01-17 | 2005-03-18 | 삼성전자주식회사 | 반도체 장치 및 그 제조방법 |
US7277317B2 (en) | 2003-01-31 | 2007-10-02 | Nxp B.V. | MRAM architecture for low power consumption and high selectivity |
US7115927B2 (en) | 2003-02-24 | 2006-10-03 | Samsung Electronics Co., Ltd. | Phase changeable memory devices |
KR100486306B1 (ko) | 2003-02-24 | 2005-04-29 | 삼성전자주식회사 | 셀프 히터 구조를 가지는 상변화 메모리 소자 |
US7323734B2 (en) | 2003-02-25 | 2008-01-29 | Samsung Electronics Co., Ltd. | Phase changeable memory cells |
US6936544B2 (en) | 2003-03-11 | 2005-08-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of removing metal etching residues following a metal etchback process to improve a CMP process |
US7400522B2 (en) | 2003-03-18 | 2008-07-15 | Kabushiki Kaisha Toshiba | Resistance change memory device having a variable resistance element formed of a first and second composite compound for storing a cation |
KR100504698B1 (ko) | 2003-04-02 | 2005-08-02 | 삼성전자주식회사 | 상변화 기억 소자 및 그 형성 방법 |
JP4634014B2 (ja) | 2003-05-22 | 2011-02-16 | 株式会社日立製作所 | 半導体記憶装置 |
KR100979710B1 (ko) | 2003-05-23 | 2010-09-02 | 삼성전자주식회사 | 반도체 메모리 소자 및 제조방법 |
US20060006472A1 (en) | 2003-06-03 | 2006-01-12 | Hai Jiang | Phase change memory with extra-small resistors |
US7067865B2 (en) | 2003-06-06 | 2006-06-27 | Macronix International Co., Ltd. | High density chalcogenide memory cells |
US6838692B1 (en) | 2003-06-23 | 2005-01-04 | Macronix International Co., Ltd. | Chalcogenide memory device with multiple bits per cell |
US20050018526A1 (en) | 2003-07-21 | 2005-01-27 | Heon Lee | Phase-change memory device and manufacturing method thereof |
US7132350B2 (en) | 2003-07-21 | 2006-11-07 | Macronix International Co., Ltd. | Method for manufacturing a programmable eraseless memory |
KR100615586B1 (ko) | 2003-07-23 | 2006-08-25 | 삼성전자주식회사 | 다공성 유전막 내에 국부적인 상전이 영역을 구비하는상전이 메모리 소자 및 그 제조 방법 |
US7893419B2 (en) | 2003-08-04 | 2011-02-22 | Intel Corporation | Processing phase change material to improve programming speed |
DE102004039977B4 (de) | 2003-08-13 | 2008-09-11 | Samsung Electronics Co., Ltd., Suwon | Programmierverfahren und Treiberschaltung für eine Phasenwechselspeicherzelle |
US6815704B1 (en) | 2003-09-04 | 2004-11-09 | Silicon Storage Technology, Inc. | Phase change memory device employing thermally insulating voids |
US6927410B2 (en) | 2003-09-04 | 2005-08-09 | Silicon Storage Technology, Inc. | Memory device with discrete layers of phase change memory material |
KR100505709B1 (ko) | 2003-09-08 | 2005-08-03 | 삼성전자주식회사 | 상 변화 메모리 장치의 파이어링 방법 및 효율적인파이어링을 수행할 수 있는 상 변화 메모리 장치 |
US20050062087A1 (en) | 2003-09-19 | 2005-03-24 | Yi-Chou Chen | Chalcogenide phase-change non-volatile memory, memory device and method for fabricating the same |
DE10345455A1 (de) | 2003-09-30 | 2005-05-04 | Infineon Technologies Ag | Verfahren zum Erzeugen einer Hartmaske und Hartmasken-Anordnung |
US6910907B2 (en) | 2003-11-18 | 2005-06-28 | Agere Systems Inc. | Contact for use in an integrated circuit and a method of manufacture therefor |
US7485891B2 (en) | 2003-11-20 | 2009-02-03 | International Business Machines Corporation | Multi-bit phase change memory cell and multi-bit phase change memory including the same, method of forming a multi-bit phase change memory, and method of programming a multi-bit phase change memory |
KR100558548B1 (ko) | 2003-11-27 | 2006-03-10 | 삼성전자주식회사 | 상변화 메모리 소자에서의 라이트 드라이버 회로 및라이트 전류 인가방법 |
US6937507B2 (en) | 2003-12-05 | 2005-08-30 | Silicon Storage Technology, Inc. | Memory device and method of operating same |
US7928420B2 (en) | 2003-12-10 | 2011-04-19 | International Business Machines Corporation | Phase change tip storage cell |
US7291556B2 (en) | 2003-12-12 | 2007-11-06 | Samsung Electronics Co., Ltd. | Method for forming small features in microelectronic devices using sacrificial layers |
KR100569549B1 (ko) | 2003-12-13 | 2006-04-10 | 주식회사 하이닉스반도체 | 상 변화 저항 셀 및 이를 이용한 불휘발성 메모리 장치 |
KR100564602B1 (ko) | 2003-12-30 | 2006-03-29 | 삼성전자주식회사 | 상 변화 메모리 어레이의 셋 프로그래밍 방법 및 기입드라이버 회로 |
US7038230B2 (en) | 2004-01-06 | 2006-05-02 | Macronix Internation Co., Ltd. | Horizontal chalcogenide element defined by a pad for use in solid-state memories |
JP4124743B2 (ja) | 2004-01-21 | 2008-07-23 | 株式会社ルネサステクノロジ | 相変化メモリ |
KR100564608B1 (ko) | 2004-01-29 | 2006-03-28 | 삼성전자주식회사 | 상변화 메모리 소자 |
US6936840B2 (en) | 2004-01-30 | 2005-08-30 | International Business Machines Corporation | Phase-change memory cell and method of fabricating the phase-change memory cell |
US7858980B2 (en) | 2004-03-01 | 2010-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reduced active area in a phase change memory structure |
KR100574975B1 (ko) | 2004-03-05 | 2006-05-02 | 삼성전자주식회사 | 상 변화 메모리 어레이의 셋 프로그래밍 방법 및 기입드라이버 회로 |
JP4529493B2 (ja) | 2004-03-12 | 2010-08-25 | 株式会社日立製作所 | 半導体装置 |
KR100598100B1 (ko) | 2004-03-19 | 2006-07-07 | 삼성전자주식회사 | 상변환 기억 소자의 제조방법 |
DE102004014487A1 (de) | 2004-03-24 | 2005-11-17 | Infineon Technologies Ag | Speicherbauelement mit in isolierendes Material eingebettetem, aktiven Material |
KR100532509B1 (ko) | 2004-03-26 | 2005-11-30 | 삼성전자주식회사 | SiGe를 이용한 트렌치 커패시터 및 그 형성방법 |
US7158411B2 (en) | 2004-04-01 | 2007-01-02 | Macronix International Co., Ltd. | Integrated code and data flash memory |
US7482616B2 (en) | 2004-05-27 | 2009-01-27 | Samsung Electronics Co., Ltd. | Semiconductor devices having phase change memory cells, electronic systems employing the same and methods of fabricating the same |
US6977181B1 (en) | 2004-06-17 | 2005-12-20 | Infincon Technologies Ag | MTJ stack with crystallization inhibiting layer |
US7359231B2 (en) | 2004-06-30 | 2008-04-15 | Intel Corporation | Providing current for phase change memories |
KR100657897B1 (ko) | 2004-08-21 | 2006-12-14 | 삼성전자주식회사 | 전압 제어층을 포함하는 메모리 소자 |
US7365385B2 (en) | 2004-08-30 | 2008-04-29 | Micron Technology, Inc. | DRAM layout with vertical FETs and method of formation |
KR100610014B1 (ko) | 2004-09-06 | 2006-08-09 | 삼성전자주식회사 | 리키지 전류 보상 가능한 반도체 메모리 장치 |
US7443062B2 (en) | 2004-09-30 | 2008-10-28 | Reliance Electric Technologies Llc | Motor rotor cooling with rotation heat pipes |
TWI277207B (en) | 2004-10-08 | 2007-03-21 | Ind Tech Res Inst | Multilevel phase-change memory, operating method and manufacture method thereof |
KR100626388B1 (ko) | 2004-10-19 | 2006-09-20 | 삼성전자주식회사 | 상변환 메모리 소자 및 그 형성 방법 |
JP2006127583A (ja) | 2004-10-26 | 2006-05-18 | Elpida Memory Inc | 不揮発性半導体記憶装置及び相変化メモリ |
US7364935B2 (en) | 2004-10-29 | 2008-04-29 | Macronix International Co., Ltd. | Common word line edge contact phase-change memory |
DE102004052611A1 (de) | 2004-10-29 | 2006-05-04 | Infineon Technologies Ag | Verfahren zur Herstellung einer mit einem Füllmaterial mindestens teilweise gefüllten Öffnung, Verfahren zur Herstellung einer Speicherzelle und Speicherzelle |
US7238959B2 (en) | 2004-11-01 | 2007-07-03 | Silicon Storage Technology, Inc. | Phase change memory device employing thermally insulating voids and sloped trench, and a method of making same |
US20060108667A1 (en) | 2004-11-22 | 2006-05-25 | Macronix International Co., Ltd. | Method for manufacturing a small pin on integrated circuits or other devices |
US7202493B2 (en) | 2004-11-30 | 2007-04-10 | Macronix International Co., Inc. | Chalcogenide memory having a small active region |
JP2006156886A (ja) | 2004-12-01 | 2006-06-15 | Renesas Technology Corp | 半導体集積回路装置およびその製造方法 |
KR100827653B1 (ko) | 2004-12-06 | 2008-05-07 | 삼성전자주식회사 | 상변화 기억 셀들 및 그 제조방법들 |
US7220983B2 (en) | 2004-12-09 | 2007-05-22 | Macronix International Co., Ltd. | Self-aligned small contact phase-change memory method and device |
TWI260764B (en) | 2004-12-10 | 2006-08-21 | Macronix Int Co Ltd | Non-volatile memory cell and operating method thereof |
US20060131555A1 (en) | 2004-12-22 | 2006-06-22 | Micron Technology, Inc. | Resistance variable devices with controllable channels |
US20060138467A1 (en) | 2004-12-29 | 2006-06-29 | Hsiang-Lan Lung | Method of forming a small contact in phase-change memory and a memory cell produced by the method |
JP4646634B2 (ja) | 2005-01-05 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7419771B2 (en) | 2005-01-11 | 2008-09-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming a finely patterned resist |
EP1684352B1 (en) | 2005-01-21 | 2008-09-17 | STMicroelectronics S.r.l. | Phase-change memory device and manufacturing process thereof |
JP2006211394A (ja) * | 2005-01-28 | 2006-08-10 | Toshiba Corp | 折り畳み型携帯端末装置 |
US20060172067A1 (en) | 2005-01-28 | 2006-08-03 | Energy Conversion Devices, Inc | Chemical vapor deposition of chalcogenide materials |
US7214958B2 (en) | 2005-02-10 | 2007-05-08 | Infineon Technologies Ag | Phase change memory cell with high read margin at low power operation |
US7099180B1 (en) | 2005-02-15 | 2006-08-29 | Intel Corporation | Phase change memory bits reset through a series of pulses of increasing amplitude |
US7229883B2 (en) | 2005-02-23 | 2007-06-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Phase change memory device and method of manufacture thereof |
JP2006244561A (ja) | 2005-03-01 | 2006-09-14 | Renesas Technology Corp | 半導体装置 |
US7154774B2 (en) | 2005-03-30 | 2006-12-26 | Ovonyx, Inc. | Detecting switching of access elements of phase change memory cells |
US7488967B2 (en) | 2005-04-06 | 2009-02-10 | International Business Machines Corporation | Structure for confining the switching current in phase memory (PCM) cells |
DE602005011249D1 (de) | 2005-04-08 | 2009-01-08 | St Microelectronics Srl | Phasenwechselspeicher mit rohrförmiger Heizstruktur sowie deren Herstellungsverfahren |
US7166533B2 (en) | 2005-04-08 | 2007-01-23 | Infineon Technologies, Ag | Phase change memory cell defined by a pattern shrink material process |
KR100675279B1 (ko) | 2005-04-20 | 2007-01-26 | 삼성전자주식회사 | 셀 다이오드들을 채택하는 상변이 기억소자들 및 그제조방법들 |
US7408240B2 (en) | 2005-05-02 | 2008-08-05 | Infineon Technologies Ag | Memory device |
KR100682946B1 (ko) | 2005-05-31 | 2007-02-15 | 삼성전자주식회사 | 상전이 램 및 그 동작 방법 |
KR100668846B1 (ko) | 2005-06-10 | 2007-01-16 | 주식회사 하이닉스반도체 | 상변환 기억 소자의 제조방법 |
US7388273B2 (en) | 2005-06-14 | 2008-06-17 | International Business Machines Corporation | Reprogrammable fuse structure and method |
US7696503B2 (en) | 2005-06-17 | 2010-04-13 | Macronix International Co., Ltd. | Multi-level memory cell having phase change element and asymmetrical thermal boundary |
US7238994B2 (en) | 2005-06-17 | 2007-07-03 | Macronix International Co., Ltd. | Thin film plate phase change ram circuit and manufacturing method |
US7534647B2 (en) | 2005-06-17 | 2009-05-19 | Macronix International Co., Ltd. | Damascene phase change RAM and manufacturing method |
US7598512B2 (en) | 2005-06-17 | 2009-10-06 | Macronix International Co., Ltd. | Thin film fuse phase change cell with thermal isolation layer and manufacturing method |
US7321130B2 (en) | 2005-06-17 | 2008-01-22 | Macronix International Co., Ltd. | Thin film fuse phase change RAM and manufacturing method |
US7514288B2 (en) | 2005-06-17 | 2009-04-07 | Macronix International Co., Ltd. | Manufacturing methods for thin film fuse phase change ram |
US7514367B2 (en) | 2005-06-17 | 2009-04-07 | Macronix International Co., Ltd. | Method for manufacturing a narrow structure on an integrated circuit |
US8237140B2 (en) | 2005-06-17 | 2012-08-07 | Macronix International Co., Ltd. | Self-aligned, embedded phase change RAM |
US20060289848A1 (en) | 2005-06-28 | 2006-12-28 | Dennison Charles H | Reducing oxidation of phase change memory electrodes |
US20060289847A1 (en) | 2005-06-28 | 2006-12-28 | Richard Dodge | Reducing the time to program a phase change memory to the set state |
US7309630B2 (en) | 2005-07-08 | 2007-12-18 | Nanochip, Inc. | Method for forming patterned media for a high density data storage device |
TWI290369B (en) | 2005-07-08 | 2007-11-21 | Ind Tech Res Inst | Phase change memory with adjustable resistance ratio and fabricating method thereof |
US7345907B2 (en) | 2005-07-11 | 2008-03-18 | Sandisk 3D Llc | Apparatus and method for reading an array of nonvolatile memory cells including switchable resistor memory elements |
US20070037101A1 (en) | 2005-08-15 | 2007-02-15 | Fujitsu Limited | Manufacture method for micro structure |
TWI273703B (en) | 2005-08-19 | 2007-02-11 | Ind Tech Res Inst | A manufacture method and structure for improving the characteristics of phase change memory |
KR100655443B1 (ko) | 2005-09-05 | 2006-12-08 | 삼성전자주식회사 | 상변화 메모리 장치 및 그 동작 방법 |
US7615770B2 (en) | 2005-10-27 | 2009-11-10 | Infineon Technologies Ag | Integrated circuit having an insulated memory |
US7417245B2 (en) | 2005-11-02 | 2008-08-26 | Infineon Technologies Ag | Phase change memory having multilayer thermal insulation |
US20070111429A1 (en) | 2005-11-14 | 2007-05-17 | Macronix International Co., Ltd. | Method of manufacturing a pipe shaped phase change memory |
US7397060B2 (en) | 2005-11-14 | 2008-07-08 | Macronix International Co., Ltd. | Pipe shaped phase change memory |
US7450411B2 (en) | 2005-11-15 | 2008-11-11 | Macronix International Co., Ltd. | Phase change memory device and manufacturing method |
US7786460B2 (en) | 2005-11-15 | 2010-08-31 | Macronix International Co., Ltd. | Phase change memory device and manufacturing method |
US7635855B2 (en) | 2005-11-15 | 2009-12-22 | Macronix International Co., Ltd. | I-shaped phase change memory cell |
US7394088B2 (en) | 2005-11-15 | 2008-07-01 | Macronix International Co., Ltd. | Thermally contained/insulated phase change memory device and method (combined) |
US7414258B2 (en) | 2005-11-16 | 2008-08-19 | Macronix International Co., Ltd. | Spacer electrode small pin phase change memory RAM and manufacturing method |
US7507986B2 (en) | 2005-11-21 | 2009-03-24 | Macronix International Co., Ltd. | Thermal isolation for an active-sidewall phase change memory cell |
US7449710B2 (en) | 2005-11-21 | 2008-11-11 | Macronix International Co., Ltd. | Vacuum jacket for phase change memory element |
US7829876B2 (en) | 2005-11-21 | 2010-11-09 | Macronix International Co., Ltd. | Vacuum cell thermal isolation for a phase change memory device |
US7479649B2 (en) | 2005-11-21 | 2009-01-20 | Macronix International Co., Ltd. | Vacuum jacketed electrode for phase change memory element |
US7599217B2 (en) | 2005-11-22 | 2009-10-06 | Macronix International Co., Ltd. | Memory cell device and manufacturing method |
US7688619B2 (en) * | 2005-11-28 | 2010-03-30 | Macronix International Co., Ltd. | Phase change memory cell and manufacturing method |
US7459717B2 (en) | 2005-11-28 | 2008-12-02 | Macronix International Co., Ltd. | Phase change memory cell and manufacturing method |
US7233054B1 (en) | 2005-11-29 | 2007-06-19 | Korea Institute Of Science And Technology | Phase change material and non-volatile memory device using the same |
US7605079B2 (en) | 2005-12-05 | 2009-10-20 | Macronix International Co., Ltd. | Manufacturing method for phase change RAM with electrode layer process |
US7642539B2 (en) | 2005-12-13 | 2010-01-05 | Macronix International Co., Ltd. | Thin film fuse phase change cell with thermal isolation pad and manufacturing method |
EP1966841B1 (en) | 2005-12-20 | 2010-09-08 | Nxp B.V. | A vertical phase change memory cell and methods for manufacturing thereof |
US7531825B2 (en) | 2005-12-27 | 2009-05-12 | Macronix International Co., Ltd. | Method for forming self-aligned thermal isolation cell for a variable resistance memory array |
US20070156949A1 (en) | 2005-12-30 | 2007-07-05 | Rudelic John C | Method and apparatus for single chip system boot |
US8062833B2 (en) | 2005-12-30 | 2011-11-22 | Macronix International Co., Ltd. | Chalcogenide layer etching method |
US7292466B2 (en) | 2006-01-03 | 2007-11-06 | Infineon Technologies Ag | Integrated circuit having a resistive memory |
KR100763908B1 (ko) | 2006-01-05 | 2007-10-05 | 삼성전자주식회사 | 상전이 물질, 이를 포함하는 상전이 메모리와 이의 동작방법 |
US7595218B2 (en) | 2006-01-09 | 2009-09-29 | Macronix International Co., Ltd. | Programmable resistive RAM and manufacturing method |
US20070158632A1 (en) | 2006-01-09 | 2007-07-12 | Macronix International Co., Ltd. | Method for Fabricating a Pillar-Shaped Phase Change Memory Element |
US7560337B2 (en) | 2006-01-09 | 2009-07-14 | Macronix International Co., Ltd. | Programmable resistive RAM and manufacturing method |
US7741636B2 (en) | 2006-01-09 | 2010-06-22 | Macronix International Co., Ltd. | Programmable resistive RAM and manufacturing method |
US7825396B2 (en) | 2006-01-11 | 2010-11-02 | Macronix International Co., Ltd. | Self-align planerized bottom electrode phase change memory and manufacturing method |
US7351648B2 (en) | 2006-01-19 | 2008-04-01 | International Business Machines Corporation | Methods for forming uniform lithographic features |
US7432206B2 (en) | 2006-01-24 | 2008-10-07 | Macronix International Co., Ltd. | Self-aligned manufacturing method, and manufacturing method for thin film fuse phase change ram |
US7456421B2 (en) | 2006-01-30 | 2008-11-25 | Macronix International Co., Ltd. | Vertical side wall active pin structures in a phase change memory and manufacturing methods |
US7426134B2 (en) | 2006-02-24 | 2008-09-16 | Infineon Technologies North America | Sense circuit for resistive memory |
US20070200202A1 (en) | 2006-02-28 | 2007-08-30 | International Business Machines Corporation | Phase change memory structure having an electrically formed constriction |
US7910907B2 (en) | 2006-03-15 | 2011-03-22 | Macronix International Co., Ltd. | Manufacturing method for pipe-shaped electrode phase change memory |
US20070252127A1 (en) * | 2006-03-30 | 2007-11-01 | Arnold John C | Phase change memory element with a peripheral connection to a thin film electrode and method of manufacture thereof |
US20070235811A1 (en) | 2006-04-07 | 2007-10-11 | International Business Machines Corporation | Simultaneous conditioning of a plurality of memory cells through series resistors |
US7928421B2 (en) | 2006-04-21 | 2011-04-19 | Macronix International Co., Ltd. | Phase change memory cell with vacuum spacer |
US20070249090A1 (en) | 2006-04-24 | 2007-10-25 | Philipp Jan B | Phase-change memory cell adapted to prevent over-etching or under-etching |
US7514705B2 (en) | 2006-04-25 | 2009-04-07 | International Business Machines Corporation | Phase change memory cell with limited switchable volume |
US8129706B2 (en) | 2006-05-05 | 2012-03-06 | Macronix International Co., Ltd. | Structures and methods of a bistable resistive random access memory |
US7608848B2 (en) | 2006-05-09 | 2009-10-27 | Macronix International Co., Ltd. | Bridge resistance random access memory device with a singular contact structure |
US20070267618A1 (en) | 2006-05-17 | 2007-11-22 | Shoaib Zaidi | Memory device |
US7423300B2 (en) | 2006-05-24 | 2008-09-09 | Macronix International Co., Ltd. | Single-mask phase change memory element |
US7696506B2 (en) | 2006-06-27 | 2010-04-13 | Macronix International Co., Ltd. | Memory cell with memory material insulation and manufacturing method |
US7663909B2 (en) | 2006-07-10 | 2010-02-16 | Qimonda North America Corp. | Integrated circuit having a phase change memory cell including a narrow active region width |
US7785920B2 (en) | 2006-07-12 | 2010-08-31 | Macronix International Co., Ltd. | Method for making a pillar-type phase change memory element |
US7542338B2 (en) | 2006-07-31 | 2009-06-02 | Sandisk 3D Llc | Method for reading a multi-level passive element memory cell array |
US7684225B2 (en) | 2006-10-13 | 2010-03-23 | Ovonyx, Inc. | Sequential and video access for non-volatile memory arrays |
US20080225489A1 (en) | 2006-10-23 | 2008-09-18 | Teledyne Licensing, Llc | Heat spreader with high heat flux and high thermal conductivity |
US20080101110A1 (en) | 2006-10-25 | 2008-05-01 | Thomas Happ | Combined read/write circuit for memory |
US20080137400A1 (en) | 2006-12-06 | 2008-06-12 | Macronix International Co., Ltd. | Phase Change Memory Cell with Thermal Barrier and Method for Fabricating the Same |
US7682868B2 (en) | 2006-12-06 | 2010-03-23 | Macronix International Co., Ltd. | Method for making a keyhole opening during the manufacture of a memory cell |
US7476587B2 (en) | 2006-12-06 | 2009-01-13 | Macronix International Co., Ltd. | Method for making a self-converged memory material element for memory cell |
US7473576B2 (en) | 2006-12-06 | 2009-01-06 | Macronix International Co., Ltd. | Method for making a self-converged void and bottom electrode for memory cell |
US20080165569A1 (en) | 2007-01-04 | 2008-07-10 | Chieh-Fang Chen | Resistance Limited Phase Change Memory Material |
US7515461B2 (en) | 2007-01-05 | 2009-04-07 | Macronix International Co., Ltd. | Current compliant sensing architecture for multilevel phase change memory |
US20080164453A1 (en) | 2007-01-07 | 2008-07-10 | Breitwisch Matthew J | Uniform critical dimension size pore for pcram application |
US7440315B2 (en) | 2007-01-09 | 2008-10-21 | Macronix International Co., Ltd. | Method, apparatus and computer program product for stepped reset programming process on programmable resistive memory cell |
US7456460B2 (en) | 2007-01-29 | 2008-11-25 | International Business Machines Corporation | Phase change memory element and method of making the same |
US7663135B2 (en) | 2007-01-31 | 2010-02-16 | Macronix International Co., Ltd. | Memory cell having a side electrode contact |
US7535756B2 (en) | 2007-01-31 | 2009-05-19 | Macronix International Co., Ltd. | Method to tighten set distribution for PCRAM |
US7619311B2 (en) | 2007-02-02 | 2009-11-17 | Macronix International Co., Ltd. | Memory cell device with coplanar electrode surface and method |
US7701759B2 (en) | 2007-02-05 | 2010-04-20 | Macronix International Co., Ltd. | Memory cell device and programming methods |
US7463512B2 (en) * | 2007-02-08 | 2008-12-09 | Macronix International Co., Ltd. | Memory element with reduced-current phase change element |
US8138028B2 (en) | 2007-02-12 | 2012-03-20 | Macronix International Co., Ltd | Method for manufacturing a phase change memory device with pillar bottom electrode |
US8008643B2 (en) | 2007-02-21 | 2011-08-30 | Macronix International Co., Ltd. | Phase change memory cell with heater and method for fabricating the same |
US20080265234A1 (en) | 2007-04-30 | 2008-10-30 | Breitwisch Matthew J | Method of Forming Phase Change Memory Cell With Reduced Switchable Volume |
US7906368B2 (en) | 2007-06-29 | 2011-03-15 | International Business Machines Corporation | Phase change memory with tapered heater |
US7745807B2 (en) | 2007-07-11 | 2010-06-29 | International Business Machines Corporation | Current constricting phase change memory element structure |
US7755935B2 (en) | 2007-07-26 | 2010-07-13 | International Business Machines Corporation | Block erase for phase change memory |
US7755074B2 (en) * | 2007-10-12 | 2010-07-13 | Ovonyx, Inc. | Low area contact phase-change memory |
US7804083B2 (en) | 2007-11-14 | 2010-09-28 | Macronix International Co., Ltd. | Phase change memory cell including a thermal protect bottom electrode and manufacturing methods |
US7646631B2 (en) | 2007-12-07 | 2010-01-12 | Macronix International Co., Ltd. | Phase change memory cell having interface structures with essentially equal thermal impedances and manufacturing methods |
US8158965B2 (en) | 2008-02-05 | 2012-04-17 | Macronix International Co., Ltd. | Heating center PCRAM structure and methods for making |
-
2009
- 2009-04-30 US US12/433,573 patent/US8097871B2/en active Active
- 2009-08-25 TW TW098128571A patent/TWI406437B/zh active
-
2010
- 2010-04-19 CN CN201010166201.0A patent/CN101877384B/zh active Active
-
2011
- 2011-12-13 US US13/324,946 patent/US8916845B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070063181A1 (en) * | 1999-03-25 | 2007-03-22 | Ovonyx, Inc. | Memory device and method of making same |
CN101026223A (zh) * | 2006-02-07 | 2007-08-29 | 旺宏电子股份有限公司 | 具有热隔离结构的ⅰ型相变化存储单元 |
CN101202327A (zh) * | 2006-11-17 | 2008-06-18 | 奇梦达北美公司 | 具有侧壁接触的相变存储器 |
Also Published As
Publication number | Publication date |
---|---|
TWI406437B (zh) | 2013-08-21 |
US20100276654A1 (en) | 2010-11-04 |
TW201039475A (en) | 2010-11-01 |
CN101877384A (zh) | 2010-11-03 |
US8097871B2 (en) | 2012-01-17 |
US8916845B2 (en) | 2014-12-23 |
US20120080657A1 (en) | 2012-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100563040C (zh) | 相变化存储单元及其制造方法 | |
CN100593865C (zh) | 对一主动侧壁相变存储单元改善热绝缘的结构及方法 | |
CN100573898C (zh) | 自对准并平坦化的下电极相变化存储器及其制造方法 | |
US7842536B2 (en) | Vacuum jacket for phase change memory element | |
CN101877384B (zh) | 低操作电流相变存储器元件结构 | |
CN101504967B (zh) | 中心加热相变化存储器结构及其制造方法 | |
CN100524880C (zh) | 具有热隔离结构的ⅰ型相变化存储单元 | |
CN101958398B (zh) | 热保护相变随机存取存储器及其制造方法 | |
CN102097587B (zh) | 具有宽广相变化元素与小面积电极接点的存储器装置 | |
CN100481555C (zh) | 工字型相变存储单元、制造方法及包含该单元的阵列 | |
US7220983B2 (en) | Self-aligned small contact phase-change memory method and device | |
US7791057B2 (en) | Memory cell having a buried phase change region and method for fabricating the same | |
CN100550462C (zh) | 具有l型电极的电阻式随机存取存储器单元 | |
TWI387103B (zh) | 具有二極體存取裝置之完全自我對準微孔型記憶胞 | |
CN101197317B (zh) | 具有热障的相变化存储单元及其制造方法 | |
TWI384664B (zh) | 一種具有二極體驅動器之記憶陣列及其製造方法 | |
CN101236985B (zh) | 一种具有共平面电极表面的存储单元装置及其制造方法 | |
CN101783390B (zh) | 具有改善结构稳定性的存储单元及其制造方法 | |
CN101237026B (zh) | 一种存储装置及其制造方法 | |
CN101958399B (zh) | 相变存储装置及其制造方法 | |
TWI497706B (zh) | 具有自動對準底電極和二極體存取裝置之蕈狀記憶胞 | |
CN101840928B (zh) | 带有自对准存储元件的多晶硅柱双极晶体管 | |
US20070246699A1 (en) | Phase change memory cell with vacuum spacer | |
CN100543966C (zh) | 用以制造存储元件的方法 | |
CN101013716A (zh) | 具有绝热衬垫的薄膜保险丝相变化单元及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |