CN1132176C - 数据记录装置及数据生成电路 - Google Patents

数据记录装置及数据生成电路 Download PDF

Info

Publication number
CN1132176C
CN1132176C CN99100340A CN99100340A CN1132176C CN 1132176 C CN1132176 C CN 1132176C CN 99100340 A CN99100340 A CN 99100340A CN 99100340 A CN99100340 A CN 99100340A CN 1132176 C CN1132176 C CN 1132176C
Authority
CN
China
Prior art keywords
mentioned
signal
code device
data
activate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN99100340A
Other languages
English (en)
Other versions
CN1229989A (zh
Inventor
八嶋升
杉山和宏
松井滋
平塚由香里
木津直树
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN1229989A publication Critical patent/CN1229989A/zh
Application granted granted Critical
Publication of CN1132176C publication Critical patent/CN1132176C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1883Methods for assignment of alternate areas for defective areas
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/21Disc-shaped record carriers characterised in that the disc is of read-only, rewritable, or recordable type
    • G11B2220/215Recordable discs
    • G11B2220/216Rewritable discs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2562DVDs [digital versatile discs]; Digital video discs; MMCDs; HDCDs
    • G11B2220/2575DVD-RAMs

Abstract

一种用于在每隔一定间隔插入同步信号的记录媒体上记录数据的数据记录装置,包括:一个顺序控制器,在接受到来自启动记录动作开始的系统控制器的指令之后,响应于来自同步信号设定部的编码块的开头信号而激活第一编码装置,响应于下一个编码块的开头信号而激活第一编码装置和第二编码装置,响应于下一个编码块的开头信号而激活第一编码装置、第二编码装置和数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置。

Description

数据记录装置及数据生成电路
技术领域
本发明涉及用于向DVD-RAM这样的信息记录媒体进行数据写入的装置的数据记录装置及数据生成电路。
背景技术
下面用图14来对现有的数据记录装置进行说明。在图中,1是控制系统的微型计算机,2是记录到记录媒体24中的输入数据,3是向输入数据2中附加第一代码并在存储器装置中进行暂时存储的第一编码装置,4是激活第一编码装置3的动作的第一激活信号,5是切换第一编码装置3的进行存取的存储器装置10的区域的第一启动信号,6是指定存储第一编码装置3的输出结果的存储器10的区域的第一地址,7是作为第一编码装置3的输出结果的第一数据,8是指定存储器装置10的存取区域的选择地址,9是由存储器10进行读写的选择数据,10是第一编码装置3、第二编码装置11和数据读出装置16读写数据的存储器装置。
11是通过读入在存储器装置10中暂时存储的第一数据7而附加第二代码并再次在存储器装置10中进行暂时存储的第二编码装置,12是激活第二编码装置11的动作的第二激活信号,13是切换第二编码装置11的进行存取的存储器装置10的区域的第二启动信号,14是指定存储第二编码装置11的输出结果的存储器10的区域的第二地址,15是由存储器装置10和第一编码装置3进行读写的第二数据,16是把从存储器装置10读出的数据20送给数据变换装置23的数据读出装置。
18是切换数据读出装置16的进行存取的存储器装置10的区域的第三启动信号,19是指定数据读出装置16进行读出的存储器区域的第三地址,20是从存储器装置10读出的第三数据,21是写入记录媒体24的数据输出,23是向记录媒体24写入数据的数据变换装置,24是进行写入的记录媒体,22是从微型计算机1所输出的编码开始信号,27是从记录媒体24检出扇区信息并输出与扇区周期同步的第一同步信号25的同步检出装置。
29是当从微型计算机1输入编码开始信号22时生成具有第一同步信号25的16倍的周期的与第一同步信号25同步的第二同步信号26的同步信号设定装置,28是初始设定第一编码装置3、第二编码装置11和数据读出装置16对存储器装置10进行存取的区域的初始设定信号,30是当输入编码开始信号22和第二同步信号时生成第一激活信号4和第一启动信号的第一激活装置,31是第一编码结束信号,32是当输入第一编码结束信号31时生成第二激活信号12和第二启动信号13的第二编码激活装置。
第一编码装置3当第一启动信号被输入并且第二同步信号26被输入时被激活。当第一数据7被输入并且第二同步信号26被输入时,存取存储器装置10的块向下一个块变更。第二编码装置11同样当第二激活信号12被输入并且第二同步信号26被输入时被激活,当第二启动信号13被输入并且第二同步信号26被输入时,存取存储器装置10的块向下一个块变更。进而,数据读出装置16使存取存储器装置10的块在第三启动信号18被输入并且第二同步信号26被输入时向下一个块变更。
下面在图13中表示进行写入的记录媒体24的数据构造。
图15是表示记录媒体24的全体逻辑构造的图,31是作为记录媒体构造30的开头部分的引入区,32是进行数据的记录的数据区,33是作为构造的最后部分的引出区。数据区32由多个扇区构成,进而由16个扇区构成一块。
图16是表示记录媒体24的物理构造的图,第一同步信号25由扇区的周期所生成,第二同步信号26由块的周期所生成。在各个扇区的开头记录扇区的地址。
图17是表示存储器装置10与记录媒体24的数据构造的对应关系的图。存储器装置10的块由16扇区的数据所构成,在存储器装置10中以块单位进行取出处理,而在向记录媒体24进行记录的时刻,以扇区单位进行写入。
下面对动作进行说明。在图中,微型计算机1通过初始设定信号28来设定第一编码装置3、第二编码装置11和数据读出装置16对存储器装置10进行存取的区域,以便于成为块#0。同步检出装置27通过来自记录媒体24的信号而生成第一同步信号25。同步信号设定装置29当从微型计算机1输入编码开始信号22时与第一同步信号25同步地生成第二同步信号26。第二同步信号26代表以第一编码和第二编码进行读取处理的块的开头。
第一编码激活装置30通过编码开始信号22来设定块的开头,然后,输出激活第一编码装置3的第一激活信号4。第一编码装置3当输入第一激活信号4并且输入第二同步信号26时对输入数据2以扇区单位进行16扇区程度的编码处理,把该数据暂时存储到存储器装置10中,为此而输出第一地址6和第一数据7。第一数据7、第一地址6分别作为选择数据9、选择地址8来对存储器装置10进行存取,把所希望的数据暂时存储在存储器装置10的所希望的地址上。接着,第一编码激活装置30输出第一启动信号,把第一编码写入区域变更为下一个块#1。
接着,第一编码装置3输出第一编码结束信号31。第二编码激活装置32输出激活第二编码装置11的第二激活信号12。第二编码装置11输出第二地址14而对第一编码装置3进行暂时存储的区域块#0进行存取,作为第二数据15而读入。读入的数据在每块中进行第二编码,再次写入到存储器装置10的块#0中。接着,第二编码激活装置32输出第二启动信号13,把第二编码指针变更为块#1。
接着,徽型计算机1输出数据读出装置16。数据读出装置16输出第三地址19,从存储器装置10读出由第二编码装置11写入的块#0的数据作为第三数据20。第三数据20以每个扇区的数据读入,并作为每个扇区的数据被输出。该扇区数据单位的数据输出21被送给变换为向记录媒体24的记录信号的数据变换装置23。数据变换装置23以扇区单位对记录媒体24进行记录。微型计算机1当对块#0的数据读出结束时输出第三启动信号18,把数据读出装置16的读取区域变更为块#1。
以每块的周期执行上述一连串的动作,当下一个块的数据被输入时,重新进行第一编码处理、第二编码处理和数据读出,向记录媒体24进行记录。动作的结束以硬件的复位来进行。
在上述这样的现有数据记录装置中,从存储器装置读出编码处理后的数据,当向记录媒体进行记录时,微型计算机进行编码结束的监视和向记录媒体的记录定时的监视,为此,微型计算机处理速度的高速性是必要的,则必须所以高速的昂贵的微型计算机,而存在装置变得昂贵的问题。
而且,向记录媒体的记录开始位置的指定依赖于编码开始位置,在从任意位置开始进行记录的情况下,必须以编码开始的定时来进行控制。由于该定时控制由微型计算机进行,则存在微型计算机的负荷变高的问题。
发明内容
为了解决上述问题,本发明的目的是提供能够降低控制用的微型计算机的负荷的数据记录装置。
本发明所涉及的数据记录装置包括:同步检测装置,检测在记录媒体上所记录的同步信号;系统控制器,促使记录的开始;同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;存储器装置,暂时存储编码处理结果;第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;数据读出装置,读出在上述存储器装置中暂时存储的第二编码处理结果;数据变换装置,把该数据读出装置的读出数据变换为能够记录到上述记录媒体上的形式;顺序控制器,在从上述系统控制器输入促使记录的开始的指令后,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
上述顺序控制器包括第一编码控制装置,把由上述系统控制器促使编码的开始的信号和来自上述同步信号设定装置的信号作为输入,输出激活上述第一编码装置的第一激活信号和促使上述第一编码装置进行存取的存储器装置的变更的第一启动信号;第二编码控制装置,输出激活上述第二编码装置的第二激活信号和促使上述第二编码装置进行存取的存储器装置的变更的第二启动信号;读出控制装置,输出表示上述数据读出装置的输出数据是有效的启动信号。
本发明所涉及的数据记录装置包括:同步检测装置,检测在记录媒体上所记录的同步信号;系统控制器,促使记录的开始;同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;存储器装置,暂时存储编码处理结果;第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;数据读出装置,读出在上述存储器装置中暂时存储的第二编码处理结果;数据变换装置,把该数据读出装置的读出数据变换为能够记录到上述记录媒体上的形式;地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
本发明所涉及的数据记录装置包括:同步检测装置,检测在记录媒体上所记录的同步信号;系统控制器,促使记录的开始;同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;存储器装置,暂时存储编码处理结果;第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;数据变换装置,把在上述存储器装置中暂时存储的第二编码处理结果的数据变换为能够记录到上述记录媒体上的形式;缺陷扇区检出装置,从在上述记录媒体中所记录的扇区信息检出缺陷扇区;数据读出装置,若上述数据变换装置进行记录的扇区是缺陷扇区,当上述缺陷扇区检出装置进行检出时,从上述存储器装置读出与记录在对下一个记录扇区所检出的缺陷扇区中的相同的数据,如果未检出缺陷扇区,则依次进行新的数据的读出;地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
而且,上述顺序控制器包括:第一编码控制装置,把由上述系统控制器促使编码的开始的信号和来自上述同步信号设定装置的信号以及上述中止信号作为输入,输出激活上述第一编码装置的第一激活信号和促使上述第一编码装置进行存取的存储器装置的区域的变更的第一启动信号;第二编码控制装置,输出激活上述第二编码装置的第二激活信号和促使上述第二编码装置进行存取的存储器装置的变更的第二启动信号;读出控制装置,输出表示上述数据读出装置的输出数据是有效的启动信号;第一门装置,由上述中止信号对上述第一编码控制装置的输入进行开通;第二门装置,由上述中止信号对上述第二编码控制装置的输入进行开通;第三门装置,由上述中止信号对上述读出控制装置的输入进行开通。
本发明所涉及的数据生成电路包括:同步检测装置,检测在记录媒体上所记录的同步信号;同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;第二编码装置,对上述第一编码处理结果进行第二编码处理;数据读出装置,读出上述第二编码处理结果;顺序控制器,在从系统控制器输入促使记录开始的指令后,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
本发明所涉及的数据生成电路包括:同步检测装置,检测在记录媒体上所记录的同步信号;同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;第二编码装置,对上述第一编码处理结果进行第二编码处理;数据读出装置,读出上述第二编码处理结果;地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;中止信号输出装置,根据从系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
本发明所涉及的数据生成电路包括:同步检测装置,检测在记录媒体上所记录的同步信号;同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;第二编码装置,对上述第一编码处理结果进行第二编码处理;缺陷扇区检出装置,从在上述记录媒体中所记录的扇区信息检出缺陷扇区;数据读出装置,若把第二编码处理结果的数据变换为能够记录在上述记录媒体上的形式的数据变换装置进行记录的扇区是缺陷扇区,当上述缺陷扇区检出装置进行检出时,从存储器装置读出与记录在对下一个记录扇区所检出的缺陷扇区中的相同的数据,如果未检出缺陷扇区,则依次进行新的数据的读出;地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
本发明的这些和其他的目的、优点及特征将通过结合附图对本发明的实施例的描述而得到进一步说明。在这些附图中:
附图说明
图1是表示本发明的实施例1中的数据记录装置的方框图;
图2是表示实施例1的顺序控制的方框图;
图3是说明实施例1的顺序控制的动作的流程图;
图4是说明实施例1的顺序控制的动作的流程图;
图5是说明实施例1的顺序控制的动作的流程图;
图6是说明实施例1的动作的定时图;
图7是表示本发明的实施例2中的数据记录装置的方框图;
图8是表示实施例2的顺序控制的方框图;
图9是说明实施例2的动作的定时图;
图10是表示本发明的实施例3中的数据记录装置的方框图;
图11是表示实施例3的数据读出装置的方框图;
图12是说明实施例3的动作的定时图;
图13是用于说明实施例3的重复写入动作的图;
图14是表示现有的数据记录装置的方框图;
图15是表示记录媒体的逻辑构造的图;
图16是表示记录媒体的物理构造的图;
图17是表示存储器装置与记录媒体的数据构造的对应关系的图。
具体实施方式
在本发明的实施例的数据记录装置中,顺序控制器控制第一编码装置和第二编码装置以及读出控制装置的激活、不激活。
顺序控制器输入编码开始信号,当第二同步信号被输入时,激活第一编码装置,当下一个第二同步信号被输入时,激活第二编码装置,接着,当第二同步信号被输入时,使数据读出装置的输出数据成为有效的。
中止信号输出装置向顺序控制器输出中止信号,顺序控制器,当上述中止信号被输入时,从中止信号输入之后的第二同步信号输入时刻,不激活第一编码装置和第二编码装置,使数据读出装置的数据成为无效的,当中止信号被解除时,从解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,使数据读出装置的数据成为有效的。
中止信号输出装置向顺序控制器输出中止信号,地址比较装置把检出的扇区地址信息与预定值进行比较,当相一致时,解除中止信号输出装置的中止信号,顺序控制器,当上述中止信号被输入时,从中止信号输入之后的第二同步信号输入时刻,不激活第一编码装置和第二编码装置,使数据读出装置的数据成为无效的,当中止信号被解除时,从解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,使数据读出装置的数据成为有效的。
中止信号输出装置向顺序控制器输出中止信号,地址比较装置把检出的扇区地址信息与预定值进行比较,当相一致时,解除中止信号输出装置的中止信号,顺序控制器,当上述中止信号被输入时,从中止信号输入之后的第二同步信号输入时刻,不激活第一编码装置和第二编码装置,使数据读出装置的数据成为无效的,当中止信号被解除时,从解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,使数据读出装置的数据成为有效的,缺陷扇区检出装置检出记录媒体的缺陷扇区信息,在向缺陷扇区中进行记录时,要求向数据读出装置再次输出相同扇区数据,接受该要求的数据读出装置输出相同的数据。
顺序控制器输入编码开始信号和中止信号,如果中止信号未输入,当第二同步信号被输入时,激活第一编码装置,当下一个第二同步信号被输入时,激活第二编码装置,接着,当第二同步信号被输入时,使数据读出装置的输出数据为有效的,当中止信号被输入时,不激活第一编码装置,当下一个第二同步信号被输入时,不激活第二编码装置,接着,当第二同步信号被输入时,使数据读出装置的输出数据为无效的。
下面根据表示该实施例的附图来对本发明进行具体说明。
实施例1
图1是表示本发明的实施例1的数据记录装置的方框图。在图中,100是控制第一编码装置3、第二编码装置11和数据读出装置16的动作的顺序控制器,101是控制顺序控制器100的微型计算机。
图2是表示顺序控制器100的构成的图,201是第一编码控制装置,把编码开始信号22和第二同步信号26作为输入,来生成第一激活信号4和第一启动信号5,202是第二编码控制装置,把第一启动信号5和第二同步信号26作为输入,来生成第二激活信号12和第二启动信号13,203是读出控制装置,把第二启动信号13和第二同步信号26作为输入,来生成第三启动信号18。在图1中,顺序控制器100与第一编码装置3、第二编码装置11和数据读出装置16一起在同一IC内实现。
图3是说明第一编码控制装置201的动作的流程图,图4是说明第二编码控制装置202的动作的流程图,图5是说明读出控制装置203的动作的流程图。图6是表示实施例1的动作的定时图。
下面使用图6来说明实施例1的动作。第一编码装置3、第二编码装置11、数据读出装置16都由微型计算机101通过初始设定信号28进行初始设定,以便于使最初进行存取的存储器装置10的区域为块#0。
同步检出装置27从记录媒体24的扇区信息生成第一同步信号25。为了在扇区的开头记录地址信息,第一同步信号25与扇区的地址相对应。微型计算机101为了开始进行编码,而使编码开始信号22为H电平。同步信号设定装置29当编码开始信号22被输入时以所输入的第一同步信号25的定时输出第二同步信号26。在此,为记录媒体24的扇区地址#68的扇区信息所生成的第二同步信号26。同步信号设定装置29对第一同步信号25进行计数,每16周期输出第二同步信号26。这是因为由16扇区构成1块。
下面参照图3~图5的流程图和图6的定时图来说明构成顺序控制器100的图2的第一~第三读出控制装置201~203的动作。
第一编码控制装置201,当编码开始信号22以表示编码开始的H电平输入编码开始信号22时,以图3所示的顺序使第一激活信号4成为H电平来使第一编码装置3被激活。第一编码装置3在第一激活信号4被输入之后,当第二同步信号26被输入时,开始进行编码处理,在存储器装置10的块#0的区域中进行写入,在下一个第二同步信号26输入之前结束处理。另一方面,第一编码控制装置201,当第一激活信号4为H电平并且第二同步信号26被输入时,时第一启动信号5为L,第一编码装置3能够更新向存储器装置10进行写入的地址。
第一编码装置3结束向块#0的写入,当第一启动信号5为L电平的状态并且第二同步信号26被输入时,第一编码装置3使写入区域从块#0向块#1变更,重新对输入数据2进行编码处理,而在块#1中进行写入。
第二编码控制装置202,当第一启动信号5变为L电平时,使第二激活信号12成为H电平,来使第二编码装置11被激活。第二编码装置11在第二激活信号12被输入后,当第二同步信号26被输入时,开始进行编码处理,首先结束第一编码处理,从写入的存储器装置10的块#0区域读出数据,在第二编码处理之后,再次向块#0进行写入,在下一个第二同步信号26输入之前结束处理。进而,第二编码控制装置202,在第二激活信号12为H电平并且第二同步信号26被输入时,使第二启动信号13为L,第二编码装置11能够更新向存储器装置10进行写入的地址。
第二编码装置11结束向块#0的写入,当第二启动信号13为L电平状态并且第二同步信号26被输入时,第二编码装置11使写入区域从块#0向块#1变更,在第一编码装置3重新进行写入到块#1中的数据的读出的编码处理之后,再次向块#1进行写入。
数据读出装置16重复进行由微型计算机101所初始设定的块0的读出。给读出控制装置203输入L电平的第二启动信号13,接着当第二同步信号26被输入时,第三启动信号18以L电平被输入。数据读出装置16的读出数据,在第三启动信号18为L时,作为有效的数据输出21向数据变换装置23发送。
数据读出装置16结束来自块#0的读出,当第三启动信号18为L电平状态并且第二同步信号26被输入时,数据读出装置16使读出区域从块#0向块#1变更,第二编码装置11重新进行在块#1中写入的数据的读出。
在送给数据变换装置23的数据变换为向记录媒体24进行记录的信号之后,被记录到记录媒体24上。如图17所示的那样,以扇区单位进行从存储器装置10读出的数据向记录媒体24的记录。
当数据读出装置16开始读出块#0的数据时,微型计算机101使编码开始信号22为L电平。第一激活信号4同时成为L电平。当下一个第二同步信号26被输入时,第一编码控制装置201使第一编码装置3进行存取的块为块#3,然后,使第一启动信号5为H电平。但是,第一编码装置3因第一激活信号4是L电平而不进行编码处理。
第二编码控制装置202在第一启动信号5从L电平变为H电平的同时使第二激活信号12成为L电平。在第二同步信号26输入的时刻,由于第二激活信号12为H电平,则第二编码装置11对存储器装置10的块#2区域的数据进行编码处理。同时,数据读出装置16进行存储器装置10的块#1的区域的读出。
接着,在下一个第二同步信号26的定时中,第二编码控制装置202使第二编码装置11进行存取的块为块#3,然后,使第二启动信号13成为H电平。但是,第二编码装置11因第二激活信号12是L电平而不进行编码处理。另一方面,数据读出装置16进行存储器装置10的块#2的区域的读出。
在数据读出装置16结束读取块#3之后,当第二同步信号26被输入时,读出控制装置203使数据读出装置16进行存取的块为块#3,然后,使第三启动信号18成为H电平。
在以上的动作中,完成了3块的数据的写入。
实施例2
图7是表示本发明的实施例2的构成的图。在图中,与图1相同的标号分别表示相同或者相应部分,300是当中止信号304为H时中断顺序的顺序控制器,301是地址比较装置,从记录媒体24检出地址信息,与由微型计算机101所设定的地址进行比较,当一致时输出H电平,302是中止设定信号,在微型计算机101使输出的顺序控制器300的动作中断时,成为H电平,303是中止信号输出装置,根据中止设定信号302输出中止信号304,当从地址比较装置301输入了一致的检出的H电平时,使中止信号304为L电平。
307是微型计算机101进行设定的开始地址,308是第二同步信号设定装置,在第一同步信号25被输入16次的时刻,当中止信号304被输入时,不输出第二同步信号26,在中止信号304被解除之后,以开始所输入的第一同步信号25的定时输出第二同步信号,309是同步检测装置,检出在记录媒体24上所记录的同步信号,输出第一同步信号25,输出地址信息,310是从地址信息检出地址的地址检出装置。顺序控制器300与第一编码装置3、第二编码装置11和数据读出装置16一起在同一IC内实现。
图8是表示顺序控制器300的构造的图,401是第一中止门,当中止信号304为H电平时,输出不随第二启动信号13成为H电平。
图9是说明顺序控制器的动作的定时图。
下面参照图9来对实施例2的动作进行说明。
微型计算机101向地址比较装置301,使进行记录媒体24的写入的开始地址307把扇区地址设定为扇区#100。
接着,微型计算机101在扇区#50之前向第二同步信号设定装置308和顺序控制器300输出编码开始信号22。第一编码控制装置201使第一激活信号4成为H电平,第一编码装置3在第二同步信号26输入后开始进行编码,来向块#0进行写入。第一编码控制装置201在第二同步信号26输入后使第一启动信号5成为L电平。第一编码装置3当下一个第二同步信号26被输入时对输入数据2进行编码处理,向块#1进行写入。
第二编码控制装置202检出第一启动信号5的L电平,使第二激活信号12成为H电平。第二编码装置11在第二激活信号12为H电平并且第二同步信号26被输入时,读入存储器装置10的块#0的数据,在进行了编码处理之后,再次向块#0进行写入。第二编码控制装置202当第二同步信号26被输入时时第二启动信号13成为L电平。
微型计算机101在第二编码装置11开始进行编码处理之后,以H电平输出中止设定信号302。另一方面,地址检出装置310由于未检出扇区#100而未完成由地址比较装置301设定的地址一致检出。中止信号输出装置303因中止设定信号302是H电平并且地址一致未被检出而以H电平输出中止信号304。第一中止门401的输出因中止信号304是H电平而成为L电平,同时,第一激活信号4成为L电平。由于第二中止门402的输出为H电平,则第二激活信号12成为L电平。
同步信号设定装置308因中止信号304为H电平,则对第一同步信号25进行16次计数,不输出第二同步信号26。但是,第一编码装置3和第二编码装置11在第一同步信号25的16次期间结束处理。第一启动信号5和第二启动信号13因第二同步信号26未输入而不变化。同步检出装置27为了从记录媒体24依次输出扇区信息而连续输出第一同步信号25。数据读出装置16因第三启动信号18未变为L电平而不进行有效的数据输出。
从记录媒体24所检出的扇区的地址前进,地址检出装置310检出扇区#100,当扇区#100被输入到地址比较装置301中时,地址比较装置301输出地址一致。中止信号输出装置303当地址一致被输入时时中止信号304变为L电平。
第一中止门401的输出当中止信号304变为L电平时成为H电平,第一激活信号4变为H电平。由于向第二中止门402的输出变为L电平,则第二启动信号13成为H电平。
第二同步信号设定装置308当中止信号304变为L电平时,使以后所输入的扇区#100所对应的第一同步信号25与定时相配合,输出第二同步信号26。
第一编码装置3当第一激活信号4为H电平并且第二同步信号26被输入时进行编码处理。第二启动信号13同样当第二激活信号12为H电平并且第二同步信号26被输入时进行编码处理。第一激活信号4和第二激活信号12由于第一、第二激活信号分别为H电平而接受第二同步信号而成为L电平。
读出控制装置203当第三中止门403的输出为L电平并且扇区#100所对应的第二同步信号26被输入时成为L电平。数据读出装置16从存储器装置10读出块#0区域的扇区数据,由于第三启动信号18为L电平,而作为有效数据成为数据输出21。数据变换装置23接受数据输出21,如图17所示的那样从扇区#100向记录媒体24写入扇区数据。
在该实施例2中,虽然是由地址比较装置301来控制中止信号输出装置303的输出,但是也可以由微型计算机101以相同的定时使中止设定信号302为L电平来进行相同的动作。
实施例3
图10是表示本发明的实施例3的构成的图。在图中,与图7相同的标号分别表示相同或者相应部分,500是缺陷扇区检出装置,从在记录媒体24上所记录的不能写入的缺陷扇区的信息来检出进行写入的扇区是否是缺陷扇区,501是重复信号,在缺陷扇区检出装置500的检出结果是缺陷扇区的情况下,成为H电平而要求重复,600是数据读出装置,输入重复信号501而重复进行计数。
图11是表示数据读出装置600的构成的图。在图中,601是进行块单位的计数的块计数器,602是扇区计数器,通过第一同步信号25来计数一块的16扇区,如果重复信号501是H电平而被输入,则即使下一个第一同步信号25被输入也不进行递增计数,并输出所输入时刻的计数值,603是数据计数器,计数一扇区内的数据数2366字节。
604是数据输出门,当第三启动信号18为L电平时,输出从存储器装置10读出的数据20,605是地址生成装置,从块计数器601、扇区计数器602和数据计数器603的数值来生成存储器装置10的地址19。顺序控制器300与第一编码装置3、第二编码装置11和数据读出装置600一起在同一IC内实现。
图12是表示动作的定时图,图13是用于说明扇区数据的重复写入的图,表示存储器装置10与记录媒体24的数据构造的对应关系。
下面参照图12的定时图对实施例3的动作进行说明。在图13所示的记录媒体24的逻辑构造中,在引入区31中记录了记录媒体24的不能写入的缺陷扇区的位置。当在写入区域中存在缺陷扇区时,应记录在缺陷扇区中的信息记录到相邻连续的下一个扇区上。其中,以扇区#106、扇区#107为缺陷扇区来进行说明。
在图12中,由数据读出装置600来读出由第二编码装置11进行了编码处理并暂时存储在存储器装置10中的数据,并向记录媒体24进行写入。此时,在从扇区#100地址进行写入的情况下,在扇区#100中解除中止信号304,而使第一编码装置3、第二编码装置11和数据读出装置16被激活。
在数据读出装置600中输入L电平的第三启动信号18和第二同步信号26。块计数器601为对存储器装置10的块#0进行存取的计数器,把计数值送给地址生成装置605。扇区计数器602和数据计数器603被第二同步信号26进行复位。
数据计数器603使计数递增一个扇区内数据数,每当第一同步信号25输入时从0进行再计数。计数值逐次被送给地址生成装置605。
扇区计数器602对每个第一同步信号25使计数递增,进行计数直到16扇区为止。在重复信号501为H电平被输入期间,即使第一同步信号25被输入,计数值也不递增。计数值逐次送给地址生成装置605。
从扇区#100开始进行记录,当到达扇区#106时,缺陷扇区检出装置500从引入区的信息检出扇区#106是缺陷扇区。缺陷扇区检出装置500在扇区#106期间使重复信号501为H电平。
数据读出装置600如图13对扇区#106而生成应从存储器装置10读出块#0的扇区数据#6的第三地址19。但是,即使接着第一同步信号25被输入,由于重复信号501是H电平,则扇区计数器602不进行递增计数,而再次生成应从存储器装置10读出块#0的扇区数据#6的第三地址19。所读出的扇区数据#6向扇区#107进行写入。
缺陷扇区检出装置500从引入区的信息检出扇区#107是缺陷扇区。缺陷扇区检出装置500在扇区#107期间使重复信号501为H电平。同样,数据读出装置600,即使在下一个第一同步信号25被输入时,也不对块#0的扇区数据#7的区域进行存取,而再次对扇区数据#6的区域进行存取,而成为向记录媒体24的扇区#108的写入数据。
缺陷扇区检出装置500从引入区的信息判断为扇区#108不是缺陷扇区,使重复信号501成为L电平。
由于以后从扇区#109到#117没有缺陷扇区,则扇区计数器602通过第一同步信号25而进行递增计数,依次调出存储器装置10的块#0区域的扇区数据,从记录媒体24的扇区#109向扇区#117进行记录。
本发明按上述那样构成,而具有以下所示的效果。
顺序控制器控制第一编码装置和第二编码装置以及读出控制装置的激活、不激活,因此,微型计算机仅通过设定编码开始信号来进行向记录媒体的记录数据的生成,而能够减轻微型计算机的负荷。通过向微型计算机的负荷降低,能够使用处理能力低的廉价微型计算机,而谋求系统的成本降低。
当输入编码开始信号并且第二同步信号被输入时,激活第一编码装置,当下一个第二同步信号被输入时激活第二编码装置,接着,当第二同步信号被输入时,使数据读出装置的输出数据为有效的,因此,能够自动地切换对输入数据进行编码处理的顺序。
中止信号输出装置向顺序制器输出中止信号,当顺序控制器输入上述中止信号时,从中止信号输入之后的第二同步信号输入时不激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为无效的,当中止信号被解除时,从被解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为有效的,因此,当把中止信号输入顺序控制器时,开始进行数据读出之前的数据成为被存储在存储器装置中的状态,在将要进行写入的位置上解除中止信号,由此,能够迅速地开始在记录媒体上进行记录。
中止信号输出装置向顺序控制器输出中止信号,地址比较装置把检出的扇区地址信息与预定值进行比较,当相一致时,解除上述中止信号,顺序控制器在上述中止信号被输入时从中止信号输入之后的第二同步信号输入时不激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为无效的,当中止信号被解除时,从被解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为有效的,因此,当把中止信号输入顺序控制器时,开始进行数据读出之前的数据成为被存储在存储器装置中的状态,当预定的写入位置被检出时,解除中止信号,而能够迅速地开始在记录媒体上进行记录。
中止信号输出装置向顺序控制器输出中止信号,地址比较装置把检出的扇区地址信息与预定值进行比较,当相一致时,解除上述中止信号,顺序控制器在上述中止信号被输入时从中止信号输入之后的第二同步信号输入时不激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为无效的,当中止信号被解除时,从被解除之后的第二同步信号输入时激活第一编码装置和第二编码装置,同时,使数据读出装置的数据为有效的,另一方面,缺陷扇区检出装置检出记录媒体的缺陷扇区信息,在向缺陷扇区进行记录的情况下,要求数据读出装置再次输出相同的扇区数据,而输出相同的数据,由此,当在记录过程中在记录媒体上检出缺陷扇区时,能够在相邻的下一个没有缺陷的扇区中记录该数据,因此,能够在记录媒体上正确地记录块的全部数据。
而且,顺序控制器输入编码开始信号和中止信号,当中止信号未输入时,在第二同步信号被输入时激活第一编码装置,当下一个第二同步信号被输入时,激活第二编码装置,接着,当第二同步信号被输入时,使数据读出装置的输出数据为有效的,当中止信号被输入时,不激活第一编码装置,当下一个第二同步信号被输入时,不激活第二编码装置,接着当第二同步信号被输入时,使数据读出装置的输出数据为无效的,因此,能够通过中止信号来控制是否进行对输入数据的编码处理。

Claims (8)

1、一种数据记录装置,在每隔一定间隔插入同步信号的记录媒体上记录数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
系统控制器,促使记录的开始;
同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
存储器装置,暂时存储编码处理结果;
第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;
第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;
数据读出装置,读出在上述存储器装置中暂时存储的第二编码处理结果;
数据变换装置,把该数据读出装置的读出数据变换为能够记录到上述记录媒体上的形式;
顺序控制器,在从上述系统控制器输入促使记录的开始的指令后,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
2、根据权利要求1所述的数据记录装置,其特征在于,上述顺序控制器包括:
第一编码控制装置,把由上述系统控制器促使编码的开始的信号和来自上述同步信号设定装置的信号作为输入,输出激活上述第一编码装置的第一激活信号和促使上述第一编码装置进行存取的存储器装置的变更的第一启动信号;
第二编码控制装置,输出激活上述第二编码装置的第二激活信号和促使上述第二编码装置进行存取的存储器装置的变更的第二启动信号;
读出控制装置,输出表示上述数据读出装置的输出数据是有效的启动信号。
3、一种数据记录装置,在每隔一定间隔插入同步信号和地址信息的记录媒体上记录数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
系统控制器,促使记录的开始;
同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
存储器装置,暂时存储编码处理结果;
第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;
第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;
数据读出装置,读出在上述存储器装置中暂时存储的第二编码处理结果;
数据变换装置,把该数据读出装置的读出数据变换为能够记录到上述记录媒体上的形式;
地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;
地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;
中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;
顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
4、一种数据记录装置,在每隔一定间隔插入同步信号和地址信息以及扇区信息的记录媒体上记录数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
系统控制器,促使记录的开始;
同步信号设定装置,通过来自该系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
存储器装置,暂时存储编码处理结果;
第一编码装置,在对在上述记录媒体中记录的输入数据进行第一编码处理后,在上述存储器装置中进行暂时存储;
第二编码装置,在对在上述存储器装置中暂时存储的第一编码处理结果进行第二编码处理后,在上述存储器装置中再次进行暂时存储;
数据变换装置,把在上述存储器装置中暂时存储的第二编码处理结果的数据变换为能够记录到上述记录媒体上的形式;
缺陷扇区检出装置,从在上述记录媒体中所记录的扇区信息检出缺陷扇区;
数据读出装置,若上述数据变换装置进行记录的扇区是缺陷扇区,当上述缺陷扇区检出装置进行检出时,从上述存储器装置读出与记录在对下一个记录扇区所检出的缺陷扇区中的相同的数据,如果未检出缺陷扇区,则依次进行新的数据的读出;
地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;
地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;
中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;
顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
5、根据权利要求4或5所述的数据记录装置,其特征在于,上述顺序控制器包括:
第一编码控制装置,把由上述系统控制器促使编码的开始的信号和来自上述同步信号设定装置的信号以及上述中止信号作为输入,输出激活上述第一编码装置的第一激活信号和促使上述第一编码装置进行存取的存储器装置的区域的变更的第一启动信号;
第二编码控制装置,输出激活上述第二编码装置的第二激活信号和促使上述第二编码装置进行存取的存储器装置的变更的第二启动信号;
读出控制装置,输出表示上述数据读出装置的输出数据是有效的启动信号;
第一门装置,由上述中止信号对上述第一编码控制装置的输入进行开通;
第二门装置,由上述中止信号对上述第二编码控制装置的输入进行开通;
第三门装置,由上述中止信号对上述读出控制装置的输入进行开通。
6、一种数据生成电路,生成在每隔一定间隔插入同步信号的记录媒体上进行记录的数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;
第二编码装置,对上述第一编码处理结果进行第二编码处理;
数据读出装置,读出上述第二编码处理结果;
顺序控制器,在从系统控制器输入促使记录开始的指令后,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
7、一种数据生成电路,生成在每隔一定间隔插入同步信号和地址信息的记录媒体上进行记录的数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;
第二编码装置,对上述第一编码处理结果进行第二编码处理;
数据读出装置,读出上述第二编码处理结果;
地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;
地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;
中止信号输出装置,根据从系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;
顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
8、一种数据生成电路,生成在每隔一定间隔插入同步信号和地址信息的记录媒体上进行记录的数据,其特征在于,包括:
同步检测装置,检测在记录媒体上所记录的同步信号;
同步信号设定装置,通过来自系统控制器的指令而从上述同步检测装置的结果来生成使预定数量的扇区成为一个分区的编码块的开头信号;
第一编码装置,对在上述记录媒体中记录的输入数据进行第一编码处理;
第二编码装置,对上述第一编码处理结果进行第二编码处理;
缺陷扇区检出装置,从在上述记录媒体中所记录的扇区信息检出缺陷扇区;
数据读出装置,若把第二编码处理结果的数据变换为能够记录在上述记录媒体上的形式的数据变换装置进行记录的扇区是缺陷扇区,当上述缺陷扇区检出装置进行检出时,从存储器装置读出与记录在对下一个记录扇区所检出的缺陷扇区中的相同的数据,如果未检出缺陷扇区,则依次进行新的数据的读出;
地址检出装置,从在上述记录媒体中所记录的地址信息检出地址位置信息;
地址比较装置,把由上述系统控制器设定的预定值与由上述地址检出装置所得到的地址进行比较;
中止信号输出装置,根据从上述系统控制器所输出的同时指定编码处理的中断的中止设定信号,当从上述地址比较装置没有得到一致检出时,使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活的,而当从上述地址比较装置得到一致检出时,输出使上述第一编码装置、上述第二编码装置和上述数据读出装置成为不激活状态或者激活状态的中止信号;
顺序控制器,如果上述中止信号被输入并且从上述同步信号设定装置输入编码块的开头信号,上述第一编码装置和上述第二编码装置以及上述数据读出装置与状态如何无关地不激活,在解除了上述中止信号后而从上述系统控制器输出促使记录的指令的情况下或者在从上述系统控制器输入了促使记录的指令后解除上述中止信号的情况下,当从上述同步信号设定装置输入编码块的开头信号时,激活上述第一编码装置,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,激活上述第一编码装置和上述第二编码装置以及上述数据读出装置,在由上述系统控制器促使记录开始的指令变无的情况下,当从上述同步信号设定装置输入编码块的开头信号时,不激活上述第一编码装置,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置,接着,当下一个编码块的开头信号被输入时,不激活上述第一编码装置和上述第二编码装置以及上述数据读出装置。
CN99100340A 1998-01-30 1999-01-30 数据记录装置及数据生成电路 Expired - Fee Related CN1132176C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP19295/98 1998-01-30
JP19295/1998 1998-01-30
JP01929598A JP3834985B2 (ja) 1998-01-30 1998-01-30 記録データ制御装置

Publications (2)

Publication Number Publication Date
CN1229989A CN1229989A (zh) 1999-09-29
CN1132176C true CN1132176C (zh) 2003-12-24

Family

ID=11995447

Family Applications (1)

Application Number Title Priority Date Filing Date
CN99100340A Expired - Fee Related CN1132176C (zh) 1998-01-30 1999-01-30 数据记录装置及数据生成电路

Country Status (8)

Country Link
US (1) US6275878B1 (zh)
EP (1) EP0933767B1 (zh)
JP (1) JP3834985B2 (zh)
KR (1) KR100288032B1 (zh)
CN (1) CN1132176C (zh)
DE (1) DE69915719T2 (zh)
HK (1) HK1022771A1 (zh)
TW (1) TW410287B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109693992A (zh) * 2018-11-29 2019-04-30 日立电梯(中国)有限公司 一种电磁式层门自闭系统及其控制方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3834985B2 (ja) * 1998-01-30 2006-10-18 三菱電機株式会社 記録データ制御装置
JP4467737B2 (ja) * 2000-08-16 2010-05-26 パイオニア株式会社 情報記録装置、情報記録方法及び記録制御プログラムが記録された情報記録媒体
US6876746B2 (en) * 2001-05-15 2005-04-05 Sony Corporation Encryption/decryption engine for multiple isochronous data streams
CN100447755C (zh) * 2003-12-19 2008-12-31 松下电器产业株式会社 记录设备控制装置
CN100358320C (zh) * 2003-12-24 2007-12-26 华为技术有限公司 一种数据包存储的管理方法和装置
CN100388381C (zh) * 2004-10-14 2008-05-14 联发科技股份有限公司 光学储存媒体的数据记录方法及其装置
CN100395842C (zh) * 2004-12-10 2008-06-18 上海乐金广电电子有限公司 Dvd设备的编码装置及其方法
TW200717246A (en) * 2005-06-24 2007-05-01 Koninkl Philips Electronics Nv Self-synchronizing data streaming between address-based producer and consumer circuits

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60106073A (ja) * 1983-11-14 1985-06-11 Toshiba Corp 記録再生装置
JP2909239B2 (ja) * 1991-03-27 1999-06-23 株式会社東芝 高能率符号化記録再生装置
JP3350976B2 (ja) 1991-11-25 2002-11-25 ソニー株式会社 ディスク再生装置および記録装置
US5581715A (en) 1994-06-22 1996-12-03 Oak Technologies, Inc. IDE/ATA CD drive controller having a digital signal processor interface, dynamic random access memory, data error detection and correction, and a host interface
JPH0896522A (ja) 1994-09-20 1996-04-12 Sony Corp データエンコーダ
JP3541484B2 (ja) 1995-02-13 2004-07-14 ソニー株式会社 再生装置、記録装置
JP3355888B2 (ja) * 1995-09-19 2002-12-09 松下電器産業株式会社 画像符号化記録再生装置
JP3113200B2 (ja) * 1996-03-25 2000-11-27 株式会社東芝 交替処理方法
JP3362146B2 (ja) * 1996-07-03 2003-01-07 松下電器産業株式会社 再生装置および記録再生装置
JP3729364B2 (ja) * 1996-07-18 2005-12-21 ソニー株式会社 記録媒体、記録媒体再生装置、記録媒体再生方法、記録媒体記録装置、および、記録媒体記録方法
JPH10125006A (ja) 1996-10-18 1998-05-15 Sony Corp 信号記録装置および信号記録方法
US6115198A (en) * 1997-10-29 2000-09-05 Cirrus Logic, Inc. PR4 sampled amplitude read channel for detecting user data and embedded servo data
JP3834985B2 (ja) * 1998-01-30 2006-10-18 三菱電機株式会社 記録データ制御装置
US6192499B1 (en) * 1998-05-29 2001-02-20 Adaptec, Inc. Device and method for extending error correction beyond one sector time

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109693992A (zh) * 2018-11-29 2019-04-30 日立电梯(中国)有限公司 一种电磁式层门自闭系统及其控制方法

Also Published As

Publication number Publication date
EP0933767A1 (en) 1999-08-04
CN1229989A (zh) 1999-09-29
JP3834985B2 (ja) 2006-10-18
KR100288032B1 (ko) 2001-04-16
EP0933767B1 (en) 2004-03-24
TW410287B (en) 2000-11-01
DE69915719T2 (de) 2005-04-28
DE69915719D1 (de) 2004-04-29
JPH11219261A (ja) 1999-08-10
KR19990068132A (ko) 1999-08-25
HK1022771A1 (en) 2000-08-18
US6275878B1 (en) 2001-08-14

Similar Documents

Publication Publication Date Title
CN1132176C (zh) 数据记录装置及数据生成电路
CN1038160C (zh) 多处理器数据存储器共享
CN103035282B (zh) 存储器储存装置、存储器控制器与温度管理方法
JP2006331408A (ja) 読み出し性能を向上させることができるメモリカード
CN1141706C (zh) 具有改进了的同步的抗振重放设备
CN1489155A (zh) 半导体存储器及其控制方法
CN1763729A (zh) 用于闪速存储器的数据处理设备和方法
CN1175346C (zh) 发送数据的设备
CN1629980A (zh) 用于降低地址存取时间的半导体存储设备
CN103176820A (zh) 一种软件的烧录方法
CN1214395C (zh) 存储器地址发生电路和半导体存储器件
CN1447242A (zh) 可适用于快闪存储卡的控制装置及其建构方法
CN106293470A (zh) 触控操作的执行方法及装置
CN1110900C (zh) 计数器和配有该计数器的半导体存储器
CN1090787C (zh) 扩展总线接口电路及包含其的数字记录和重放装置
CN1447243A (zh) 快闪存储器中快速且能防止不正常断电的演算法及其控制系统
CN1158666A (zh) 使用脉冲宽度调制的高密度软盘驱动器
CN1685435A (zh) 回放装置与方法、记录介质以及程序
CN1534509A (zh) 具有快速且预防不当操作功效的快闪记忆体演算法及其控制系统
CN1751360A (zh) 信息存储设备,信息存储方法和信息存储程序
CN101047029A (zh) 半导体存储器件和数据发送/接收系统
CN1297892C (zh) 用于微处理器的中断控制器
CN101350217B (zh) 数据写入存储器的装置及其方法
CN104064221B (zh) 错误修正方法以及存储器装置
CN100340998C (zh) 存取电路

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20031224

Termination date: 20120130