CN1155806A - 视频信号处理装置 - Google Patents

视频信号处理装置 Download PDF

Info

Publication number
CN1155806A
CN1155806A CN96122100A CN96122100A CN1155806A CN 1155806 A CN1155806 A CN 1155806A CN 96122100 A CN96122100 A CN 96122100A CN 96122100 A CN96122100 A CN 96122100A CN 1155806 A CN1155806 A CN 1155806A
Authority
CN
China
Prior art keywords
signal
clock pulse
pulse signal
clock
synchronizing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN96122100A
Other languages
English (en)
Other versions
CN1072424C (zh
Inventor
山内荣二
桥本清一
中川智雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN1155806A publication Critical patent/CN1155806A/zh
Application granted granted Critical
Publication of CN1072424C publication Critical patent/CN1072424C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/877Regeneration of colour television signals by assembling picture element blocks in an intermediate memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/04Colour television systems using pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/87Regeneration of colour television signals
    • H04N9/89Time-base error compensation
    • H04N9/896Time-base error compensation using a digital memory with independent write-in and read-out clock generators

Abstract

用数字电路构成产生模拟彩色信号的译码器。用石英振荡器产生的时钟脉冲信号对外部装置提供的外部帧信号进行计数,根据计数的结果产生加到亮度信号上的同步信号,使数字有效线的所有行同步周期相等,并且在场消隐周期内使预定的行同步周期可变。

Description

视频信号处理装置
本发明涉及一种根据外部同步信号把数字视频信号转换成模拟视频信号的视频信号处理装置。
近年来,在广播电台使用了商用数字磁带录像机。在这种数字磁带录像机中,录制或复制的是数字化的视频信号。而且,在消费市场上也可以买到记录数字视频信号的摄像装置。
数字视频装置,尤其是商用的装置包含有输出与外部装置提供的同步信号同步的视频信号的功能。
下面描述传统的视频信号处理装置。
图8是传统的视频信号处理装置的方框图。参见图8,向第一输入端1提供包括一亮度信号Y和两色差信号Cr和Cb的输入数字视频信号Sin。把约为30Hz的外部帧信号fsg提供给第二输入端2。锁相环电路3(下文称为PLL电路)产生第一时钟脉冲信号clk1、第二时钟脉冲信号clk2和内部帧信号frp,这些信号都与提供给第二输入端2的外部帧信号同步。写控制电路4产生写控制信号CW,以把数字视频信号Sin根据外部帧信号fsg和时钟脉冲信号clk1写到存储器5内。读出控制电路6产生读出控制信号CR,以根据时钟脉冲信号clk2和内部帧信号frp从存储器5中读出数字视频信号Sout。同步信号发生器7产生同步信号cpsync,并根据时钟脉冲信号clk2和内部帧信号frp把该信号加到输出视频信号Senc上。译码器8把同步信号cpsync加到存储器5提供的数字视频信号Sout的亮度信号Y上,之后,转换成模拟信号。而且,译码器8把数字视频信号Sout内的色差信号Cr和Cb转换成模拟信号,然后再转换成彩色信号。把色差信号Cr和Cb转换成彩色信号称为“调制”。下面详细描述调制。
下文描述上述构造的传统的视频信号处理装置的工作情况。
输入到第二输入端2的约为30Hz的外部帧信号fsg提供给PLL电路3。PLL电路3产生与外部帧信号fsg同步的54MHz的时钟脉冲信号,并分频该时钟脉冲信号。接着,PLL电路3输出18MHz的时钟脉冲信号clk1、13.5MHz的时钟脉冲信号clk2和约为30Hz的内部帧信号frp。写控制电路4根据外部帧信号fsg和PLL电路提供的时钟脉冲信号clk1产生写控制信号CW。写控制电路4用写控制信号CW把包括亮度信号Y和色差信号Cr和Cb的数字视频信号Sin存储在存储器5内。
用读出控制电路6的读出控制信号CR从存储器5中读出数字视频信号Sout。数字视频信号Sout包含一个亮度信号Y和两个色差信号Cr和Cb,对它们进行时间调节,以与输出视频信号Senc同步。同步信号发生器7接收时钟脉冲信号clk2和内部帧信号rfp,并产生包括行同步信号、垂直(场)均衡脉冲、场同步信号和场消隐信号的同步信号cpsync。同步信号cpsync提供给译码器8。同步信号cpsync与外部帧信号fsg同步。把同步信号发生器7提供的同步信号cpsync加到译码器8从存储器5提供的数字视频信号Sout的亮度信号Y上。接着,译码器8把亮度信号Y转换成模拟亮度信号Ya,模拟亮度信号Ya输出到输出端9。同时,译码器8把存储器5提供的色差信号Cr和Cb转换成各自的模拟色差信号。
然后,以下述方式进行上述的“调制”。在调制时,把两模拟色差信号分别乘以3.579549MHz的第一彩色载波信号和频率与第一彩色载波信号相同但相位差90度的第二彩色载波信号。第一和第二彩色载波信号由包括在译码器8内的石英振荡器产生。把相乘的结果相加,产生彩色信号Ca。把模拟亮度信号Ya和译码器8产生的彩色信号Ca输出到输出端9。
在上述传统的技术中,色差信号的调制是在把色差信号Cr和Cb转换成各自的模拟信号之后进行的。因此,必须把诸如用于振荡产生彩色载波信号的石英振荡器、乘法器和加法器等模拟电路设置在译码器8内。因而,电路结构复杂,难以在温度和电源电压变化时保持稳定。而且,要以13.5MHz的取样频率对包括亮度信号Y和色差信号Cr和Cb的数字视频信号进行取样。因此,很可能在13.5MHz取样频率的各谐波与3.57945MHz的第一彩色载波信号之间产生差拍干扰,易使视频信号变差。
本发明的一个目的在于提供一种具较高稳定性的视频信号处理装置,它是通过用数字电路构成产生彩色信号的译码器来达到的。
本发明的另一个目的在于提供一种能把稳定的同步信号加到亮度信号上的视频信号处理装置。
在本发明中,由使用频率稳定的第一时钟脉冲信号的数字电路构成把色差信号转换成彩色信号的译码电路。用第一脉冲信号测量外部装置提供的外部帧信号的周期,根据测得的值来决定输出视频信号的一扫描行的时钟脉冲数。以使所有数字有效线中的一“数字有效线”的时钟脉冲数彼此相等的方式产生同步信号。述语“数字有效线”用在数字视频装置中,对应于模拟视频装置中的“有效扫描线”。接着,把同步信号加到亮度信号上。
而且,在本发明中,由使用频率稳定的第一时钟脉冲信号的数字电路构成把色差信号转换成彩色信号的译码电路。又,由PLL电路产生与外部装置提供的外部帧信号同步的第二时钟脉冲信号。同步信号发生器以使一行数字有效线的时钟脉冲数为预定不变的第二时钟脉冲信号数的方式产生同步信号。把同步信号加到亮度信号上。而且,用内插电路来改变彩色信号和亮度信号的定时。
由于所有产生亮度信号和色差信号的电路均由数字电路构成,所以视频信号处理装置工作稳定,没有随时间、温度变化和电源电压变化而变化的问题。另外,对亮度信号和色差信号的处理以及数/模转换是根据同一时钟脉冲信号进行的,因此,防止了差拍干扰的产生。
图1是本发明的第一实施例的视频信号处理装置的方框图;
图2是第一实施例的视频信号处理装置中的PLL电路13的方框图;
图3是第一实施例的视频信号处理装置的信号时序图;
图4是本发明的视频信号处理装置的译码器19的方框图;
图5是本发明的视频信号处理装置输出的视频信号的时序图;
图6是本发明的第二实施例的视频处理装置的方框图;
图7是第二实施例的视频处理装置的内插电路的工作时序图;
图8是传统技术的视频信号处理装置的方框图。
下面参照附图详细描述本发明。
[第一实施例]
参照图1至图5描述本发明的第一实施例。
图1是本发明的第一实施例的视频图像处理装置的方框图。要用本发明的视频信号处理装置处理的数字视频信号符合国际无线电咨询委员会(ComiteConsultatif International des Radiocommunications)的“601-1号建议”(“RECOMMENDATION 601-1”)的标准。根据该“RECOMMENDATION601-1”,数字视频信号的亮度信号Y被转换成8位的0至255个量化级与,并具有220个量化级,黑电平对应于第16级,峰值白电平对应于第235级。两个色差信号Cr和Cb也分别转换成8位的0至255个量化级,在信号范围内每个色差信号Cr和Cb具有225个量化级,在量化刻度(0至255)的中心部分,0信号对应于第128级。
参见图1,数字视频信号Sin输入到第一输入端11。约30Hz的外部帧信号fsg提供给第二输入端12,作为外部同步信号。锁相环电路13(下文称为PLL电路)产生与外部帧信号fsg同步的第一时钟脉冲信号clk1和内部帧信号frp。写控制电路14产生写控制信号CW,以根据外部帧信号fsg和时钟脉冲信号clk1把视频信号Sin写到存储器15内。振荡器16内有一石英振荡器,它输出27MHz的时钟脉冲信号clk3。时钟脉冲信号clk3的频率误差为正负几十ppm及以下(ppm:百万分之一)。时钟脉冲信号clk1和clk3为脉冲信号,下文把该信号的脉冲数称为“时钟脉冲数”。
同步信号发生器17检测帧信号fsg一个周期内的时钟脉冲信号clk3的时钟脉冲数,并根据检测值产生同步信号cpsync,加到输出模拟视频信号Senc上。把得到的同步信号cpsync提供给译码器19。读出控制电路18产生读出控制信号CR,以根据时钟脉冲信号clk3和内部帧信号frp从存储器15中读出数字视频信号Sout。译码器19把同步信号cpsync加到存储器15提供的数字视频信号Sout内的亮度信号Y上,并产生模拟亮度信号Ya。而且,译码器19用时钟脉冲信号clk3把两色差信号Cr和Cb调制成彩色信号,然后,把彩色信号转换成模拟彩色信号Ca。译码器19把包括模拟亮度信号Ya和模拟彩色信号Ca的模拟视频信号Senc输出到输出端20。
图2是PLL电路13的方框图。参见图2,把外部帧信号fsg提供给第三输入端21。相位比较器22检测外部帧信号fsg与内部帧信号frp之间的相位差。相位比较器22的输出提供给低通滤波器23(下文称为LPF)。LPF23的输出提供给压控振荡器24。压控振荡器24向分频器25输出18MHz的时钟脉冲信号clk1,它与外部帧信号fsg同步。分频器25把时钟脉冲信号clk的频率除以600600,并产生频率为frp的内部帧信号。时钟脉冲信号clk1从压控振荡器24输出到第二输出端26。内部帧信号frp从分频器25输出到第三输出端27。第三输入端21连接到图1的第二输入端12;第二输出端26连接到写控制电路14;第三输出端27连接到同步信号发生器17。
图3是同步信号发生器17的工作时序图,图4是译码器19的方框图。
参见图4,把从存储器15读出的数字视频信号Sout提供给译码器19的第四输入端31,把时钟脉冲信号clk3提供给第五输入端32。把同步信号cpsync提供给第六输入端33。同步信号添加电路34把同步信号cpsync叠加到包括在数字视频信号Sout内的亮度信号Y上。计数器35对时钟脉冲信号clk3的时钟脉冲数进行计数。色同步添加电路36根据同步信号cpsync检测色同信号加到各色差信号的位置,并在检测到的位置上把各色差信号的值调整到预定值。把色同步添加电路36输出的色差信号Crout提供给第一乘法器39,并把色差信号Cbout提供给第二乘法器40。
余弦ROM37存储第一色载波信号的样值的预定数。而且,正弦ROM存储频率与第一色载波信号相同但相位相差90度的第二色载波信号的样值的预定数。第一乘法器39把色差信号Crout乘以存储在余弦ROM37内的样值,第二乘法器40把色差信号Cbout乘以存储在正弦ROM38内的样值。接着,加法器41把乘法器39和40的两路输出相加。
数/模转换器42(下文称为D/A转换器)把加法器41的输出信号Cout和同步信号添加电路34的输出信号Yout转换成模拟信号Senc。把D/A转换器42的模拟信号Senc输出到第四输出端43。第四输入端31连接到存储器15上,第五输入端32连接到振荡器16上。第六输入端33连接到同步信号发生器17上,第四输出端43连接到第一输出端20上。
下面参照图2和图3详细描述上述结构的第一实施例的视频信号处理装置的工作情况。
把输入到第二输入端12的约30Hz的外部帧信号fsg提供给PLL电路13。在PLL电路13中,相位比较器22把外部帧信号fsg的上升沿与分频器25输出的内部帧信号frp的上升沿比较。相位比较器22向LPF23输出表示相位差的比较结果信号。LPF23除去相位比较器22的输出信号中的高频分量。把LPF23的输出提供给压控振荡器24。因而,压控振荡器24向第二输出端26和分频器25输出与外部帧信号fsg同步的18MHz的时钟脉冲信号clk1。
分频器25把时钟脉冲信号clk1的频率除以600600,并产生占空比为50%的内部帧信号。把时钟脉冲信号clk1输出到相位比较器22和第三输出端27上。图3示出了外部帧信号fsg和内部帧信号frp的波形。如图3所示,内部帧信号frp的上升沿与下降沿的时间基本上分别与外部帧信号fsg的上升沿和下降沿的时间一致。
写控制电路14根据输入到第二输入端12外部帧信号fsg和PLL电路13提供的时钟脉冲信号clk1产生存储器5的写控制信号CW。写控制电路14根据写控制信号CW把包括一亮度信号Y和两色差信号Cr和Cb的数字视频信号Sin存储到存储器15内。
振荡器16包含石英振荡单元,它输出27MHz的时钟脉冲信号clk3,该信号频率非常稳定,例如其频率误差为30ppm及以下。同步信号发生器17用振荡器16提供的时钟脉冲信号clk3测量外部帧信号fsg的一个周期。在实际操作中,用外部帧信号fsg的上升沿对内部计数器复位,时钟脉冲信号clk3的每个上升沿使内部计数器的计数值加“+1”。接着,在下一个外部帧信号fsg的上升沿把内部计数器的计数值“N”存储在寄存器内。外部帧信号fsg的周期不是恒定的而是变化的。因此,计数值“N”也变化。
下面详细描述同步信号发生器17的工作情况的一个例子。让我们设置成时钟脉冲信号clk3在外部帧信号fsg的一个周期内的时钟脉数为“N”。在同步信号发生器17中,如公式(1)所示,把N除以525(NTSC标准中的扫描线数),得到商(A)和余数(G)。
N÷525=A(商)…G(余数)    ……(1)
余数G大于-262,小于263(-262<G<263)。
除了场消隐周期内的第525和第262扫描线之外,把扫描线的每个行同步周期的时钟脉冲数设置成等于商(A)。如果第525扫描线的时钟脉冲数用“B”来表示,第262扫描线的脉冲数用“C”来表示,把余数G分成如下两部分,即数字D和数字E:
G=D+E
当G为偶数时,D=E。
当G为奇数时,D=E+1。
数字(B)为商(A)与数字(D)之和(B=A+D),数字(C)为商(A)与数字(E)之和(C=A+E)。
图3示出f一帧内时钟脉冲的数字A,B和C的分布情况。参见图3,第525扫描线的时钟脉冲数为B,第262扫描线的时钟脉冲数为C。数字有效线周期内的所有数字有效线的时钟脉冲数为A。时钟脉冲数A与时钟脉冲数B之间的最大差为132。因此,由于时钟脉冲数的差值,在第525扫描线内出现歪斜畸变(skew)。由于当时钟脉冲信号clk3为27MHz时132个时钟脉冲的时间长度对应于4.89μs,所以在场消隐期间内易出现4.89μs的歪斜畸变。然而,4.89μs的歪斜畸变是较小的变化,它可以跟在电视机阶跃响应之后。因此,在场消隐周期之后的数字有效线不受影响。
如上所述,在同步信号发生器17中,所有数字有效线的时钟脉冲数彼此相等。如果在数字有效线上一个时钟脉冲在行同步信号的时间上发生变化,则电视机不能随着变化。结果,电视信号的行位置在两个具有不同时钟脉冲数的数字有效线之间发生偏移,图像质量变差。
作为另一种确定时钟脉冲数A、B和C的方法,上述商(A)在几个帧周期到几十个帧周期内进行计算,并取计算值的平均值。该过程称为“过滤处理”。通过过滤处理,歪斜畸变变得平滑,进一步改善了视频图像的稳定性。
在同步信号发生器17中,把PLL电路13提供的内部帧信号frp设置成操作的启动点,根据上述计算结果产生视频信号的同步信号cpsync。图3示出了同步信号cpsync与内部帧信号frp之间的关系。
参见图1,读出控制电路18根据振荡器16提供的时钟脉冲信号clk3和同步信号发生器17提供的同步信号cpsync产生读出控制信号CR。用读出控制电路18提供的读出控制信号CR从存储器15读出包括亮度信号Y和两个色差信号Cr和Cb的数字视频信号Sout。在读出操作中,数字视频信号Sout以输出模拟视频信号Senc的数据分布形式分布并调整时间。通过存储器15消除外部帧信号fsg与内部帧信号frp之间的抖动。通过存储器15可以对一帧视频信号进行去混乱或者频率转换。
存储器15输出的数字视频信号Sout提供给译码器19。图4示出了译码器19的构造。提供给第四输入端31的数字视频信号Sout分成亮度信号Y和色差信号Cr和Cb。亮度信号Y提供给同步信号添加电路34。两色差信号Cr和Cb提供给色同步添加电路36。同时,把输入到第五输入端32的时钟脉冲信号clk3提供给计数器35。在预定范围内时钟脉冲信号clk3的每个上升沿使计数器35的计数值加1。根据各自的地址,把计数器35的输出信号提供给余弦ROM37和正弦ROM38。结果,相位彼此相差90度的两个色载波信号的数据从余弦ROM37和正弦ROM38输出。
如图5所示,色同步信号添加电路36包括在同步信号cpsync内的行同步信号Hsync的下降沿周期144T之后,以68T的周期(T=1/27MHz)把色同步信号插入色差信号Cr和Cb。因此,色差信号Cr的值变成电平“128”,色差信号Cb的值变为电平“51”。在色同步添加电路36中,除了上述的周期68T之外,传输输入的色同差信号Cr和Cb,不作任何处理。
在图4中,在第一乘法器39内把色同步添加电路36输出的色差信号Crout乘以余弦ROM37的输出。在第二乘法器40内把色差信号Cbout乘以正弦ROM38的输出。把第一和第二乘法器39和40的输出信号在加法器41内彼此相加,得到的输出信号Cout提供给D/A转换器42。由D/A转换器42把输出信号Cout转换成模拟彩色信号Ca。
同步信号添加电路34把行同步信号cpsync加到亮度信号Y上。图5示出了亮度信号Y与行同步信号cpsync的时间关系。亮度数据以1440T的周期插入在行同步信号cpsync的下降沿起的周期244T之后。在图4中,把同步信号添加电路34输出的亮度信号Sout提供给D/A转换器42。D/A转换器42把亮度信号Sout转换成模拟亮度信号Ya,并输出到第四输出端43。
结果,包括模拟亮度信号Ya和模拟彩色信号Ca的模拟视频信号Senc从图1所示的译码器19输出到端20。用时钟脉冲信号clk3产生彩色信号Ca。因此,包括在彩色信号Ca内的色同步信号保持了精度非常高的频率。
在第一实施例中,在同步信号发生器17中用时钟脉冲信号clk3来测量外部帧信号fsg的周期。测量由PLL电路13使之与外部帧信号fsg同步的内部帧信号可以获得相似的效果。
在上述操作中,把27MHz的频率选作时钟脉冲信号clk3,但也可以选其它频率。虽然外部帧信号fsg为高电平和低电平的约30Hz二进制信号,但也可以使用由频率预定的时钟脉冲信号计数的数字数据。例如,在用包通信(packetcommunication)传输数字视频信号Sin的情况下,外部帧信号Sin在发送侧用频率稳定和预定的时钟脉冲信号进行计数,并把计数值与数字视频信号一同发送。
在上述操作中,分别把场消隐周期内的第525行扫描线和第262行扫描线设置成与数字A不同的时钟脉冲数B和C。时钟脉冲数B和C可以分割,并分配给多行扫描线。
[第二实施例]
下面参照图6和图7描述本发明的第二实施例。图6是本发明的第二实施例的方框图。参见图6,包括亮度信号Y和两个色差信号Cr和Cb的数字视频信号Sin输入到第一输入端11。把约为30Hz的外部帧信号fsg输入到第二输入端12。PLL电路13A产生时钟脉冲信号clk1、内部帧信号frp和27MHz的时钟脉冲信号clk4,这些信号与输入到第二输入端12的外部帧信号fsg同步。写控制电路14、读出控制电路18和存储器15的构造与图1所示的第一实施例相似,因此,对它们的描述就省略了。振荡器16输出27MHz的时钟脉冲信号clk3,该信号的频率误差为正负几十个ppm及以下。同步信号发生器41接收内部帧信号rfp和时钟脉冲信号clk4,并产生同步信号cpsync,所以所有扫描线(场消隐周期内的数字有效线和扫描线)的时钟脉冲总数是不变的。
把存储器15输出的数字视频信号Sout提供给内插电路42。内插电路42包含有数字滤波器(未图示)。在内插电路42中,检测同步信号cpsync与时钟脉冲信号clk3之间的相位差,根据该相位差从数字视频信号Sout数据产生下文将详细描述的内插数据。根据内插数据产生视频信号Sf,并输出到译码器19。译码器19把同步信号发生器41提供的同步信号cpsync加到视频信号Sf内的数字亮度信号Y上,并转换成模拟亮度信号Ya。同时,译码器19用时钟脉冲信号clk3调制视频信号Sf内的数字色差信号Cr和Cb,并产生彩色信号。然后,把彩色信号转换成模拟彩色信号Ca。把包括模拟亮度信号Ya和模拟彩色信号Ca的模拟视频信号senc输出到输出端20。
下面详细描述第二实施例的视频信号处理装置的工作情况。
第二实施例与第一实施例的区别是在存储器15与译码器19之间有内插电路42。
下面描述产生加到模拟视频信号Senc的同步信号cpsync方法。同步信号发生器41用PLL电路13A产生的时钟脉冲信号clk4参照PLL电路13A提供的内部帧信号rfp产生同步信号cpsync。同步信号cpsync和内部帧信号rfp的定时基本上与图3所示的第一实施例相同。
在第二实施例的同步信号发生器41中,以使各扫描线的时钟脉冲数在所有时间都不变的方法产生同步信号cpsync。把同步信号发生器41产生的同步信号cpsync提供给读出控制电路18、内插电路42和译码器19。
振荡器16具有电路相同的石英振荡器,它输出频率误差为30ppm及以下的27MHz的时钟脉冲信号cpsync。读出控制电路18根据时钟脉冲信号clk3和同步脉冲信号cpsync产生读出控制信号CR。由读出控制电路18输出的读出控制信号CR从存储器15读出包括亮度信号Y和两色差信号Cr和Cb的数字视频信号Sout。从存储器15读出数字视频信号Sout,使存储器15的读出数据分布成模拟视频信号Senc,并进一步调节数字视频信号Sout与模拟视频信号Senc之间的定时关系。
把从存储器15读出的数字视频信号Sout提供给内插电路42。
下面描述为什么使用内插电路42的原因。
在对亮度信号Y和色差信号Cr和Cb进行模数转换时,用相同的13.5MHz的时钟脉冲信号对这些信号进行取样。因此,取样操作时间是相同的。相反,在对亮度信号Y和色差信号Cr和Cb进行数模转换时,用时钟脉冲信号clk4对亮度信号Y进行数模转换,用时钟脉冲信号clk3对色差信号Cr和Cb进行数模转换。振荡器16产生时钟脉冲信号clk3,其频率为27MHz。PLL电路13A产生时钟脉冲信号clk4,频率为27MHz。然而,时钟脉冲信号clk3的频率并不与时钟脉冲信号clk4的频率精确地一致,并且相位彼此不同。因此,亮度信号与色差信号之间出现相移。当电视机再现该视频信号时,视频图像变差。为了防止视频图像变差,用内插电路42进行内插。
下面参照图7描述内插电路42的工作情况。在内插电路42内以T/2(T=1/27MHz)的周期的精度检测行同步信号Hsync的下降沿f与时钟脉冲信号clk3的上升沿r之间的时间差。在从时刻t0的时间周期244T后,亮度信号Y在时刻t2、t6、t10上分别具有亮度数据Y1、Y2、Y3。由于彩色信号以与时钟脉冲信号clk3的上升沿r同步地输出,所以彩色数据分别在时刻t1、t5、t9上输出C1、C2、C3。因此,亮度数据Y1的位置与视频图像上的彩色数据C1的位置不一致,这是因为如图7所示,时钟脉冲信号clk3的上升沿r与行同步信号Hsync的下降沿f偏移T/2时间周期。以相似的方式,亮度数据Y2、Y3分别与视频图像上的彩色数据C2、C3不一致。
为了使亮度数据Y1与彩色数据C1一致,由内插电路42的数字滤波器产生内插数据,把彩色数据C1时间从时间t1移动时间t2。结果,亮度数据Y1的时刻与彩色数据C1的时刻彼此一致。由于色差信号与行同步信号Hsync之间的偏移量至多为2T时间周期,所以在时间t1与时间t5之间以2T时间周期设置三个插入点I1、I2、I3
用内插数据根据检测到的时间差Td控制彩色数据C1的时间,使彩色数据C1的时间与内插点I1、I2或I3一致。用相同的内插数据在相同的扫描线上连续进行内插操作,一直到提供了下一行同步信号Hsync。对存储器15提供的数字视频信号Sout内的色差信号Cr和Cb进行内插操作。把内插电路42内插获得的视频信号Sf提供给译码器19。
在译码器19中,把同步信号cpsync加到数字视频信号Sf的亮度信号Y上,把色差信号Cr和Cb调制成彩色信号。接着,把数字视频信号Sf转换成包括模拟亮度信号Ya和模拟彩色信号Ca的模拟视频信号Senc。把视频信号Senc输出到第一输出端20。
在第二实施例中,根据相邻两扫描线的各行同步信号之间的周期可以获得内插点I1、I2、I3。如上所述,在时钟脉冲信号clk3的频率与时钟脉冲信号clk4的频率不一致的情况下,可以减小扫描线上的内插点I1、I2、I3的位置误差。
虽然以目前的较佳实施例描述了本发明,但应当理解,这种揭示并不能解释为限制。毫无疑问对于本发明所属技术内的熟练人员各种改变和修饰都是明显的。因此,应把所附权利要求书解释为覆盖落入本发明的真实精神和范围内的所有改变和修饰。

Claims (7)

1、一种视频信号处理装置,其特征在于,包含:
振荡装置,用于振荡产生频率稳定的时钟脉冲信号,和
同步信号发生器,用于用所述时钟脉冲信号检测表示外部装置提供的帧信号的周期的时钟脉冲数,把相同的时钟脉冲数赋予所有数字有效线的各行同步周期,并根据检测到的时间脉冲数把可变的时间脉冲数在场消隐周期期间赋予至少一行扫描线的行同步周期。
2、一种视频信号处理装置,其特征在于,包含:
振荡装置,用于振荡产生频率稳定的时钟脉冲信号,
同步信号发生器,用于用所述时钟脉冲信号检测表示外部装置提供的外部帧信号的周期的时钟脉冲数,把相同的时钟脉冲数赋予所有数字有效线的各行同步周期,并根据检测到的时间脉冲数把可变的时间脉冲数在场消隐周期期间赋予至少一行扫描线的行同步周期,和
译码器,用于用所述时钟脉冲信号把包括在数字视频信号内的色差信号转换成模拟彩色信号。
3、一种视频信号处理装置,其特征在于,包含:
一存储器,用于存储包括亮度信号和色差信号的数字视频信号,
锁相环电路,用于产生与外部装置提供的帧信号同步的第一时钟脉冲信号,
写控制电路,用于控制所述存储器,以用所述第一彩色脉冲信号把所述数字视频信号存储在其内,
振荡器,用于输出频率稳定的第二时钟脉冲信号,
同步信号发生器,用于用所述第二时钟脉冲信号检测所述帧信号的周期,并产生同步信号(cpsync),使赋予各数字有效线的第二时钟脉冲数相同,
读出控制电路,用于控制所述存储器,以根据所述第二时钟脉冲信号从其读出所述数字输入视频信号,和
译码器,用于用所述第二时钟脉冲信号把所述存储器提供的所述色差信号转换成彩色信号,并把所述同步信号发生器提供的所述同步信号加到所述存储器提供的所述亮度信号上。
4、如权利要求1所述的视频信号处理装置,其特征在于,所述同步信号发生器通过取得多帧周期的时钟脉冲数的平均数确定一个行同步周期的时钟脉冲数。
5、如权种要求2所述的视频信号处理装置,其特征在于,所述同步信号发生器通过取得多帧周期的时钟脉冲数的平均数确定一个行同步周期的时钟脉冲数。
6、如权种要求3所述的视频信号处理装置,其特征在于,所述同步信号发生器通过取得多帧周期的时钟脉冲数的平均数确定一个行同步周期的时钟脉冲数。
7、一种视频信号处理装置,其特征在于,包含:
一存储器,用于存储包含亮度信号和色差信号的数字视频信号,
锁相环电路,用于产生与外部装置提供的帧信号同步的第一时钟脉冲信号,
写控制电路,用于控制所述存储器,以用所述第一彩色脉冲信号把所述数字视频信号存储在其内,
振荡器,用于输出频率稳定的第二时钟脉冲信号,
同步信号发生器,用于用所述第一时钟脉冲信号产生同步信号,使各数字有效线的第一时钟脉冲数相同,
读出控制电路,用于控制所述存储器,以根据所述第二时钟脉冲信号读出所述数字视频信号,
内插装置,用于根据所述同步信号与所述第二时钟脉冲信号之间的相位差内插所述存储器提供的所述数字视频信号,和
译码器,用于用所述第二时钟脉冲信号把所述存储器提供的所述色差信号转换成彩色信号,并把所述同步信号发生器提供的所述同步信号加到所述存储器提供的所述亮度信号上。
CN96122100A 1995-10-31 1996-10-31 视频信号处理装置 Expired - Fee Related CN1072424C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP282781/1995 1995-10-31
JP282781/95 1995-10-31
JP7282781A JPH09130823A (ja) 1995-10-31 1995-10-31 映像信号処理装置

Publications (2)

Publication Number Publication Date
CN1155806A true CN1155806A (zh) 1997-07-30
CN1072424C CN1072424C (zh) 2001-10-03

Family

ID=17657003

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96122100A Expired - Fee Related CN1072424C (zh) 1995-10-31 1996-10-31 视频信号处理装置

Country Status (5)

Country Link
US (1) US5929923A (zh)
JP (1) JPH09130823A (zh)
KR (1) KR100241118B1 (zh)
CN (1) CN1072424C (zh)
DE (1) DE19643853C2 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100376929C (zh) * 2005-04-07 2008-03-26 鸿富锦精密工业(深圳)有限公司 视频图形阵列彩色信号发生器
CN101146232B (zh) * 2006-09-13 2011-10-19 精工爱普生株式会社 在电视数字编码器中使用两个不同时钟的方法和装置
CN101167309B (zh) * 2005-04-27 2014-06-04 罗伯特·博世有限公司 用于信号解码的方法和装置
CN110910854A (zh) * 2018-09-14 2020-03-24 瑞鼎科技股份有限公司 动态频率补偿方法与动态频率补偿系统

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100242835B1 (ko) * 1996-12-18 2000-02-01 윤종용 스캔 레이트 콘트롤러
JP3512142B2 (ja) * 1997-06-10 2004-03-29 松下電器産業株式会社 映像信号処理装置
US6166766A (en) * 1997-09-03 2000-12-26 Motorola, Inc. Sensing circuit for capturing a pixel signal
US6177959B1 (en) * 1997-12-31 2001-01-23 Telecruz Technology, Inc. Circuit and method for generating a clock signal synchronized with time reference signals associated with television signals
US6606127B1 (en) * 1999-06-10 2003-08-12 Enseo, Inc. System and method for synchronizing, storing and accurately reproducing video signals
US6803969B2 (en) * 2001-06-07 2004-10-12 Oki Electric Industry Co., Ltd. Video signal processing apparatus for digital video decoder
CN1275455C (zh) * 2003-01-27 2006-09-13 松下电器产业株式会社 图像信号处理装置和图像信号处理方法
CN100579173C (zh) * 2004-03-30 2010-01-06 松下电器产业株式会社 图像信号数据发生器
US20080062312A1 (en) * 2006-09-13 2008-03-13 Jiliang Song Methods and Devices of Using a 26 MHz Clock to Encode Videos
CN104152729B (zh) * 2014-07-31 2016-04-20 葫芦岛锌业股份有限公司 一种铅铊合金及其生产方法
CN104835434B (zh) * 2015-05-20 2018-03-09 昆山龙腾光电有限公司 信号产生装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57160286A (en) * 1981-03-28 1982-10-02 Sony Corp Time base correcting device
JPS6282773A (ja) * 1985-10-07 1987-04-16 Nippon Gakki Seizo Kk 同期信号補正回路
CA1265610A (en) * 1986-01-31 1990-02-06 Shigenori Tokumitsu Digital video encoder circuit
JPH02262718A (ja) * 1988-12-28 1990-10-25 Seiko Epson Corp 電圧制御発振器
US5008740A (en) * 1989-04-14 1991-04-16 North American Philips Corp. Apparatus and method for creating digitally remodulated video from digital components
US5122869A (en) * 1989-12-20 1992-06-16 Matsushita Electric Industrial Co., Ltd. Video signal processing apparatus
US5442406A (en) * 1990-06-01 1995-08-15 Thomson Consumer Electronics, Inc. Wide screen television
KR0139947Y1 (ko) * 1993-07-31 1999-05-01 김광호 캠코더의 문자신호 표시장치
DE69520919T2 (de) * 1994-09-28 2002-03-28 Matsushita Electric Ind Co Ltd Digitale Verabeitung geeignet für ein analoges vom Standard abweichendes Videosignal
US5510845A (en) * 1994-12-23 1996-04-23 Samsung Electronics Co., Ltd. Receivers for digital signals buried within the trace and retrace intervals of NTSC television signals
US5638135A (en) * 1995-04-06 1997-06-10 Ricoh Company, Ltd. Digital color encoder with improved circuitry
JP3278546B2 (ja) * 1995-04-28 2002-04-30 日本電気エンジニアリング株式会社 同期信号発生回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100376929C (zh) * 2005-04-07 2008-03-26 鸿富锦精密工业(深圳)有限公司 视频图形阵列彩色信号发生器
CN101167309B (zh) * 2005-04-27 2014-06-04 罗伯特·博世有限公司 用于信号解码的方法和装置
CN101146232B (zh) * 2006-09-13 2011-10-19 精工爱普生株式会社 在电视数字编码器中使用两个不同时钟的方法和装置
CN110910854A (zh) * 2018-09-14 2020-03-24 瑞鼎科技股份有限公司 动态频率补偿方法与动态频率补偿系统

Also Published As

Publication number Publication date
US5929923A (en) 1999-07-27
JPH09130823A (ja) 1997-05-16
KR100241118B1 (ko) 2000-02-01
CN1072424C (zh) 2001-10-03
DE19643853C2 (de) 2002-01-24
DE19643853A1 (de) 1997-05-07
KR970023247A (ko) 1997-05-30

Similar Documents

Publication Publication Date Title
CN1072424C (zh) 视频信号处理装置
CA1257381A (en) Phase locked loop system
US4700217A (en) Chrominance signal phase locked loop system for use in a digital television receiver having a line-locked clock signal
JPH0535959B2 (zh)
JPH09107557A (ja) コンピュータビデオ信号からテレビジョンカラー副搬送波周波数信号を導出する装置及び方法
JP3048383B2 (ja) 自走システムクロックでアナログビデオ信号を処理するデジタル回路装置
JP2611756B2 (ja) 順次走査型テレビジヨン装置
EP0291347B1 (en) Image processing method and apparatus
EP0865198B1 (en) Method and device for arranging digitized image signals or data in orthogonal rows and columns
JP2529288B2 (ja) 映像信号サンプリングクロック発生装置
JP2563692B2 (ja) ディジタル処理によるpal方式映像信号発生装置
KR100238233B1 (ko) 고체 촬상 소자를 이용한 영상 신호처리 시스템의 색부반송파 발생장치
JP2748387B2 (ja) スキャンコンバータ装置
JP2819944B2 (ja) 映像信号発生装置
CN1524375A (zh) 从视频信号中获得行同步信息项的方法及设备
JP3511821B2 (ja) 映像信号処理回路
JPH07312699A (ja) ディジタル映像再生装置
JP3460786B2 (ja) カメラシステム
JP3108578B2 (ja) 映像信号処理回路
JPH0681327B2 (ja) 画像メモリ装置
JPH0822046B2 (ja) 映像信号読取装置
CN85105488A (zh) 用于非标准电视信号的逐行扫描电视设备
JPH02143777A (ja) 映像信号処理装置
JPH0417469A (ja) サンプリングクロック発生回路
JPH08237675A (ja) 発振信号発生器

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20011003

Termination date: 20091130