CN1514541A - 多层陶瓷频率选择电路 - Google Patents
多层陶瓷频率选择电路 Download PDFInfo
- Publication number
- CN1514541A CN1514541A CNA2003101187252A CN200310118725A CN1514541A CN 1514541 A CN1514541 A CN 1514541A CN A2003101187252 A CNA2003101187252 A CN A2003101187252A CN 200310118725 A CN200310118725 A CN 200310118725A CN 1514541 A CN1514541 A CN 1514541A
- Authority
- CN
- China
- Prior art keywords
- frequency selective
- form metal
- selective network
- layer ceramics
- metal section
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/66—High-frequency adaptations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/14—Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
- H01L23/15—Ceramic or glass substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5227—Inductive arrangements or effects of, or between, wiring layers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/0115—Frequency selective two-port networks comprising only inductors and capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/141—Analog devices
- H01L2924/1423—Monolithic Microwave Integrated Circuit [MMIC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H2210/00—Indexing scheme relating to details of tunable filters
- H03H2210/01—Tuned parameter of filter characteristics
- H03H2210/012—Centre frequency; Cut-off frequency
Abstract
本发明公开了一种多层陶瓷(MLC)频率选择电路,其将电感效应和电容效应结合在一个起到频率相关电路作用的集成结构中,包括:一多层陶瓷基板,定义至少第一和第二间隔开的平面,所述第一和第二间隔开的平面分别包括第一和第二多个成形金属段;多个导电通路,将所述第一平面上的第一多个成形金属段与所述第二隔开的平面上的第二多个成形金属段连接起来,由此在多层陶瓷频率选择电路中形成一导电螺线管/螺旋管形线圈结构。其中选取螺管线圈的匝数和纵横比来调节调谐频率。在一些实施例中,多个这种线圈可以连在一起,以便提供在调谐中心频率附近的选定带宽。
Description
技术领域
本发明总的来说涉及一种多层陶瓷(multilayer ceramic,MLC)频率选择电路。更具体地说,发明主题是关于在起频率选择调谐电路作用的多层电子封装件中具有螺线管和螺旋管形线圈几何结构的MLC频率选择电路结构,其中螺管线圈(solenoid coil)的匝数和纵横比被选取以便调节调谐频率。在一些实施例中,多个这样的线圈可以连接在一起,以便提供在调谐中心频率附近的选定带宽。
背景技术
现有技术通常通过将电感器和电容器安装在半导体MMIC(monolithicmicrowave integrated circuit,单片微波集成电路)上、或安装在封装件上、或安装在PCB(printed circuit board,印刷电路板)上,来提供调谐电路。
发明内容
本发明提供一种在起频率选择调谐电路作用的多层电子封装件中的螺线管和螺旋管形线圈几何结构。螺管线圈的匝数和纵横比可被选取以调节调谐频率。在一些实施例中,多个这样的线圈可以连接在一起,以便提供在调谐中心频率附近的选定带宽。
本发明的频率选择调谐电路可以扩展到半导体MMIC(monolithicmicrowave integrated circuit,单片微波集成电路)、PCB(printed circuit board,印刷电路板)、以及其他的封装结构。
本发明提供利用MLC特性的MLC频率选择结构。MLC频率选择电路是这样一种结构,其可利用传统的MLC制造技术而被集成到MLC封装件中,并且其将电感效应和电容效应合并为一个起到频率相依电路作用的集成实体(integrated entity)。可以选取该结构的尺寸以确定:a)电容值和电感值,b)发生谐振的调谐频率,c)带宽,以及d)在该频率下的储能能力(Q)。本发明的螺旋管形和宽链环(wide-link)螺线管几何结构具有比许多其他结构高得多的固有Qs。并且,多于一个的这种线圈可以连接在一起,以便进一步调节参数,如在选定的调谐频率附近的带宽。这种电路也可以成为包括有源器件和其他无源器件的更大型电路的一部分,以提供电气功能,如放大、振荡、滤波、阻抗匹配,等等。
附图说明
查阅了后面结合附图对本发明几个实施例的详细描述,本领域普通技术人员更容易理解本发明的MLC频率选择电路结构的前述目的和优点,在附图中,相同的元件用相同的参考标记表示,其中:
图1表示了本发明第一实施例的MLC调谐电路,其中第一和第二多个矩形成形金属段位于相应的第一上和第二下平面上,并在横向上彼此相互略微错开(offset);
图2表示了本发明第二实施例的MLC调谐电路,其中在间隔开的第一和第二平面上的第一和第二多个三角形成形金属段沿周向彼此互相稍稍位移;
图3、4和5分别显示出螺旋管如何连接来用于电容耦合、电感纽带耦合(inductive link coupling)和电感邻近耦合(inductive proximity coupling),并且还显示出描述耦合机理和晶体管的可能应用的电路图;
图6表示了螺管线圈还可以设计具有大量的通路来增加Q,以便在电路的选定谐振频率处获得更高的性能;
图7表示了本发明的频率选择电路可以用在芯片、MLC封装件以及PCB板中。
具体实施方式
尽管多层陶瓷(MLC)技术没有广泛地用在射频(RF)、微波频率(MF)和模拟系统中,MLC结构为这些系统提供了可能的独特机会。频率选择电路经常用在RF和MF系统中,来提供鉴频、滤波、隔离和阻抗匹配,并且MLC技术可用来为这些系统提供MLC频率选择结构。频率选择电路结构从概念上可以看作串联或并联连接的一电容分量和一电感分量。电容和电感分量值的选取决定了该结构的谐振频率。
本发明提供利用MLC特性的MLC频率选择结构。MLC频率选择电路是这样一种结构,其可利用传统的MLC制造技术而被集成到MLC封装件中,并且其可将电感效应和电容效应结合成一个起到频率相关电路作用的集成体。电感和电容的量可以容易地控制,以便提供一个给定的频率范围。该结构尺寸的选取决定了发生谐振时的选定调谐频率。
MLC调谐电路可以集成到一个陶瓷芯片载体中,以便提供更短的信号路径,导致更高的谐振频率和更高的Qs。提供MLC调谐电路的工艺可以使用与传统MLC制造过程中普遍使用的材料组相同的材料组,使得制造MLC调谐电路的成本会更低。
本发明的MLC调谐电路结构可被用在各种射频(RF)和微波频率(MF)电路应用中,如用于滤波电路和振荡器电路。
图1表示了本发明第一实施例的能够嵌入多层封装结构中的成螺线管结构的MLC调谐电路。第一多个矩形成形金属段或线10位于第一上平面上,第二多个矩形成形金属段或线12位于第二下平面上,并且相对于第一多个矩形成形金属段10交错或在横向上略微位移。在这种交错的位移排列中,在每个第一多个矩形成形金属段10的前端右侧上的金属通路14向下延伸,以便连接到每个第二多个金属段12的前端左侧上;并且在每个第一多个矩形成形金属段10的后端左侧上的金属通路16向下延伸,以便连接到每个第二多个金属段12的后端右侧上。最左边的第二多个矩形成形金属段12的前端的敞开左侧和最右边的第二多个矩形成形金属段12的后端的敞开右侧支撑着一个更长的向上延伸的金属通路18,以便连接更多的结构,例如更多的多个矩形成形金属段。第一和第二多个矩形成形金属段10和12形成一个陶瓷片状线圈结构,其在一个优选实施例中被嵌入或封装入一高Q封装材料中,以便在多层集成MLC封装件中提供储能能力。
第一顶部导电段/线和第二底部导电段/线连同垂直金属通路一起完成了MLC频率选择电路结构。尺寸典型设计成满足横截面和长度要求,以便获得目标谐振频率。作为电路设计的一部分,选定第一顶部和第二底部结构的线宽,以便通过提供设计好的电容效应和设计好的电感效应来确定谐振频率并控制谐振电路的Q值。制得的MLC结构是一种处于简单的线圈和电容与谐振腔之间的中间结构,其可被看作简单线圈的一个极端和谐振腔的另一极端。通过调整可接近的导体,第一顶部导体允许进行调谐调节(tuningadjustment)。谐振频率取决于该结构的横截面和长度。MLC频率选择电路可被构建在普遍用于制造其他MLC电路结构的陶瓷材料组中。Foster第一标准形式的复杂驱动阻抗可以由该形式直接构造。
在设想的实施例中,典型的金属段可以由在陶瓷片或基板上形成图案的铜层形成,并具有几毫米的长度和50-500微米的宽度,上下金属段之间的间距为15-100微米,并且上下金属段被1到5层陶瓷隔开,该陶瓷层具有用于通路的穿通其中的孔。
图2示出本发明的第二实施例的MLC调谐电路,其中在间隔开的第一和第二平面上的第一和第二多个三角形成形金属段20和22沿周向彼此互相略微错开,并且通过金属通路互相连接。调谐电路的调谐频率通过选取金属段的形状和尺寸而选定。
位于每个第一多个三角形段20的顺时针周向端的金属通路24与每个第二多个三角形段22的逆时针周向端相连,并且位于每个第一多个三角形段20的径向内端的金属通路26连接到每个第二多个三角形段22的重叠径向内端。一第一通路28从该构件的外周向端的一个末端向上延伸,一第二通路28从该构件的径向内端的第二末端向上延伸,以便连接更多的构件,类似于图1。
在一个优选实施例中,将封装材料置于芯片(硅)材料之上以嵌入线圈结构,以便提供更高的材料Q(储能能力)。也可能通过将多于一个的线圈直接连在一起,以提高Q并在参数调节方面具有更大的灵活性,如在选定频率周围的带宽。这可以通过利用线圈之间的电容和电感耦合技术进行间接连接来实现。通过这种方式也能达到有源器件之间的阻抗匹配和DC隔离。
图3、4和5分别显示出螺旋管如何被连接用于电容耦合、电感纽带耦合、和电感邻近耦合,还显示出描述耦合机理以及晶体管的可能应用的电路图。多个螺管线圈构造形成基础元件线圈,作为基础的选频网络,然后可以形成派生物,即2个串联带通、耦合线圈带通、变压器。
图6显示出螺管线圈也可以设计成具有大量的通路来增加Q,以便达到在电路的选定谐振频率下的更高性能。
图7显示出安装在MLC封装件72上的多个芯片70,MLC封装件72依次安装在PCB板74上。本发明的频率选择调谐电路可以用在芯片70、MLC封装件72和PCB板74中的任何一个或全部之中。
本发明的频率选择调谐电路可以扩展到半导体MMIC(monolithicmicrowave integrated circuit,单片微波集成电路)、PCB(printed circuit board,印刷电路板)和其它的封装结构。
尽管此处已经详细描述了本发明MLC频率选择电路结构的几个实施例和变形,对于本领域普通技术人员,显然本发明的公开和教导将建议许多可供替换的设计。
Claims (17)
1、一种多层陶瓷(MLC)频率选择电路,其将电感效应和电容效应结合在一个起到频率相关电路作用的集成结构中,包括:
一多层陶瓷基板,定义至少第一和第二间隔开的平面,所述第一和第二间隔开的平面分别包括第一和第二多个成形金属段;
多个导电通路,将所述第一平面上的第一多个成形金属段与所述第二间隔开的平面上的第二多个成形金属段连接起来,由此在多层陶瓷频率选择电路中形成一导电螺线管/螺旋管形线圈结构。
2、如权利要求1所述的多层陶瓷频率选择电路,其中该多层陶瓷频率选择电路和该成形金属段的尺寸被选取来产生一特定的中心谐振频率。
3、如权利要求1所述的多层陶瓷频率选择电路,其中所述多个成形金属段的形状是矩形。
4、如权利要求3所述的多层陶瓷频率选择电路,其中所述第一多个矩形成形金属段定位为相对于所述第二多个矩形成形金属段在横向上位移。
5、如权利要求4所述的多层陶瓷频率选择电路,其中在每个所述第一多个矩形成形金属段的前端的右侧上的通路向下延伸,以便连接到每个所述第二多个矩形成形金属段的前端的左侧,并且在每个所述第一多个矩形成形金属段的后端的左侧上的通路向下延伸,以便连接到每个所述第二多个矩形成形金属段的后端的右侧。
6、如权利要求1所述的多层陶瓷频率选择电路,其中所述成形金属段的形状是三角形。
7、如权利要求6所述的多层陶瓷频率选择电路,其中所述第一多个三角形成形金属段定位为相对于所述第二多个三角形成形金属段沿周向位移。
8、如权利要求7所述的多层陶瓷频率选择电路,其中位于每个所述第一多个三角形成形金属段的顺时针周向端的通路连接到每个所述第二多个三角形成形金属段的逆时针周向端,并且在每个所述第一多个三角形成形金属段的径向内端上的通路连接到每个所述第二多个三角形成形金属段的重叠径向内端。
9、如权利要求1所述的多层陶瓷频率选择电路,其中所述多层陶瓷频率选择电路被嵌入和封装在一高Q封装材料中,以便在多层集成多层陶瓷封装件中提供一高Q储能能力。
10、如权利要求1所述的多层陶瓷频率选择电路,其中每个成形金属段由在一陶瓷片上被构图的金属层形成,并且每个成形金属段具有几毫米的长度和50-100微米的宽度,位于所述第一和第二平面上的所述成形金属段之间的间距为15-30微米,并且所述第一和第二多个成形金属段由一层或多层陶瓷隔开,该陶瓷层具有用于所述通路的穿过其中而形成的孔。
11、如权利要求1所述的多层陶瓷频率选择电路,其中多个螺线管线圈连在一起,以便提供在中心谐振频率附近的选定带宽。
12、如权利要求1所述的多层陶瓷频率选择电路,其中多个螺线管线圈连在一起用来电容耦合。
13、如权利要求1所述的多层陶瓷频率选择电路,其中多个螺线管线圈连在一起用来电感纽带耦合。
14、如权利要求1所述的多层陶瓷频率选择电路,其中多个螺线管线圈连在一起用来电感邻近耦合。
15、如权利要求1所述的多层陶瓷频率选择电路,其中所述多层陶瓷频率选择电路位于半导体芯片中。
16、如权利要求1所述的多层陶瓷频率选择电路,其中所述多层陶瓷频率选择电路位于多层陶瓷封装件中。
17、如权利要求1所述的多层陶瓷频率选择电路,其中所述多层陶瓷频率选择电路位于印刷电路板中。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/318,933 | 2002-12-13 | ||
US10/318,933 US6806793B2 (en) | 2002-12-13 | 2002-12-13 | MLC frequency selective circuit structures |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1514541A true CN1514541A (zh) | 2004-07-21 |
CN100345373C CN100345373C (zh) | 2007-10-24 |
Family
ID=32506505
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2003101187252A Expired - Fee Related CN100345373C (zh) | 2002-12-13 | 2003-12-02 | 多层陶瓷频率选择电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6806793B2 (zh) |
CN (1) | CN100345373C (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108054151A (zh) * | 2017-12-07 | 2018-05-18 | 刘曼华 | 一种电感可变封装基板 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8196844B2 (en) | 2004-12-21 | 2012-06-12 | Sturman Industries, Inc. | Three-way valves and fuel injectors using the same |
US20070113906A1 (en) * | 2005-11-21 | 2007-05-24 | Sturman Digital Systems, Llc | Pressure balanced spool poppet valves with printed actuator coils |
US8310840B2 (en) * | 2007-08-07 | 2012-11-13 | Samsung Electro-Mechanics Co., Ltd. | Electromagnetic bandgap structure and printed circuit board |
US8169790B2 (en) * | 2007-08-07 | 2012-05-01 | Samsung Electro-Mechanics Co., Ltd. | Electromagnetic bandgap structure and printed circuit board |
US7872549B2 (en) * | 2008-05-15 | 2011-01-18 | The Boeing Company | Quasi-lumped resonator apparatus and method |
KR101038234B1 (ko) * | 2009-02-24 | 2011-06-01 | 삼성전기주식회사 | 전자기 밴드갭 구조를 이용한 emi 노이즈 저감 기판 |
KR101055483B1 (ko) * | 2009-04-07 | 2011-08-08 | 포항공과대학교 산학협력단 | 전자기 밴드갭 구조물 및 이를 포함하는 인쇄회로기판 |
KR101055457B1 (ko) * | 2009-04-07 | 2011-08-08 | 포항공과대학교 산학협력단 | 전자기 밴드갭 구조물 및 이를 포함하는 인쇄회로기판 |
US8922301B1 (en) * | 2010-10-30 | 2014-12-30 | Board Of Trustees Of The University Of Alabama, For And On Behalf Of The University Of Alabama In Huntsville | High quality-factor resonator |
US20140174812A1 (en) * | 2012-12-21 | 2014-06-26 | Raul Enriquez Shibayama | Method and Apparatus for Far End Crosstalk Reduction in Single Ended Signaling |
US9899133B2 (en) | 2013-08-01 | 2018-02-20 | Qorvo Us, Inc. | Advanced 3D inductor structures with confined magnetic field |
US9705478B2 (en) | 2013-08-01 | 2017-07-11 | Qorvo Us, Inc. | Weakly coupled tunable RF receiver architecture |
US9742359B2 (en) | 2013-03-15 | 2017-08-22 | Qorvo International Pte. Ltd. | Power amplifier with wide dynamic range am feedback linearization scheme |
CN104732876B (zh) * | 2014-12-15 | 2017-10-24 | 深圳清华大学研究院 | 一种音频共振的标识系统及其标志器 |
US10796835B2 (en) | 2015-08-24 | 2020-10-06 | Qorvo Us, Inc. | Stacked laminate inductors for high module volume utilization and performance-cost-size-processing-time tradeoff |
US11139238B2 (en) * | 2016-12-07 | 2021-10-05 | Qorvo Us, Inc. | High Q factor inductor structure |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3731005A (en) | 1971-05-18 | 1973-05-01 | Metalized Ceramics Corp | Laminated coil |
US3812442A (en) | 1972-02-29 | 1974-05-21 | W Muckelroy | Ceramic inductor |
US3947934A (en) | 1973-07-20 | 1976-04-06 | Rca Corporation | Method of tuning a tunable microelectronic LC circuit |
US3947935A (en) * | 1973-09-10 | 1976-04-06 | Tomokiyo Baba | Lea making apparatus |
US5384434A (en) | 1992-03-02 | 1995-01-24 | Murata Manufacturing Co., Ltd. | Multilayer ceramic circuit board |
US5430613A (en) | 1993-06-01 | 1995-07-04 | Eaton Corporation | Current transformer using a laminated toroidal core structure and a lead frame |
US5499005A (en) | 1994-01-28 | 1996-03-12 | Gu; Wang-Chang A. | Transmission line device using stacked conductive layers |
US5610569A (en) * | 1996-01-31 | 1997-03-11 | Hughes Electronics | Staggered horizontal inductor for use with multilayer substrate |
US5948200A (en) | 1996-07-26 | 1999-09-07 | Taiyo Yuden Co., Ltd. | Method of manufacturing laminated ceramic electronic parts |
US5793272A (en) * | 1996-08-23 | 1998-08-11 | International Business Machines Corporation | Integrated circuit toroidal inductor |
JP3058121B2 (ja) * | 1997-05-19 | 2000-07-04 | 日本電気株式会社 | プリント基板 |
JP3610191B2 (ja) | 1997-06-03 | 2005-01-12 | Tdk株式会社 | 非磁性セラミックおよびセラミック積層部品 |
JP3322199B2 (ja) | 1998-01-06 | 2002-09-09 | 株式会社村田製作所 | 多層セラミック基板およびその製造方法 |
US6008102A (en) * | 1998-04-09 | 1999-12-28 | Motorola, Inc. | Method of forming a three-dimensional integrated inductor |
US6207234B1 (en) | 1998-06-24 | 2001-03-27 | Vishay Vitramon Incorporated | Via formation for multilayer inductive devices and other devices |
US6054914A (en) | 1998-07-06 | 2000-04-25 | Midcom, Inc. | Multi-layer transformer having electrical connection in a magnetic core |
US6329890B1 (en) | 1999-02-25 | 2001-12-11 | Thin Film Technology Corp. | Modular thin film distributed filter |
US6351033B1 (en) * | 1999-10-06 | 2002-02-26 | Agere Systems Guardian Corp. | Multifunction lead frame and integrated circuit package incorporating the same |
US6455915B1 (en) * | 2000-05-30 | 2002-09-24 | Programmable Silicon Solutions | Integrated inductive circuits |
-
2002
- 2002-12-13 US US10/318,933 patent/US6806793B2/en not_active Expired - Fee Related
-
2003
- 2003-12-02 CN CNB2003101187252A patent/CN100345373C/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108054151A (zh) * | 2017-12-07 | 2018-05-18 | 刘曼华 | 一种电感可变封装基板 |
CN108054151B (zh) * | 2017-12-07 | 2019-11-22 | 合肥海诺恒信息科技有限公司 | 一种电感可变封装基板 |
Also Published As
Publication number | Publication date |
---|---|
US6806793B2 (en) | 2004-10-19 |
CN100345373C (zh) | 2007-10-24 |
US20040113721A1 (en) | 2004-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100345373C (zh) | 多层陶瓷频率选择电路 | |
US6975199B2 (en) | Embedded inductor and method of making | |
US6480086B1 (en) | Inductor and transformer formed with multi-layer coil turns fabricated on an integrated circuit substrate | |
JP4969242B2 (ja) | 内蔵トロイダルインダクタ | |
EP0932255B1 (en) | MCM with high Q overlapping resonator | |
US8274352B2 (en) | Inductor devices | |
EP2079290B1 (en) | Multilayer passive circuit topology | |
EP1741112A2 (en) | Embedded toroidal transformers in ceramic substrates | |
CN101447276B (zh) | 电子器件 | |
US20050150106A1 (en) | Embedded inductor and method of making | |
EP3098900B1 (en) | Passive component | |
KR100469248B1 (ko) | 무선통신 모듈용 마이크로 인덕터 | |
US6188295B1 (en) | Frequency adjustments by patterning micro-strips to form serially connected capacitors or inductor-capacitor (LC) Circuit | |
CN114497369A (zh) | 半导体器件结构和滤波器 | |
US6664606B2 (en) | Multi-layer integrated circuit structure with reduced magnetic coupling | |
KR100218676B1 (ko) | 스피럴 인덕터의 구조 | |
US6879223B2 (en) | Distributed constant type filter | |
US6608537B2 (en) | Band-pass filter | |
CN103346369A (zh) | 带通滤波器结构、印刷电路板及其制造方法 | |
JPH051138Y2 (zh) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20071024 Termination date: 20161202 |