CN1524199A - 相移光刻掩模的设计和布局 - Google Patents

相移光刻掩模的设计和布局 Download PDF

Info

Publication number
CN1524199A
CN1524199A CNA028115511A CN02811551A CN1524199A CN 1524199 A CN1524199 A CN 1524199A CN A028115511 A CNA028115511 A CN A028115511A CN 02811551 A CN02811551 A CN 02811551A CN 1524199 A CN1524199 A CN 1524199A
Authority
CN
China
Prior art keywords
phase shifter
phase
mask
limit
layout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA028115511A
Other languages
English (en)
Inventor
������L������
米歇尔·L·科特
����˹�з�Ƥ����
克里斯托夫·皮拉特
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Thinking Inc Holdings Ltd
Synopsys Inc
Original Assignee
Numerical Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Numerical Technologies Inc filed Critical Numerical Technologies Inc
Publication of CN1524199A publication Critical patent/CN1524199A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70466Multiple exposures, e.g. combination of fine and coarse exposures, double patterning or multiple exposures for printing a single feature
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/26Phase shift masks [PSM]; PSM blanks; Preparation thereof
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/36Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • G03F1/70Adapting basic layout or design of masks to lithographic process requirements, e.g., second iteration correction of mask patterns for imaging
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70483Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
    • G03F7/7055Exposure light control in all parts of the microlithographic apparatus, e.g. pulse length control or light interruption
    • G03F7/70558Dose control, i.e. achievement of a desired dose

Abstract

本发明描述了一种用于限定全相位布局的方法,用于限定在集成电路中的材料层。所述方法可以用于限定、布置和精制移相器,来使用相移实质地限定所述层。通过所述处理,产生交替孔径、暗场相移掩模和互补掩模的计算机可读限定。掩模可以从所述限定建立,并且然后用于制造集成电路的材料层。在移相器或切口之间的分离被设计用于容易的掩模制造能力,并且也最大化了由相移掩模限定的每个图形的数量。成本函数用于描述相位分配的相对质量和选择较高质量的相位分配并降低相位冲突。

Description

相移光刻掩模的设计和布局
技术领域
本发明涉及使用光刻掩模来制造诸如集成电路的物体的小尺寸图形。具体上,本发明涉及用于集成电路和类似的物体的复杂布局的相移掩模。
背景技术
相移掩模(phase shift masking)已经被应用来建立在集成电路中的小尺寸图形(features)。典型地,所述图形已经局限于具有小的临界尺寸的设计的所选择器件。例如,参见美国专利第5,766,806号。
虽然在集成电路中的小尺寸图形的制造已经带来了改进的速度和性能,但是期望在这样的器件的制造中更为广泛地使用相移掩模。但是,相移掩模对更复杂的设计的扩展导致掩模布局问题的复杂性的大的增加。例如,当在密集的设计上安排相移窗口时,将发生相位冲突。一种相位冲突是在下述的布局中的位置,在所述位置上,两个具有相同相位的相移窗口与要由掩模暴露的图形接近地布置,诸如通过叠加相移窗口以实现在暴露图案中的相邻的线。如果相移窗口具有相同的相位,则它们不导致建立期望的图形所需要的光学干扰。因此必须防止相位冲突的相移窗口的粗心大意的布局接近要在由掩模限定的层中形成的图形。
在单个集成电路的设计中,可能布置几百万个图形。用于在这样大数量的图形上的重复操作的数据处理资源的负担会很大,并且在一些情况下使得所述重复操作不实用。对于其中通过相移来实现大量布局的电路,相移窗口的布局和向这样的窗口分配相移值是使用现有技术不实用的这样的重复操作。
因为这些和其他的复杂性,用于复杂设计的相移掩模技术的实现需要改进设计相移掩模的手段。
发明内容
一种用于限定全相位布局的方法得到说明,所述全相位布局用于限定在集成电路(IC)中的材料层。在全相位布局中,使用相移来限定诸如多晶硅层的材料层的基本上所有图形。通过使用相移来限定图形,所述层的大部分可以由子波长图形构成。例如,如果使用λ=193nm的分档器,则比λ在尺寸上小得多的图形难于不使用相移而在最后的IC上被制造。通过向布置、整形和向移相器分配相位提供系统的手段,所述方法可以产生高质量的布局,所述布局可以被产生作为光刻掩模。那些掩模可以继而被用于产生IC的层。
对于诸如集成电路的多晶硅(或栅极)层的给定图案,可以识别图形。通过在图形周围生长一个区域——除了图形的端盖,可以限定最大的移相器区域。最大的移相器区域对应于这样的空间,其中移相器被按照期望布置以限定图形。移相器形状可以随后被布置为靠着图形的边。移相器形状彼此分开布置,以留有空间,在此空间中可能需要进行在不同移相器之间的切口或开口。间隔要求与用于最小间隔和边长度的设计规则相关,并且可以对于诸如外角和内角的不同类型的情况不同。
在一些实施例中,移相器形状是叠加在矩形上的梯形。这个形状被设计为允许具有切口,所述切口在顶部具有方形凹口,因此避免了尖角,所述尖角可能在掩模中难于被制造。
在一些实施例中,然后精制移相器形状,以填充在最大移相器区域中的某个开口区域。
接着,在不同移相器形状之间的相位相关性与成本一起被确定。这是重要的,因为存在用于交替孔径相移掩模的特定要求,例如,在图形的相对边的移相器具有相反的相位。但是,可能存在应当考虑的相位冲突之外的另外的考虑。例如,如何期望或不期望将两个移相器在内角、外角、沿着三个边等具有相同的相位。其他的标准可能包括多层相关性,诸如基于触点的定位、扩散区域等,可能也包括用于小移相器的成本函数。总的来说,成本函数说明给定的配置的相对质量,诸如给定相同相位的移相器形状A和移相器形状B。
相位可以随后按照相关性和成本函数被分配到移相器形状。其后,相同相位的移相器可以合并在一起,以填充一些先前打开的切口空间。通过本发明的一些实施例提供了另外的精制,其中包括去除小移相器、将角变为直角和以主要和次要相位填充空间。
在限定移相器之后,可以使用移相器形状和原始图案来限定修整形状。在一些实施例中,完成的移相器的形状的逻辑或和原始的布局被组合、降低尺寸以解决掩模未对准差错,然后,对于原始的布局执行另一个逻辑或。修整布局可以包括衰减的相移形状,诸如三色调(tri-tone)掩模等。
在一些实施例中,输入是包括诸如GDS-II流格式的格式的布局的文件,输出可以是一个或多个文件。在一个实施例中,输出是单个的GDS-II流格式的文件,其中包括修整和相位层。在其他的实施例中,输出是两个掩模数据文件,一个用于每个掩模,适合与被掩模制造机使用。
本发明的实施例包括光刻掩模。光刻掩模包括相位掩模和互补掩模。相位掩模包括暗场(dark field),交替孔径相位掩模,其中相位窗口已经被布置来限定如上所述的目标图案。互补掩模包括这样的掩模,它被设计来清除由相位掩模剩下的人为因素,并且限定未由相位掩模限定的剩余边或边段。
本发明的实施例包括用于制造集成电路的方法。所述方法包括使用如上所述准备和限定的掩模来曝光在IC中的材料层。
附图说明
图1图解了用于整形相位和修整(trim)层的示意内角切口(inner cornercuts)。
图2图解了用于整形相位和修整层的示意外角切口。
图3更详细地图解了切口形状。
图4图解了在端盖(endcap)识别之后的移相器边界。
图5图解了端盖切口保护区域。
图6图解了初始的移相器形状。
图7图解了用于合并的最小移相器分离。
图8图解了在合并之后的图7的移相器。
图9图解了要在最接近的移相器之间填充的凹口。
图10图解了图6的移相器形状如何在外角上剩余打开的切口。
图11图解了在接触着陆区上的初始移相器布置。
图12图解了在移相器已经被扩展到边界之后的图11的布局。
图13图解了在打开的空间被移相器进一步填充后的图12的布局。
图14图解了在用于直线相位冲突的成本函数中使用的量度。
图15图解了在用于内角的成本函数中使用的量度。
图16图解了在用于外角的成本函数中使用的量度。
图17图解了在用于三边(edge)情况的成本函数中使用的量度。
图18图解了在用于小移相器区域情况的成本函数中使用的量度。
图19图解了对于在其他层上的图形的成本函数敏感性。
图20是用于准备布局的处理流程图。
图21图解了在端盖识别后的示意布局。
图22图解了在限定移相器边界后的图21的布局。
图23图解了用于图22的布局的场切口(field cuts)。
图24图解了用于图22的布局的角切口形状。
图25是用于设计相位层和修整层以实质地使用相移来限定布局的图案的处理流程图。
图26图解了在按照图25的处理布置移相器之后的图21的布局。
图27图解了在按照图25的处理填充一些打开的空间后图26的布局。
图28图解了在按照图25的处理形成另外精制移相器后的图26的布局。
图29图解了在按照图25的处理发生的初始相位分配之后的图28的布局。
图30图解了在按照图25的处理扩大移相器之后用于图29的布局的相位层。
图31图解了使用主相位通过大量填充的移相器的精制。
图32图解了使用主相位通过大量填充的移相器的精制。
图33图解了使用次相位通过大量填充的移相器的精制。
图34图解了使用主相位通过方形化和大量填充的移相器的精制。
图35图解了在按照图25的处理的移相器的精制之后的用于图30的布局的相位层。
图36图解了在图34的布局的相位层上叠加的修整层。
图37图解了用于图34的布局的完成的相移布局。
图38图解了与图35的布局结合使用的修整层。
具体实施方式
概述
现在说明用于限定相位和对应修整的方法和装置、用于限定在集成电路中的材料层的布局。本发明的实施例包括按照和通过在此所述的方法和装置建立的掩模数据准备(MDP)数据。其他的实施例包括掩模(mask)或光栅(reticle)以及从由在此所述的方法和装置限定的布局产生的集成电路产品。
按照本发明的一个实施例,诸如以GDS-II流格式的输入布局被接收用于材料层。诸如通过下述的图25的处理的本发明的实施例产生一个或多个输出布局,来使用相移限定布局的图案的基本上所有部分。例如,输出布局包括GDS-II流文件,它具有一个或多个相位层和修整层。在一些实施例中,0和180度移相器被分离为不同的层,来协助掩模制造处理。这部分是当前的GDS-II流格式的限制,因为这个文件格式不提供指定在层内的多边形上的相位的标准方式。为了便于说明和讨论,在此使用的单数术语相位层将指示以给定的输出文件格式的所有相关的相位层,所述给定的输出文件格式被设计用于建立相位掩模。因此,输出有时被称为“全相位”布局或掩模/光栅。另外,输出可以包括用于互补掩模的对应布局,所述互补掩模有时被称为“修整掩模”,用于与全相位掩模结合使用。如同相位数据一样,修整数据可以在同一文件和/或分离的文件中。
下面将更详细地说明本发明。首先考虑多种建立信息,包括参数、切口形状、移相器形状等。然后将参照示例布局讨论由本发明的一些实施例使用的处理。
建立
参考问题的建立和用于原始布局的几个参数来最好地理解限定相位层和修整层的处理。首先,将说明内角和外角的切口形状和布置。然后将考虑建立相位区域的边界的方式。接着,将说明初始的移相器形状和大小。然后将考虑逐渐增长的移相器形状的处理。最后,将考虑用于确定移相器的布置和整形的成本函数(cost function)。
切口形状和内角与外角
首先转向图1-3,用于布局的示意性内角和外角切口被示出,并且示出了由本发明的一个实施例使用的切口形状的更详细的视图。首先转向图1,对于用于示意性内角的相位层102和修整层104查看内角切口100。在相位层102中,示出了由移相器112和移相器114限定图形110(图形110实际上不是相位层102本身的一部分)。类似地,修整层104包括修整(trim)118,以保护由移相器限定的区域并限定角。图形110的边界在修整层104中用虚线指示。特别感兴趣的是所使用的切口形状,参见下面图3的讨论来获得更多的细节。切口形状包括实质方形的凹口,它带有45度角的直线颈部,从凹口的角伸出。所述形状被设计得符合设计规则——更重要地——便利掩模制造能力。
类似地,图2示出了外角切口200,其中包括相位层202和修整层204。在相位层202中,由移相器212和移相器214限定图形210(图形210不是相位层202本身的一部分,但是被示出用于说明清楚)。在修整层204中,示出了修整218,用于保护由移相器限定的区域并且限定角。虚线用于示出在修整层204中的图形210的边界。另外,点划线示出了可以用在修整层204上的交替角形状222。交替角被设计用于完全符合设计规则。作为对比,原始角可能由于角的边和与切口成角度边的靠近而产生对于设计规则的损害。如在图2中一样,类似的切口形状用于提供符合设计规则的形状——更重要的是——容易制造用于布局的掩模。
转向图3,示意的切口300被示出为虚线。切口300像在图1和图2中使用的切口一样被整形,以便分离移相器对。所述形状包括一个在顶部的实质方形的凹口,它与以方形化形式结束的直颈以45度角的偏差相交。注意在方形凹口和直颈之间的角度306。在一个实施例中,这个角度是135度。切口300的各个边的大小依赖于处理和设计规则。例如,边长度302涉及用于处理的最小边长度——满足掩模制造要求。在一个实施例中,边长度302是最小边长度的倍数,其中r>0.0。在这个示例中,r=1.0。类似地,边长度304类似地依赖于最小边长度,诸如最小边长度的倍数r`>0.0。在这个示例中,
Figure A0281155100122
颈的宽度308依赖于最小边分离以及处理的平版印刷特性,诸如通过倍数r``>0.0。更具体而言,宽度308必须足够使得修整清除在与切口相邻的交替移相器之间剩余的相位人为因素。
边界
继续到图4,对于具有端盖404的图形400示出了所期望的相位边界。边界402被示出为粗的虚线。可以看出,这个边界可以通过在图形形状上的增长操作——除了端盖404存在的位置——来被建立。应当注意,端盖404的高度应当与最小边长度有关,诸如0.8X、1.0X、1.1X,更一般而言是rX,r>=0.0。在一些实施例中,端盖区域是直线,导致通过图形400的上边的平坦边界。这反映出在下列中的差别:是否移相器或修整用于限定端盖,在相邻图形上的多少相位区域需要被减少。更具体而言,查看与图形400的端盖404相邻的图形410,其中用于图形400的移相器被包括在边界402内,降低在图形410附近的边界的需要将小于如果用于图形400的移相器向端盖404的顶部延伸的情况。因此,端盖的处理代表布局设计的折中。在一个实施例中,优选的是使用移相器来限定端盖,因此边界在端盖处是平坦的。
在另一个实施例中,参照描述某些端盖情况应当如何被处理的一个或多个规则来逐个情况地确定端盖处理。例如,一个规则可能指定,如果没有图形接近端盖,则使用平坦的边界。但是,在存在接近的图形的情况下,如同图4中的图形410的情况一样,则使用修整层来限定在端盖周围的区域。在其他的实施例中,使用两种可能性在布局的区域上执行模拟,并且选择导致较好结果的配置。
边界402应当被设置在用于再现图形400的优选的移相器宽度。例如,如果图形400具有Xnm(纳米)的临界尺寸(CD),并且对于具有给定的平版印刷处理(例如具体的光波长、相关性、保护层特征等)的Xnm的临界尺寸的优选的移相器宽度是Ynm,则可以将边界布置在距离图形400的边Ynm处。例如,对于248nm的波长的平版印刷处理,优选的移相器宽度可以是150nm-300nm。可以从在多种条件下的测试图案模拟和测量来确定优选的宽度。
参照图5来考虑处理关于相邻图形和端盖的边界的另外的方式。具体上,图5示出了分别具有边界502和边界512的图形500和图形510。在图形500上的端盖504被示出。可以看出,在边界502和边界512内的区域重叠。同样示出的是与图形510相关联的最小边界514(粗的点划线)。最小边界514表示用于限定图形510的最小移相器宽度。在端盖504的任何一边上示出了切口保护区域520(查看的图案)。这个区域包括从边界502的上边的最小分离(例如在图5中的垂直方向)。在其他的方向上(诸如在图5的水平方向上)也足够宽,来允许切口诸如边界502的宽度。但是,按照最小边界514必须被包括的任何区域被取出切口保护区域,如从最小边界514的切口保护520的端部看出,以便保证具有足够的移相器宽度来限定图形510。因此,切口保护520保证有足够的空间来允许向端盖504的右部(或左部)的直线切口,同时也允许使用相移来限定图形510。
移相器大小和形状
转向图6,考虑基本的移相器形状。具体上,图形600被示出,具有被布置在与图形相邻的相关联的移相器610。移相器610在此还没有被分配相位。在此,移相器610是矩形,并且在矩形的“顶部”具有一个梯形。梯形部分的边是45度以容纳切口。但是,可以使用更一般的符合任何设计规则的角度。移相器形状的另一个方面是它允许相邻的切口保持打开,即使当移相器直接邻接切口的底部(参见图22的讨论)。从邻接图形600的移相器610的底部到移相器的顶部的方向被称为(移相器)宽度,因为它是用于控制图形600的临界尺寸(CD)的相关尺寸。另外,对于较小的移相器,只要移相器满足最小宽度要求,则可以省略梯形部分。
移相器610已经被定位在沿着邻接图形600的边,以便在移相器的端部和下一个角——或者在这种情况下为边——之间已经保持最小的距离d1。最小距离d1应当具有足够的大小来允许切口。在一个实施例中,这个距离对方程1的内角到外角一般形式不同。
内角 ( 1 + 2 / 2 ) dim
外角 ( 2 / 2 ) dim - - - ( 1 )
其中dim是所允许的最小尺寸。更一般而言,所述形式是最小尺寸的倍数r>0.0。
类似地,移相器610首先被布置了以最小可允许移相器宽度d2的矩形部分。(这是沿着从移相器的基部向梯形区域的基部的轴在图6中的垂直方向)这个最小移相器宽度是从诸如最小的尺寸的设计规则参数得到的。从平版印刷的角度而言,这可能不是与其他的移相器(图6中未示出)和修整层(也未示出)结合来限定图形(例如图形600)的足够大小。在一个λ=248nm的处理中,d2是0.06微米。
而且,可以在图6中看出,最大化作为移相器610的开始长度的移相器长度d3是有益的,所述开始长度被示出为沿着图6的移相器610的上边的长度。当使用最小宽度d2但是最大化d3时,移相器的梯形部分一般占优势,如图6所示。而且,这个移相器布置建立了所期望的切口位置。在内角上,仅仅图1中所示的单个切口是可以获得的。在外角上,移相器610的形状允许切口出自任何角度,包括图2所示的45度角。更具体而言,暂时转向图10,其中以移相器1002和移相器1004来示出图形1000的外角,箭头示出外角切口可以根据移相器的定位被布置在任何角度上。也注意移相器610已经在总宽度上被最大化,以便接触边界(粗虚线)。在一些情况下,不可能在保持梯形形状的同时扩展移相器以达到边界,在这种情况下,图11-13所示的移相器形状可以被适当使用。
转向图7,在附图中作为布局的一部分的图形720和图形700与移相器730和移相器710一起被分别示出。移相器710和移相器730接近。在此,在各个移相器之间的分离小于最小分离d4。在一些实施例中,d4对应于最小分离设计规则和/或一个或多个与最小分离相关联的平版印刷参数。在本发明的一些实施例中,移相器如图8所示被合并,其中移相器710和移相器730被合并为移相器810,形状如图所示。在一些实施例中,也可能需要执行凹口填充,如结合图9所示,以便例如保持符合设计规则。
图9图解了在图7中发现的类似的配置,但是在此,两个原始移相器,即分别与图形720和图形900邻近的移相器920和移相器910彼此邻接并且剩余凹口,即凹口930和凹口932。本发明的一些实施例合并移相器和填充这样的凹口,如虚线所示。被填充的凹口的宽度对应于这样的长度,在所述长度上,在一些实施例中两个移相器小于或等于d4地分离。
移相器的重新整形
转向图11-13,将考虑按照本发明的一个实施例、在布局的处理期间对于如图6所述布置的移相器的重新整形。图11示出了图形1100、一个接触着陆盘,并且示出了两个切口,如虚线所示的切口1104和切口1106。(为了说明清楚,其他的切口被省略。)切口的外边也示出了边界或优选的移相器宽度将落在何处。(仅仅由图11中的粗虚线所强调。)可以从图11中看出,移相器1102被以最小宽度、长度布置,具有足够的空间来容纳切口1104和切口1106。但是,如果梯形的边被保持在45度角,则在保持图6-9所示的形状的同时,移相器不能将整个的移相器宽度填充到边界。
在布局的处理期间,如结合图25将更全面地所述的,移相器可以在大小上被提高到最大的宽度,如图12所示。在此,移相器1202被示出。在一个实施例中,仅仅当边界邻接布局的场时才执行图12的重新整形。而且,适当的是,在移相器和切口之间的围绕区域的一个或两者可以被并入到移相器中。这适合的情况将结合图25而更详细地被说明。图13示出了扩展为下列的移相器:三个分离的移相器,移相器1302、移相器1304和移相器1306。在最后的输出布局中,这些将具有相同的相位,并且如果适当的话可以被并入表示整个移相器的单个多边形中。也应当注意,三个移相器的组合形状类似于图6中的移相器的形状,图6中的移相器旋转以便梯形部分邻近原始的图形。
成本函数
转向图14-17,现在更详细地考虑由本发明的实施例使用的成本函数。成本函数可以用于说明接受特定配置的相对“差”(或“好”,这依赖于如何形成所述函数)。为了成本函数的目的,冲突是在布局的相位层上的移相器的配置,该配置将引起(期望的)图形或者全部或者部分地不能分解。除了降低冲突,成本函数可以用于使得本发明的实施例根据两种选择的相对成本而相对于一个优选另一个。将结合图25更详细地说明在设计相位层中的成本函数的使用。
图14图解了通过重叠相同的移相器而引起的冲突。具体上,在图14中,由具有相同相位的移相器1402和移相器1404来部分围绕图形1400。两个移相器被分离距离1420,诸如图形1400的宽度。两个移相器重叠的区域是重叠1410。一种表达允许这样的相位冲突的成本的方式是方程2的一般形式的公式。
Figure A0281155100161
其中,按照用于直线移相器冲突的一个实施例r=1.0,重叠是相位冲突长度的测量(诸如重叠1410),距离是移相器相距多远(诸如距离1420),dim是用于所述设计的最小图形,ε是最小的网格大小,r>0.0是依赖于实现的比率。因此,如果移相器1402和移相器1404是相同的相位和长度,在所述长度上它们的重叠较大,则允许冲突被保留在所述布局中的成本较高。
两个边的情况具有两种基本的形式:图15的内角和图16的外角,并且是指内角或外角。在两个边的情况中,本发明的一些实施例优选避免切割相位区域。因此,在这样的实施例中,成本函数被设计来将较大的成本与划分(部分限定图形1500的)移相器1502和移相器1504相关联,与具有单个的大(相同相位的)移相器相反。对于图16和移相器1602和移相器1604而言,也具有同样的目标。
更具体而言,可以使用方程3的一般形式的方程:
r 1 min ( d 01 , d 12 ) - - - ( 3 )
对于内角或外角的计算,d01是两个边之一的长度,d12是另一个的长度,并且r>0.0。返回图15,距离1520和距离1530将分别对应于d01和d12。类似地,在图16中,距离1620和距离1630分别对应于d01和d12。所使用的比率r依赖于实现方式。按照一个实施例,对于外角r=16.0,对于内角r=6.0。
三个边的情况通过图17被说明,并且发生在当存在彼此接近的内角和外角的时候,诸如“楼梯”台阶。图形1700具有这样的边,它具有距离1720,按照结合图6上述的参数,这个距离不够允许布置移相器形状。优选的是向所有三个边分配相同的相位,诸如具有单个相邻的移相器。可以使用方程4的一般形式的成本方程:
r 1 d 12 - - - ( 4 )
其中r>0.0,d12对应于短边的长度,诸如图17中的距离1720。所使用的比率r依赖于实现方式。按照一个实施例,r=5.0。
另外,本发明的一些实施例禁止用于小移相器区域的成本函数。以图18的情况为例,其中两个小移相器,即移相器1800和移相器1810接近。这样的小移相器可能难于在掩模中制造,或者可能期望使它们被组合为单个更大的移相器中。这样的成本函数可以具有方程5的一般形式:
r ( 1 a 1 + 1 a 2 ) - - - ( 5 )
其中“a1”是在当前移相器的给定距离内的第一移相器的几何面积,所述给定距离例如n个纳米,“a2”是当前(小)移相器的面积。例如,如果移相器1800是当前的移相器,则它的面积将由a2给出,而移相器1810的面积将由a1给出。在一个实施例中,r=0.07。如上所述,可以计算在给定距离内的所有移相器的成本,并且/或者r的值也可以随着距离变化,诸如远的移相器使用较低的r值。
而且,虽然成本函数被示出与单个比率r有关,事实上,可以使用多个比率。例如,在一个实施例中,可以根据方程的其他元素来选择r的值,诸如,如果距离>120nm,则对于外角r=8.0,但是如果距离>240nm,则r=4.0等。可以使用在如果当根据对在较大距离的冲突的下降处罚来计算成本和/或进一步调制相对成本时、不使用特定的距离/面积去掉(cutoff)的情况下。在其他的实施例中,邻近的图形区域的大小与r的值相关。例如,如果切口接触较大的区域,诸如接触着陆盘,则可能比如果所述切口接触较小的区域的情况更期望允许该切口在那个位置,所述较小的区域诸如T交叉。例如,考虑邻近大多晶硅区域的图18中的切口位置1840和邻近较小多晶硅区域的切口位置1940。因此,在一些实施例中,用于大区域的r的值可能小于用于较小的邻近区域的r的值,因为在较大的区域可以用OPC更容易地校正相位冲突。
本发明的其他实施例在限定和选择适当的成本函数中使用来自多个层的信息。暂时转向图21,它示出了布局2100,如果小矩形面积(例如图形2110的端部或图形2120的端部)被确定为接触着陆盘,则可以选择不同的成本函数。按照本发明的一个实施例,当检测接触着陆盘时,存在由成本函数的形成来表达的一个优选,即使用最大数量的切口来改善区域的印刷。其他的示例包括避免邻近限定晶体管的扩散区域的切口,诸如在T结点等(见图19,其中扩散1910形成具有图形1900的栅极,并且指示了切割位置1940)。一些其他的规则类型可能包括经由层金属层交互检测来保证电连接性以及对于局部的相互连接-多晶硅交互。
最后,在下面详细说明的图25的处理期间,具体而言在步骤2540和2545期间,可以由本发明的实施例使用成本函数。
分支和界限
将提供对于分支界限算法的简短讨论,因为本发明的一些实施例使用它们来解决相位分配问题。存在多种公知的分支界限算法。在一个实施例中,使用来自加利福尼亚的Cadabra Design Automation(San Jose的数字技术公司)的abraCAD(TM)软件中的分支界限算法。
可以通过查看从树中的2n个可能路径选择单个路径的问题来对于分支界限建立相位分配问题,其中n是被处理用于相位分配的、给定的布局或布局区域中的移相器的数量。可以对一个或多个移相器提供初始的相位分配,以开始处理和提供初始的成本。解算机诸如通过消除看起来导致高成本的路径,来在约束搜索空间的同时搜索解空间。这允许导致低成本的解空间的连续的分支(搜索)部分。
停止点可以是用户选择的:对于给定的时段,运行直到最小地被达到、低于门限的相位分配成本,然后选择在那个点发现的最低成本等。另外,有益的是,如果可以获得足够的计算资源,则一般可以并行地执行分支和界限。
或者,可以使用基于图形的算法来利用加权的图形边界和图形着色算法适当地解决分配问题。
现在更详细地考虑限定相位层和互补修整层的处理。
处理流程
转向图20,示出了用于准备一个布局的处理流程。图20的处理可以与图25的处理结合来用于设计相位层和修整层,以实质地使用相移来限定布局的图案。结果产生的布局可以用于限定相移掩模和对应的修整掩模,对应的修整掩模继而可以用于平版印刷处理中来限定集成电路。
在步骤2000,处理开始,确定最大的移相器区域。这简单地是优选的移相器大小,诸如自要限定的结构的给定距离n nm。如上参照图4-5所述,这可以在识别端盖后被计算。对于一个采样λ=248nm的处理,优选的移相器区域是150-300nm。n的特定值可以从模拟和/或测试掩模曝光来被确定,并且将依赖于平版印刷处理、设计和布局。
转向图21,布局2100被示出包括两个图形,即图形2110和图形2120。图21示出了在已经识别了端盖、即端盖2112和2122后的布局。然后,在图22中,布局2200被示出包括布局2100和边界2230,用于限定最大或优选的移相器宽度,以在限定图形中使用粗的虚线。
接着,在步骤2005,可以计算几个中间值和/或形状来用于以后的使用。在一些实施例中,这些值和/或形状仅在需要时被计算。下面的值和/或形状被按照一个实施例预先计算:
●非场=移相器形状+原始布局
●场=在边界内的区域-非场
这些值和/或形状可以随后被更容易地用于后续的步骤中。类似地,可以识别非临界区域的位置。例如,可以识别所有的最小大小的区域,诸如线弯曲(L的角)、线的交叉(T)和其他的非最小宽度图形;所有这些可以被作为非临界的。
接着,在步骤2010,确定来自场的切口的位置。这参照图23容易明白,其中布局2300被示出包括在边界2230的每个角、以预定切口形状从边界2230向内向场的切口。可以看出,切口的一些位置将重叠图形,诸如靠近端盖。其他的切口、诸如切口2310是显著的,因为所述切口仅仅因为线段如何被处理而存在,并且由步骤2015不产生切口。其他类似的示例包括切口2312和切口2314。相反,多个其他切口、诸如切口2316出现在边界的拐角和图形的拐角。因此,也在步骤2015发现切口2316。
在步骤2015,处理继续,识别诸如从角图形向边界的角切口形状。这被示出在图24中,包括布局2400。在图24中,已经使得边界边沿较细以强调由图形的角来确定切口位置。而且,与图23相比较,发现几个另外的切口位置,诸如切口2410。而且,像在步骤2010中一样,切口形状是按照图3中所述的形状。可以并行进行步骤2010和步骤2015,彼此不按照顺序,和/或组合为单个的步骤。
另外,在一些实施例中,沿着图形的非临界部分、诸如图19中的T的背面(未示出)来计算可能的切口。在一个实施例中,可以与在图20的处理的步骤2005的非临界区域的确定相结合来计算这些切口位置。如果选择了那个选项,则对于每个边沿,可以计算以非临界区域的中间为中心的最小宽度的切口,以用于下面用作图20的附加步骤(未示出)。
如上所述,图20的处理实际上是预备的。在一些实施例中,整个处理被省略,并且在需要的时候在图25的处理期间计算值。在完成图20的处理时,图25的处理随后开始。从概念上来讲,在图25的处理的开始处,被操作的布局是图21所示的布局,并且在图20的处理期间计算的所有的值被保留在例如布局的外层(extra layer)、存储器等中。
图25的处理在步骤2520开始,初始布置移相器形状。为了说明,几个切割位置被示出为虚线。在一个实施例中,按照图6所示的基本形状来布置移相器。移相器形状被沿着诸如在图26中的布局2600的布局的每个边布置。首先转向移相器2610,它被布置在邻接邻近的图形的边沿。在遵守到边沿的距离的限制d1的同时,移相器大小被最大化(见图6)。可以看出,如果诸如移相器2610的移相器不能被扩展到优选的宽度,则可以使用图11-13所示的扩展手段。另外,如果在区域(如移相器2614的左手侧)中存在两个切口,则移相器将保证两者都保持打开(这个效果在用于内角和外角的值d1中可能是隐含的)。
而且,注意图26未示出诸如移相器2612和移相器2614的移相器的合并。这可以作为步骤2520和/或步骤2525的一部分。另外,如上所述,移相器形状被设计来允许切口。这由例如移相器2620示出在图26中。在此,移相器距离邻近的移相器很近,如在区域2625中所示(被示出为虚线圆),但是移相器2620的梯形部分的角度允许切口。类似地,外角允许从所有角的如图10的切口。
处理随后在步骤2525继续,填充空间(open space)和合并移相器。移相器合并和凹口填充在上面参照图7-9被说明,这个处理可以发生在这个步骤(或它可以已经被执行为步骤2520的一部分)。例如,在这个步骤,移相器2612和移相器2614可以被合并,并且填充凹口,以便形成图27的布局2700中所示的移相器2714。另外,诸如靠近端盖的空间可以被去除,如图27中所示,其中先前的邻近移相器2620的空间现在被填充(例如被填充的空间2725)。更一般而言,如果从图27所示的视图去除切口并且考虑每个空间,则可以最好地明白该处理。以空间2730为例。可以看出,空间接触三个不同的移相器。这使得空间成为用于在这个步骤填充的不适合的候选者。要求是,空间接触仅仅一个移相器或仅仅一个非临界形状。
在图27中,邻近移相器的其他空间也已经被填充(附图标号被省略)。另外,虽然被填充的空间被示出为图27中的不同的三角多边形,依赖于由布局说明格式支持的格式,移相器形状可以形成为单个或多个多边形(参见例如用于在图28中的移相器2620和被填充的空间2725的单个多边形)。
在步骤2530,处理继续,使用45度切口进行填充。这涉及填充移相器,例如图12所示。但是,不期望简单地填充所有的角。在一个实施例中,用于确定是否空间被填充的测试是:(i)被填充的区域保持符合设计规则的吗,(ii)被扩展的移相器接触两个非临界区域(场或非临界图形)吗。可以在这个步骤容易地计算相关的非临界图形。非临界图形包括不邻接移相器和场的原始布局的那些部分。可以在图28的布局2800中看出在步骤2530提供的清除,其中已经填充了多个45度的移相器,例如填充2810、填充2812和填充2814。但是,注意区域2820、区域2822和区域2824不被填充。在区域2822和区域2824的情况下,应该已经发生了移相器合并。在区域2820的情况下,区域邻接两个切口,因此它被保持打开。更具体而言,在一些实施例中,如果区域接触一个切口、至多一个移相器、场和原始布局的至多两个角,则移相器被扩展。
接着,在步骤2535,处理循环上述步骤(2525-2530)直到处理完成,然后在步骤2540继续。停止标准可以包括:是否通过所述循环在前一个过程期间对移相器形状进行改变、固定数量的重复、其他的停止标准和/或上述的组合,例如循环至多5次,但是一旦不进行改变则停止。
可以改变步骤2520-2535的具体中断和组成部分;但是,在步骤2540已经开始的时间,应当以实际最大的尺寸(宽度、长度、被填充的空间等)建立移相器形状。这是因为步骤2540-2565主要分配相位而不是重新整形和/或重新限定移相器。
在步骤2540,处理继续,确定相位相关性和计算成本函数。如上结合图14-19所述,成本函数描述允许对不同移相器的特定类型进行相位分配的相对差(或好,依赖于形成)。如上所述,成本函数可以是层敏感的,对于不同的交互距离等具有不同的形成等。注意,为了在处理成本上提供有益的降低,布局可以被编组为小区域或簇,用于在图25的整个过程中的处理。编簇的益处在步骤2545期间是最为显然的,例如如果分支界限被使用,则布局的一部分的n的值将小于对于整个布局的n的值。在一个实施例中,簇包括在单个边界多边形内的布局的区域,因此单个布局可能具有几百或几千的簇。
在步骤2545,执行相位分配。按照一个实施例,使用一种分支界和限算法,见上。在处理中,确定将实际使用的具体切口。例如,如果两个移相器被切口分离、但是被分配了相同的相位,则它们最终可以被合并。转向图29,图28的布局被示出为具有初始相位分配的布局2900。
接着,在步骤2550,移相器可以被扩大,并且切口可以被填充。在一个实施例中,这是通过将原始布局向边界增长并且然后计算空间来进行的。如果给定的开放区域接触全部一个相位的移相器,则那个区域可以被填充那个相位。相反,例如,区域2910(接触两个不同相位的移相器)与区域2912(接触两个相同相位的移相器)。如果适当的话,则可以使用其他的算法来识别开放的区域或空间,它们可以按照这个步骤被填充。
步骤2550的结果被示出在图30中,其中布局3000示出移相器已经被放大来填充切口空间。如上所述,区域2910未被这个步骤填充,因为邻近的移相器的相位不同。
在步骤2560,处理继续,去除小移相器。这可以基于预定的大小标准。对于一些布局,这将导致当分别在步骤2570和2580处理继续时可以以主要或次要相位填充的空间。示例布局没有任何移相器要在步骤2560被去除,因此布局不被步骤2560修改。
接着,在步骤2570,发生进一步的移相器的精制。这包括以接合区域的主要相位大量填充切口。暂时转向图31的布局3100,移相器3110和移相器3120限定类似于在其他布局中所看见的图形2120的图形3160;但是由于在布局3100中没有图形2110,因此在图31中在图形3160的大区域周围存在移相器。布局3100已经按照图20的处理和图25的处理被处理。在步骤2550之后,移相器3120和移相器3110的被示出的移相器形状已经被建立。在步骤2560,大量填充3130,并且将被从空间转换为移相器。使得移相器3110的相位成为在切口3150的切割区域中的主要相位的决定可以基于多个因素:围绕移相器的总面积和相位、邻接空间的移相器的相对边长度等。在此,移相器3110的相位例如从邻接先前的空间的边长度被确定为主要的。
可以在图31中看出,选择主要相位的一个效果可以是确定诸如切口3150的结果切口的位置。在图31中,切口3150被垂直地定向,并且邻接移相器3120。但是如果移相器3120已经被发现具有主要相位,则结果切口会已经被水平定向并邻近移相器3110。
作为步骤2570的一部分,可以校正在步骤2570的大量填充期间建立的任何最小间隔或最小边长度损害(violation)(在图31中未示出)。转向图32,示出了以与图31的布局的类似方式处理的一个简单布局的一部分。在图32中,图形3200和图形3210具有布置在图形周围的移相器3220、移相器3230和移相器3240,以限定图形。在步骤2570,移相器3250和移相器3260在以主要相位大量填充期间被增加。这剩余一个尖锐的角,它在邻接切口的移相器3250上不符合设计规则。在步骤2560期间,这个角可以被去除,如图33的移相器3330所示。但是,这个去除继而使得开口大于在顶部绝对需要的、即大于在移相器之间的最小分离。
在步骤2580期间,次要相位可以用于通过使用次要相位填充空间、因此增加了如图33所示的移相器3550,而使得在移相器3330和移相器3340之间的切口开口为全部中的最小允许分离。像在步骤2570中一样,可以在填充后校正间隔和边长度损害。
查看图31-33,可以看出符合设计规则的切口形状较为复杂,并且可能带来对于掩模制造、查看等的小困难。因此,本发明的一些实施例包括在图25的处理中的步骤(未示出),用于方形化移相器形状。这将导致在图34中所示的较直的切口,其中图32的布局已经被方形化(方形化3410和方形化3420),并且随后进行步骤2470,导致大量填充3430和大量填充3440。还注意,步骤2580将不导致任何对于图34的布局的改变,因为没有附加的空间要填充。也注意,得出的切口容易制造。
更具体而言,方形化(square off)步骤可以发生在相位分配之后得任意时间,在一个实施例中,发生在步骤2560和步骤2570之间。在一个实施例中,用于方形化移相器的标准是要加回的方形化部分既不是(i)在预定的分离内接触或接近不同相位的移相器,也不是(ii)与任何其他的方形化部分重叠。而且所述方形化可以包括用于图12所示的类型的移相器的两种可能的方形化,诸如移相器1202。具体上,一个方形化可以使得梯形区域成为矩形,并且同时不改变顶部。而且,顶部可以随后在先前的梯形部分中进行填充而被独立地方形化。这种类型的双方形化可以在图35中的切口3510上被看到,其中为了说明目的,方形化部分被示出为一个独立的移相器形状。
对于图30的布局的步骤2560和步骤2570的结果被示出为图35中的布局3500(注意使用了上述的方形化过程)。注意诸如方形化3530的在切口3510周围的移相器的方形化后随以主要相位的填充,即填充主要相位3510。处理随后继续到步骤2580,其中重复大量填充;但是这一次,在确定填充那个区域中使用次要相位而不是主要相位。在其他方面,步骤2580与步骤2570相同。在所示的示例布局中,在步骤2580不发生附加的填充。
在此,按照本发明的一些实施例,布局的处理完成。
可以从相位层得到修整布局或层。这在图36中对于图35的布局被示出,由布局3600中的修整3610示出(注意以在背景中示出的虚线轮廓和相位层来示出了原始图形的轮廓以作为参考)。在一个实施例中,这可以是基于移相器形状+通过轻微的收缩的原始布局的简单的几何计算,所述收缩诸如0.02微米,然后加回原始布局。收缩的数量可以基于给定的处理被确定,给定的处理包括对于掩模未对准、曝光条件等的足够容差。例如,通过对于相位和修整层使用不同的剂量,在修整层中的开口的大小可以小于用于清除相位人为因素所可以接受的。参见例如2001年10月5日提交的、发明人为ChristophePierrat等的、题目为“Exposure Control For Phase Shifting PhotolithographicMasks(用于相移光刻掩模的曝光控制)”的美国专利申请第09/972,428号。
转向图37,用于相移掩模的完整布局3700被示出,具有作为透光区域的移相器(移相器3710、移相器3720和移相器3730)和在掩模上的其他位置的不透明保护材料(例如铬)。为了说明,原始图形的轮廓被示出为虚线轮廓。如上所述,移相器3710可以在包括掩模说明的GDS-II输出文件的一个层中,而移相器3720和移相器3730在另一个层中(例如在一个层中为0,在另一个中为180)。另外,但是未示出,切口可以是连续的相位和/或多相位的透光区域,诸如逐渐的从0到180,切口中90,切口中60和120,以及/或者一些其他的组合。图38图解了用于示出修整3610的互补修整掩模的完整修整布局3800。另外,如结合图2所原始所述的,有可能在外角上使用对角的而不是凹口的开口,所述外角被示出为用于候选的角3810的虚线。
而且,可能需要和/或期望一些其他的后处理来用于将布局符合设计和掩模制造规则。例如,转向图37和图38的布局,在邻近切口3510的区域的移相器和修整层两者中存在极短的边(见图35)。可以通过沿着与那个短边垂直的边扩展修整和移相器的宽度以去除短边,来去除这个边,在图38中仅仅在修整层上被示出为用于后处理的边3820的虚线。
代表性的替代实施例
另外,虽然说明已经主要着重于在IC内限定多晶硅、或“多(聚)(poly)”的示例,但是可以使用相移来限定其他的材料层,诸如互连、金属等。
在一些实施例中,由中间和最后的处理步骤建立的不同形状被保持在单个数据文件的不同层中。例如,如果使用GDS-II流格式,则原始的布局可以被保持在第一层中,0度的移相器被保持在第二层中,180度的移相器被保持在第三层中,修整层被保持在第四层中。在其他的实施例中,多个数据文件用于分离相关的信息。另外,可以在附图中看出,中间处理步骤的结果可以被输出和查看,以便更好地明白对于给定布局的移相器整形和分配处理。
在一些实施例中,结果的布局包括使用相移限定的至少下列之一的布局:
●在布局中的一个材料层中的非存储部分的80%;
●在一个材料层中的平面布置图的一部分的80%;
●在给定区域中的单元的80%;
●一个材料层的90%;
●一个材料层的95%;
●一个材料层的99%;
●一个材料层的100%;
●在一个材料层中的芯片(如ALU)的功能单元中的100%;
●在设计的关键路径中的材料层中的图形的100%;
●在高于或低于某个尺寸的材料层中的图形的100%,例如具有50μm<CD<100μm的临界尺寸的所有图形;
●在材料层中的所有内容,除了由于不能解决的相位冲突而导致不能相移的那些图形之外;
●除了测试结构外在材料层中的所有内容;
●所有非伪(non-dummy)图形的100%,例如提供结构支持以用于处理目的的图形和在材料层中的非电功能性图形。
而且,应当明白,即使当使用相移掩模来实质地限定图形时(例如图31的布局3100中的图形3160),也通过互补掩模来限定在切口开口和端盖处的图形部分。因此,考虑使用相移(或使用“相移掩模”)来限定诸如图形3160的图形。
本发明的实施例可以包括按照根据本发明的实施例限定的布局制造的掩模和/或掩模组。例如,图37和图38的布局可以由诸如来自加利福尼亚SanJose的Numerical Technologies company(数字技术公司),TranscriptionEnterprises,Inc.公司的CATS(TM)的掩模数据准备软件来处理,以便生产适合于由掩模写入和制造机器使用的格式的掩模数据文件。本发明的实施例包括完成的集成电路,包括由从按照本发明的实施例限定的布局构造的掩模来限定的材料层。
本发明的实施例包括一种制造集成电路的材料层的方法。在这样的实施例中使用的一种晶片制造处理包括:向晶片的上表面施加光致抗蚀剂层;烘烤所述光致抗蚀剂层;将第一掩模定位在光致抗蚀剂层上;通过第一掩模对光致抗蚀剂层曝光;将第二掩模定位在光致抗蚀剂层上;通过第二掩模曝光该光致抗蚀剂层;烘烤所述晶片;冲洗该光致抗蚀剂层;化学蚀刻或离子注入;去除光致抗蚀剂层。可以类似地限定另外的材料层。第一和第二掩模是从上述的布局建立的相移掩模和互补掩模。例如第一掩模可以是从图37的布局3700构造的掩模,第二掩模可以是从图38的布局3800构造的掩模。掩模曝光顺序可以按照本发明的一个实施例而被反转,诸如先曝光互补掩模,然后是相移掩模。
本发明的一些实施例包括用于执行图17的处理的计算机程序。在一些实施例中,使用来自加利福尼亚San Jose的Cadabra Design Automation,Numerical Technologies company(数字技术公司)生产的abraCAD(TM)软件来实现该处理。在一个实施例中,使用在abraCAD(TM)软件内的AL语言程序来描述所述处理。在一些实施例中,计算机程序被存储在计算机可读的介质中,诸如CD-ROM、DVD等。在其他的实施例中,计算机程序被实现为电磁载波和/或计算机数据信号。例如,电磁载波和/或计算机数据信号可以包括通过网络被存取的程序。
在此使用的术语平版印刷和/或光刻表示这样的处理,其中包括使用可视的、紫外线的、深紫外线的、极深紫外线的、X射线的、电子束的和/或其他的辐射源来用于平版印刷的目的。
结论
本发明实施例的上述说明已经被提供用于图解和说明的目的。所述说明不意欲是穷尽或将本发明限制为所公开的准确形式。许多改进和变化将是明显的。实施例被选择和说明以便最好地解释本发明的原理和它的实际应用,因此使得其他人明白本发明适合于所考虑的特定用途的不同实施例和不同的修改。本发明的范围意欲被所附的权利要求所限定。

Claims (32)

1.一种用于制造具有材料层的集成电路的方法,所述层由布局描述,其中使用相移来限定几乎所有的材料层,所述方法包括:
在要使用相移限定的布局中识别多个图形,多个图形的每个包括多个边;
将多个移相器形状布置在接近多个图形的各边,其中多个图形包括具有第一边和第二边的第一图形,所述第一边与第二边接合,其中多个移相器形状包括布置在第一边上的第一移相器形状和布置在第二边上的第二移相器形状,第一移相器形状和第二移相器形状分开最小的距离;
按照相位相关性和建立多个移相器的成本向多个移相器形状分配相位;并
精制该多个移相器。
2.按照权利要求1的方法,其中布置多个移相器形状还包括:限定最大的移相器区域,所述最大移相器区域围绕布局中的多个图形,所述最大移相器区域对应于在要布置多个移相器形状的布局上的位置。
3.按照权利要求1的方法,其中所述第一移相器形状和第二移相器形状分割最小距离还包括:布置第一移相器形状和第二移相器形状,以便允许在第一移相器形状和第二移相器形状之间的切口。
4.按照权利要求1的方法,其中所述分配还包括:使用多个用于说明接受特定的相位分配的相对质量的成本函数,所述多个成本函数包括下列的一个或多个:内角成本函数、外角成本函数、三边成本函数、小移相器区域成本函数、相位冲突成本函数,和多层成本函数。
5.按照权利要求1的方法,其中所述精制还包括下列的一个或多个:
合并在多个移相器中具有相同相位的相邻的移相器;
通过将角方形化而扩展在多个移相器中的移相器;
通过以主要或次要相位填充在相邻的移相器之间的空间而扩展在多个移相器中的移相器;和
调整移相器形状以符合设计规则检查。
6.按照权利要求1的方法,还包括:从多个图形和多个移相器限定多个修整形状。
7.按照权利要求6的方法,还包括:
从多个移相器产生第一掩模数据文件;和
从多个修整形状产生第二掩模数据文件。
8.按照权利要求1的方法,其中所述布置还包括:使用多个移相器形状的初始移相器形状,所述初始移相器形状包括叠加在矩形顶部的梯形,其中所述矩形部分与图形边缘直接邻接。
9.按照权利要求1的方法,其中使用相移限定几乎所有材料层还包括下列的一个或多个:用多个移相器限定该层的非存储器部分的至少80%;用多个相位移相器限定该布局中的平面布置图的一部分的至少80%;用多个移相器限定该布局的至少90%;用多个移相器限定该布局的临界路径中的所有图形;用多个移相器限定在该布局中的所有图形,除了由于相位冲突而导致不相移的那些图形之外;用多个移相器限定除了测试结构之外的该布局中的全部内容;和用多个移相器限定除了伪结构之外的该布局中的全部内容。
10.一种以电磁波形式实现的计算机数据信号,用于产生光刻掩模的计算机可读限定,限定在使用光刻掩模形成的层中的目标图案,所述计算机数据信号包括:
源代码段,用于识别在要使用相移限定的目标图案中的多个图形,所述多个图形的每个包括多个边;
源代码段,用于将多个移相器形状布置在光刻掩模的计算机可读限定中,所述多个移相器形状被布置得靠近多个图形的边,其中所述多个图形包括具有第一边和第二边的第一图形,所述第一边与第二边接合,其中多个移相器形状包括布置在第一边上的第一移相器形状和布置在第二边上的第二移相器形状,第一移相器形状和第二移相器形状分开最小的距离;
源代码段,用于按照相位相关性和建立多个移相器的成本向多个移相器形状分配相位;和
源代码段,用于精制该多个移相器。
11.按照权利要求10的计算机数据信号,其中用于分配相位的源代码段还包括用于分支和界限相位分配的源代码段。
12.按照权利要求10的计算机数据信号,其中用于分配相位的源代码段还包括用于基于图形的相位分配的源代码段。
13.按照权利要求10的计算机数据信号,还包括用于产生第二光刻掩模的计算机可读限定的源代码段,所述第二光刻掩模包括与所述光刻掩模结合使用来限定目标图案的互补掩模,使用目标图案和多个移相器形状来限定第二光刻掩模。
14.按照权利要求13的计算机数据信号,其中第二光刻包括至少下列之一:修整掩模、三色调(tri-tone)掩模、衰减相移掩模和二值掩模。
15.按照权利要求10的计算机数据信号,其中目标图案被表示为第一文件格式的计算机数据信号,和其中所述光刻掩模的计算机可读限定被表示为第二文件格式的计算机数据信号。
16.按照权利要求15的计算机数据信号,其中第一文件格式和第二文件格式是相同的格式。
17.按照权利要求15的计算机数据信号,其中第一文件格式包括GDS-II流格式,和第二文件格式包括以适合用于掩模制造机器中的格式的掩模数据文件。
18.一种用于限定在要使用光刻掩模形成的层中的目标图案的光刻掩模,所述目标图案包括多个图形,所述光刻掩模包括:
暗场掩模,具有相移开口,所述相移开口由下述的处理限定,所述处理包括:
将多个移相器形状布置得靠近多个图形的边,其中所述多个图形包括具有第一边和第二边的第一图形,所述第一边与第二边接合,其中多个移相器形状包括布置在第一边上的第一移相器形状和布置在第二边上的第二移相器形状,第一移相器形状和第二移相器形状分开最小的距离;
按照相位相关性和建立多个移相器的成本向多个移相器形状分配相位;
精制该多个移相器;和
产生所述光刻掩模的计算机可读限定。
19.按照权利要求18的光刻掩模,其中所述布置还包括:布置第一移相器形状和第二移相器形状,以便可以在第一移相器形状和第二移相器形状之间允许切口。
20.按照权利要求19的光刻掩模,其中所述切口包括一个开口,所述开口由一个实质方形的凹口组成,该凹口被以方形化形状结束的直颈以45度角的偏差相交。
21.按照权利要求19的光刻掩模,其中所述切口包括在两个相邻的移相器形状之间的最小掩模制造宽度开口。
22.按照权利要求18的光刻掩模,其中所述目标图案的特征在于下列的一个或多个:用光刻掩模限定该层的非存储器部分的至少80%;用光刻掩模限定该层中的平面布置图的一部分的至少80%;用光刻掩模限定该层的至少90%;用光刻掩模限定该层的临界路径中的所有图形;用光刻掩模限定在该层中的所有图形,除了由于相位冲突而导致不相移的那些图形之外;用光刻掩模限定除了测试结构之外的该层中的全部内容;和用光刻掩模限定除了伪结构之外的该层中的全部内容。
23.一种用于限定在集成电路的材料层中的目标图案的光刻掩模的计算机可读限定的装置,所述目标图案包括多个图形,所述装置包括:
用于限定在目标图案中的多个图形周围的最大移相器区域的部件;
用于在光刻掩模的计算机可读限定中布置移相器形状的部件,所述移相器形状被布置在最大的移相器区域内,以便移相器形状沿着多个图形的边延伸,并且以便在相邻的移相器形状之间剩余空间以允许切口;
用于按照相位的相关性和成本向多个移相器形状分配相位的部件;
用于精制移相器形状的部件;和
用于输出包括多个移相器形状的光刻掩模的计算机可读限定的部件。
24.按照权利要求23的装置,还包括用于从目标图案和多个移相器形状产生互补光刻掩模的计算机可读限定的部件。
25.按照权利要求23的装置,其中用于分配的部件还包括用于计算对于多个移相器形状中的移相器的给定相位分配的成本的部件,所述成本对应于给定相位分配的相对质量。
26.一种产品,包括计算机可读存储介质,其上存储了计算机可读的指令,所述指令用于限定光刻掩模,所述光刻掩模限定使用掩模形成的层中的目标图案,其中所述图案包括多个图形;所述计算机可读指令包括:
第一组指令,用于访问目标图案;
第二组指令,用于限定目标图案中的多个图形周围的最大移相器区域;
第三组指令,用于在光刻掩模的计算机可读限定中布置移相器形状,所述移相器形状被布置在最大的移相器区域内,以便移相器形状沿着多个图形的边延伸,并且以便在相邻的移相器形状之间剩余空间以允许切口;
第四组指令,用于按照相位的相关性和成本向多个移相器形状分配相位;
第五组指令,用于精制移相器形状;和
第六组指令,用于存储光刻掩模的计算机可读限定。
27.按照权利要求26的产品,其中第四组指令还包括一组指令,用于使用多个成本函数来描述接受特定相位分配的相对质量,所述多个成本函数包括下列的一个或多个:内角成本函数、外角成本函数、三边成本函数、小移相器区域成本函数、相位冲突成本函数和多层成本函数。
28.按照权利要求26的产品,其中第四组指令还包括用于执行分支和界限以分配相位的一组指令。
29.按照权利要求26的产品,其中第二组指令还包括一组指令,用于除了在端盖之外增长在多个图形周围的边界,以限定最大的移相器区域。
30.按照权利要求26的产品,其中第二组指令还包括一组指令,用于限定最小移相器区域和端盖切割保护,并且其中限定最大移相器区域解决端盖切割保护。
31.按照权利要求26的产品,其中第二组指令还包括一组指令,用于将多个图形编组为多个组,每个组通过第三、第四和第五组指令经受独立的并行处理。
32.按照权利要求31的产品,其中第二组指令还包括一组用于限定最小移相器区域和端盖切割保护的指令,并且其中限定最大移相器面积保护端盖切割保护。
CNA028115511A 2001-06-08 2002-06-07 相移光刻掩模的设计和布局 Pending CN1524199A (zh)

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
US29678801P 2001-06-08 2001-06-08
US60/296,788 2001-06-08
US30414201P 2001-07-10 2001-07-10
US60/304,142 2001-07-10
US32568901P 2001-09-28 2001-09-28
US60/325,689 2001-09-28
US10/085,759 2002-02-28
US10/085,759 US6787271B2 (en) 2000-07-05 2002-02-28 Design and layout of phase shifting photolithographic masks

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN 200910171747 Division CN101726988B (zh) 2001-06-08 2002-06-07 相移光刻掩模的设计和布局

Publications (1)

Publication Number Publication Date
CN1524199A true CN1524199A (zh) 2004-08-25

Family

ID=27491982

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA028115511A Pending CN1524199A (zh) 2001-06-08 2002-06-07 相移光刻掩模的设计和布局

Country Status (6)

Country Link
US (7) US6787271B2 (zh)
EP (1) EP1393130B1 (zh)
JP (1) JP4351906B2 (zh)
CN (1) CN1524199A (zh)
AU (1) AU2002349082A1 (zh)
WO (1) WO2002101468A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110446980A (zh) * 2017-03-21 2019-11-12 Asml荷兰有限公司 对象识别和比较

Families Citing this family (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7083879B2 (en) 2001-06-08 2006-08-01 Synopsys, Inc. Phase conflict resolution for photolithographic masks
US6787271B2 (en) 2000-07-05 2004-09-07 Numerical Technologies, Inc. Design and layout of phase shifting photolithographic masks
US6866971B2 (en) 2000-09-26 2005-03-15 Synopsys, Inc. Full phase shifting mask in damascene process
US6653026B2 (en) * 2000-12-20 2003-11-25 Numerical Technologies, Inc. Structure and method of correcting proximity effects in a tri-tone attenuated phase-shifting mask
US6852471B2 (en) 2001-06-08 2005-02-08 Numerical Technologies, Inc. Exposure control for phase shifting photolithographic masks
US7178128B2 (en) * 2001-07-13 2007-02-13 Synopsys Inc. Alternating phase shift mask design conflict resolution
US6664009B2 (en) 2001-07-27 2003-12-16 Numerical Technologies, Inc. Method and apparatus for allowing phase conflicts in phase shifting mask and chromeless phase edges
US6738958B2 (en) 2001-09-10 2004-05-18 Numerical Technologies, Inc. Modifying a hierarchical representation of a circuit to process composite gates
US6698007B2 (en) 2001-10-09 2004-02-24 Numerical Technologies, Inc. Method and apparatus for resolving coloring conflicts between phase shifters
US7122281B2 (en) 2002-02-26 2006-10-17 Synopsys, Inc. Critical dimension control using full phase and trim masks
US6605481B1 (en) 2002-03-08 2003-08-12 Numerical Technologies, Inc. Facilitating an adjustable level of phase shifting during an optical lithography process for manufacturing an integrated circuit
EP1349002B1 (en) * 2002-03-25 2006-06-28 ASML MaskTools B.V. Method and apparatus for decomposing semiconductor device patterns into phase and chrome regions for chromeless phase lithography
US6704921B2 (en) 2002-04-03 2004-03-09 Numerical Technologies, Inc. Automated flow in PSM phase assignment
US6875624B2 (en) * 2002-05-08 2005-04-05 Taiwan Semiconductor Manufacturing Co. Ltd. Combined E-beam and optical exposure semiconductor lithography
DE10224953B4 (de) * 2002-06-05 2005-06-16 Infineon Technologies Ag Verfahren zur Beseitigung von Phasenkonfliktzentren bei alternierenden Phasenmasken sowie Verfahren zur Herstellung von alternierenden Phasenmasken
US6785879B2 (en) * 2002-06-11 2004-08-31 Numerical Technologies, Inc. Model-based data conversion
US7302672B2 (en) * 2002-07-12 2007-11-27 Cadence Design Systems, Inc. Method and system for context-specific mask writing
JP2006502422A (ja) * 2002-07-12 2006-01-19 ケイデンス デザイン システムズ インコーポレイテッド コンテクスト特定型のマスク検査のための方法及びシステム
EP1543451A4 (en) * 2002-07-12 2010-11-17 Cadence Design Systems Inc PROCESS AND SYSTEM FOR CONTEX-SPECIFIC MASK WRITING
US6821689B2 (en) 2002-09-16 2004-11-23 Numerical Technologies Using second exposure to assist a PSM exposure in printing a tight space adjacent to large feature
KR100462887B1 (ko) * 2002-10-22 2004-12-17 삼성전자주식회사 필드 게이트 이미지의 폭을 보강하는 위상 에지 위상 변이마스크 및 제조방법
US7594199B2 (en) 2003-01-14 2009-09-22 Asml Masktools B.V. Method of optical proximity correction design for contact hole mask
TWI290262B (en) * 2003-01-14 2007-11-21 Asml Masktools Bv Method and apparatus for providing optical proximity features to a reticle pattern for deep sub-wavelength optical lithography
US7698665B2 (en) * 2003-04-06 2010-04-13 Luminescent Technologies, Inc. Systems, masks, and methods for manufacturable masks using a functional representation of polygon pattern
US7124394B1 (en) * 2003-04-06 2006-10-17 Luminescent Technologies, Inc. Method for time-evolving rectilinear contours representing photo masks
JP4563746B2 (ja) * 2003-06-30 2010-10-13 エーエスエムエル マスクツールズ ビー.ブイ. イメージ・フィールド・マップを利用して補助フィーチャを生成するための、方法、プログラム製品及び装置
US7024638B2 (en) * 2003-07-14 2006-04-04 Cadence Design Systems, Inc. Method for creating patterns for producing integrated circuits
SG109607A1 (en) * 2003-09-05 2005-03-30 Asml Masktools Bv Method and apparatus for performing model based placement of phase-balanced scattering bars for sub-wavelength optical lithography
JP5121117B2 (ja) * 2003-10-31 2013-01-16 エーエスエムエル マスクツールズ ビー.ブイ. 強度プロフィールを最適化する方法及びプログラム
US7232630B2 (en) * 2003-12-11 2007-06-19 Synopsys, Inc Method for printability enhancement of complementary masks
US7506299B2 (en) 2003-12-19 2009-03-17 Asml Holding N.V. Feature optimization using interference mapping lithography
US7269804B2 (en) * 2004-04-02 2007-09-11 Advanced Micro Devices, Inc. System and method for integrated circuit device design and manufacture using optical rule checking to screen resolution enhancement techniques
US7448012B1 (en) 2004-04-21 2008-11-04 Qi-De Qian Methods and system for improving integrated circuit layout
US7475379B2 (en) * 2004-06-23 2009-01-06 International Business Machines Corporation Methods and systems for layout and routing using alternating aperture phase shift masks
US7620930B2 (en) 2004-08-24 2009-11-17 Asml Masktools B.V. Method, program product and apparatus for model based scattering bar placement for enhanced depth of focus in quarter-wavelength lithography
US7302651B2 (en) 2004-10-29 2007-11-27 International Business Machines Corporation Technology migration for integrated circuits with radical design restrictions
US7496883B2 (en) * 2005-03-07 2009-02-24 Synopsys, Inc. Method and apparatus for identifying and correcting phase conflicts
US7240322B2 (en) * 2005-04-04 2007-07-03 International Business Machines Corporation Method of adding fabrication monitors to integrated circuit chips
EP1925020A4 (en) * 2005-09-13 2014-01-01 Luminescent Technologies Inc SYSTEMS, MASKS AND METHODS FOR PHOTOLITHOGRAPHY
US7302673B2 (en) * 2005-09-15 2007-11-27 International Business Machines Corporation Method and system for performing shapes correction of a multi-cell reticle photomask design
WO2007041602A2 (en) * 2005-10-03 2007-04-12 Luminescent Technologies, Inc. Lithography verification using guard bands
US7921385B2 (en) * 2005-10-03 2011-04-05 Luminescent Technologies Inc. Mask-pattern determination using topology types
US7793253B2 (en) * 2005-10-04 2010-09-07 Luminescent Technologies, Inc. Mask-patterns including intentional breaks
US7703049B2 (en) 2005-10-06 2010-04-20 Luminescent Technologies, Inc. System, masks, and methods for photomasks optimized with approximate and accurate merit functions
US9563733B2 (en) 2009-05-06 2017-02-07 Tela Innovations, Inc. Cell circuit and layout with linear finfet structures
US7956421B2 (en) 2008-03-13 2011-06-07 Tela Innovations, Inc. Cross-coupled transistor layouts in restricted gate level layout architecture
US8448102B2 (en) 2006-03-09 2013-05-21 Tela Innovations, Inc. Optimizing layout of irregular structures in regular layout context
US8541879B2 (en) 2007-12-13 2013-09-24 Tela Innovations, Inc. Super-self-aligned contacts and method for making the same
US8658542B2 (en) 2006-03-09 2014-02-25 Tela Innovations, Inc. Coarse grid design methods and structures
US9035359B2 (en) 2006-03-09 2015-05-19 Tela Innovations, Inc. Semiconductor chip including region including linear-shaped conductive structures forming gate electrodes and having electrical connection areas arranged relative to inner region between transistors of different types and associated methods
US9009641B2 (en) 2006-03-09 2015-04-14 Tela Innovations, Inc. Circuits with linear finfet structures
US8653857B2 (en) 2006-03-09 2014-02-18 Tela Innovations, Inc. Circuitry and layouts for XOR and XNOR logic
US9230910B2 (en) 2006-03-09 2016-01-05 Tela Innovations, Inc. Oversized contacts and vias in layout defined by linearly constrained topology
US8839175B2 (en) 2006-03-09 2014-09-16 Tela Innovations, Inc. Scalable meta-data objects
US7763534B2 (en) 2007-10-26 2010-07-27 Tela Innovations, Inc. Methods, structures and designs for self-aligning local interconnects used in integrated circuits
US7917879B2 (en) 2007-08-02 2011-03-29 Tela Innovations, Inc. Semiconductor device with dynamic array section
US7446352B2 (en) 2006-03-09 2008-11-04 Tela Innovations, Inc. Dynamic array architecture
DE102006025351B4 (de) * 2006-05-31 2013-04-04 Globalfoundries Inc. Teststruktur zur Überwachung von Leckströmen in einer Metallisierungsschicht und Verfahren
US8572523B2 (en) * 2006-07-21 2013-10-29 Synopsys, Inc. Lithography aware leakage analysis
US7709300B2 (en) * 2006-10-06 2010-05-04 International Business Machines Corporation Structure and method for partitioned dummy fill shapes for reduced mask bias with alternating phase shift masks
DE102006051489B4 (de) * 2006-10-31 2011-12-22 Advanced Micro Devices, Inc. Teststruktur für durch OPC-hervorgerufene Kurzschlüsse zwischen Leitungen in einem Halbleiterbauelement und Messverfahren
US7966585B2 (en) * 2006-12-13 2011-06-21 Mentor Graphics Corporation Selective shielding for multiple exposure masks
KR20080062752A (ko) * 2006-12-29 2008-07-03 주식회사 하이닉스반도체 위상반전마스크 제조방법
US7802226B2 (en) * 2007-01-08 2010-09-21 Mentor Graphics Corporation Data preparation for multiple mask printing
US8667443B2 (en) 2007-03-05 2014-03-04 Tela Innovations, Inc. Integrated circuit cell library for multiple patterning
US8713483B2 (en) * 2007-06-05 2014-04-29 Mentor Graphics Corporation IC layout parsing for multiple masks
US7818711B2 (en) * 2007-06-29 2010-10-19 Texas Instruments Incorporated System and method for making photomasks
CN101387825B (zh) * 2007-09-10 2011-04-06 北京京东方光电科技有限公司 补偿型灰阶掩膜版结构
US7861208B2 (en) * 2007-10-16 2010-12-28 International Business Machines Corporation Structure for partitioned dummy fill shapes for reduced mask bias with alternating phase shift masks
US20090191468A1 (en) * 2008-01-29 2009-07-30 International Business Machines Corporation Contact Level Mask Layouts By Introducing Anisotropic Sub-Resolution Assist Features
US8453094B2 (en) 2008-01-31 2013-05-28 Tela Innovations, Inc. Enforcement of semiconductor structure regularity for localized transistors and interconnect
US7939443B2 (en) 2008-03-27 2011-05-10 Tela Innovations, Inc. Methods for multi-wire routing and apparatus implementing same
US20090250760A1 (en) * 2008-04-02 2009-10-08 International Business Machines Corporation Methods of forming high-k/metal gates for nfets and pfets
US8082524B2 (en) 2008-04-15 2011-12-20 Luminescent Technologies, Inc. Mask patterns for use in multiple-exposure lithography
US8572517B2 (en) 2008-06-10 2013-10-29 Cadence Design Systems, Inc. System and method for modifying a data set of a photomask
SG10201608214SA (en) 2008-07-16 2016-11-29 Tela Innovations Inc Methods for cell phasing and placement in dynamic array architecture and implementation of the same
US9122832B2 (en) 2008-08-01 2015-09-01 Tela Innovations, Inc. Methods for controlling microloading variation in semiconductor wafer layout and fabrication
US7975246B2 (en) 2008-08-14 2011-07-05 International Business Machines Corporation MEEF reduction by elongation of square shapes
EP2207064A1 (en) * 2009-01-09 2010-07-14 Takumi Technology Corporation Method of selecting a set of illumination conditions of a lithographic apparatus for optimizing an integrated circuit physical layout
US8146025B2 (en) * 2009-07-30 2012-03-27 United Microelectronics Corp. Method for correcting layout pattern using rule checking rectangle
US8661392B2 (en) 2009-10-13 2014-02-25 Tela Innovations, Inc. Methods for cell boundary encroachment and layouts implementing the Same
US9232670B2 (en) 2010-02-02 2016-01-05 Apple Inc. Protection and assembly of outer glass surfaces of an electronic device housing
US8691697B2 (en) 2010-11-11 2014-04-08 International Business Machines Corporation Self-aligned devices and methods of manufacture
US9159627B2 (en) 2010-11-12 2015-10-13 Tela Innovations, Inc. Methods for linewidth modification and apparatus implementing the same
US8887106B2 (en) * 2011-12-28 2014-11-11 Taiwan Semiconductor Manufacturing Company, Ltd. Method of generating a bias-adjusted layout design of a conductive feature and method of generating a simulation model of a predefined fabrication process
US8656318B2 (en) * 2012-05-04 2014-02-18 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for combined intraoverlay metrology and defect inspection
US9501601B2 (en) 2013-03-14 2016-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Layout optimization of a main pattern and a cut pattern
US9418196B2 (en) 2013-03-15 2016-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Layout optimization for integrated circuit design
US8898600B2 (en) * 2013-03-15 2014-11-25 Taiwan Semiconductor Manufacturing Company, Ltd. Layout optimization for integrated design
US9494853B2 (en) 2013-12-18 2016-11-15 Cypress Semiconductor Corporation Increasing lithographic depth of focus window using wafer topography
US9477804B2 (en) 2015-01-20 2016-10-25 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit design method
US10437951B2 (en) * 2017-08-23 2019-10-08 International Business Machines Corporation Care area generation by detection optimized methodology
CN117057308B (zh) * 2023-10-10 2023-12-15 北京智芯仿真科技有限公司 大面积叠加的集成电路版图融合与精准诊断方法及装置

Family Cites Families (97)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB233613A (en) 1924-11-20 1925-05-14 Carl Rettmeyer Lid-covered vessel with hygroscopic packing fixed to the lid of the vessel
GB1523165A (en) 1974-08-03 1978-08-31 Matsushita Electric Ind Co Ltd Fourier-transform holography by pseudo-random phase shifting
US4456371A (en) 1982-06-30 1984-06-26 International Business Machines Corporation Optical projection printing threshold leveling arrangement
JPH0690505B2 (ja) 1985-09-20 1994-11-14 株式会社日立製作所 ホトマスク
JP2650962B2 (ja) 1988-05-11 1997-09-10 株式会社日立製作所 露光方法及び素子の形成方法並びに半導体素子の製造方法
JP2710967B2 (ja) 1988-11-22 1998-02-10 株式会社日立製作所 集積回路装置の製造方法
EP0395425B1 (en) 1989-04-28 1996-10-16 Fujitsu Limited Mask, mask producing method and pattern forming method using mask
US5328807A (en) 1990-06-11 1994-07-12 Hitichi, Ltd. Method of forming a pattern
EP0464492B1 (en) 1990-06-21 1999-08-04 Matsushita Electronics Corporation A photomask used by photolithography and a process of producing the same
JP3094439B2 (ja) 1990-11-21 2000-10-03 株式会社ニコン 露光方法
JP2974821B2 (ja) 1991-06-19 1999-11-10 沖電気工業株式会社 パターン形成方法
US5324600A (en) 1991-07-12 1994-06-28 Oki Electric Industry Co., Ltd. Method of forming resist pattern and photomask therefor
US5246800A (en) 1991-09-12 1993-09-21 Etec Systems, Inc. Discrete phase shift mask writing
US5364716A (en) 1991-09-27 1994-11-15 Fujitsu Limited Pattern exposing method using phase shift and mask used therefor
JPH05197128A (ja) 1991-10-01 1993-08-06 Oki Electric Ind Co Ltd ホトマスク及びそれを用いたパターン形成方法
US5334542A (en) 1991-11-27 1994-08-02 Oki Electric Industry Co., Ltd. Method of forming T-shaped electrode
JPH05165188A (ja) * 1991-12-11 1993-06-29 Sharp Corp デザインルールチェック方法
JP3148770B2 (ja) 1992-03-27 2001-03-26 日本電信電話株式会社 ホトマスク及びマスクパタンデータ処理方法
JPH05275303A (ja) 1992-03-30 1993-10-22 Hitachi Ltd 露光方法およびそれに用いるフォトマスク
US5308741A (en) 1992-07-31 1994-05-03 Motorola, Inc. Lithographic method using double exposure techniques, mask position shifting and light phase shifting
US5302477A (en) 1992-08-21 1994-04-12 Intel Corporation Inverted phase-shifted reticle
DE69328220T2 (de) 1992-09-01 2000-08-24 Dainippon Printing Co Ltd Verfahren zur Herstellung einer Phasenschiebermaske oder eines Phasenschiebermasken-Rohlings
US5538815A (en) 1992-09-14 1996-07-23 Kabushiki Kaisha Toshiba Method for designing phase-shifting masks with automatization capability
US5403682A (en) 1992-10-30 1995-04-04 International Business Machines Corporation Alternating rim phase-shifting mask
US5527645A (en) 1993-04-21 1996-06-18 Pati; Yagyensh C. Systematic method for production of phase-shifting photolithographic masks
JPH07111528A (ja) 1993-10-12 1995-04-25 Matsushita Electric Ind Co Ltd 留守番電話装置
US5424154A (en) 1993-12-10 1995-06-13 Intel Corporation Lithographic emhancement method and apparatus for randomly spaced structures
JP3393926B2 (ja) 1993-12-28 2003-04-07 株式会社東芝 フォトマスク設計方法及びその装置
DE69500268T2 (de) 1994-02-14 1997-10-30 Ibm Dämpfende Phasenverschiebungsmaske und Herstellungsverfahren
US5539567A (en) 1994-06-16 1996-07-23 Texas Instruments Incorporated Photolithographic technique and illuminator using real-time addressable phase shift light shift
US5573890A (en) 1994-07-18 1996-11-12 Advanced Micro Devices, Inc. Method of optical lithography using phase shift masking
US5538833A (en) 1994-08-03 1996-07-23 International Business Machines Corporation High resolution phase edge lithography without the need for a trim mask
US5537648A (en) 1994-08-15 1996-07-16 International Business Machines Corporation Geometric autogeneration of "hard" phase-shift designs for VLSI
US5496666A (en) 1994-10-27 1996-03-05 Chartered Semiconductor Manufacturing Pte Ltd. Contact hole mask for semiconductor fabrication
US5472814A (en) 1994-11-17 1995-12-05 International Business Machines Corporation Orthogonally separated phase shifted and unphase shifted mask patterns for image improvement
US5565286A (en) 1994-11-17 1996-10-15 International Business Machines Corporation Combined attenuated-alternating phase shifting mask structure and fabrication methods therefor
KR0158904B1 (ko) 1994-12-02 1999-02-01 김주용 콘택마스크
US5523186A (en) 1994-12-16 1996-06-04 International Business Machines Corporation Split and cover technique for phase shifting photolithography
JP3273456B2 (ja) 1995-02-24 2002-04-08 アルプス電気株式会社 モータ駆動スライド型可変抵抗器
US5532090A (en) 1995-03-01 1996-07-02 Intel Corporation Method and apparatus for enhanced contact and via lithography
US5595843A (en) 1995-03-30 1997-01-21 Intel Corporation Layout methodology, mask set, and patterning method for phase-shifting lithography
JP2638561B2 (ja) 1995-05-10 1997-08-06 株式会社日立製作所 マスク形成方法
JPH0950951A (ja) 1995-08-04 1997-02-18 Nikon Corp リソグラフィ方法およびリソグラフィ装置
KR0161879B1 (ko) 1995-09-25 1999-01-15 문정환 위상 반전 마스크의 구조 및 제조방법
JP2917879B2 (ja) 1995-10-31 1999-07-12 日本電気株式会社 フォトマスク及びその製造方法
US6185727B1 (en) 1995-12-12 2001-02-06 International Business Machines Corporation Design verification for asymmetric phase shift mask layouts
US5885734A (en) 1996-08-15 1999-03-23 Micron Technology, Inc. Process for modifying a hierarchical mask layout
US5994002A (en) 1996-09-06 1999-11-30 Matsushita Electric Industrial Co., Ltd. Photo mask and pattern forming method
JP3518275B2 (ja) 1996-09-06 2004-04-12 松下電器産業株式会社 フォトマスクおよびパターン形成方法
ES2224270T3 (es) 1996-09-18 2005-03-01 Numerical Technologies, Inc. Metodo y dispositivo de desplazamiento de fase en la fabricacion de un circuito.
US6228539B1 (en) * 1996-09-18 2001-05-08 Numerical Technologies, Inc. Phase shifting circuit manufacture method and apparatus
US5858580A (en) 1997-09-17 1999-01-12 Numerical Technologies, Inc. Phase shifting circuit manufacture method and apparatus
US5923562A (en) 1996-10-18 1999-07-13 International Business Machines Corporation Method for automatically eliminating three way intersection design conflicts in phase edge, phase shift designs
US5807649A (en) 1996-10-31 1998-09-15 International Business Machines Corporation Lithographic patterning method and mask set therefor with light field trim mask
JPH10207038A (ja) 1997-01-28 1998-08-07 Matsushita Electric Ind Co Ltd レチクル及びパターン形成方法
US5883813A (en) 1997-03-04 1999-03-16 International Business Machines Corporation Automatic generation of phase shift masks using net coloring
US5923566A (en) 1997-03-25 1999-07-13 International Business Machines Corporation Phase shifted design verification routine
JP3474740B2 (ja) 1997-03-25 2003-12-08 株式会社東芝 フォトマスクの設計方法
US6057063A (en) 1997-04-14 2000-05-02 International Business Machines Corporation Phase shifted mask design system, phase shifted mask and VLSI circuit devices manufactured therewith
US6400838B2 (en) * 1997-07-29 2002-06-04 Kabushiki Kaisha Toshiba Pattern inspection equipment, pattern inspection method, and storage medium storing pattern inspection program
US6040892A (en) 1997-08-19 2000-03-21 Micron Technology, Inc. Multiple image reticle for forming layers
JPH11111601A (ja) 1997-10-06 1999-04-23 Nikon Corp 露光方法及び装置
JP3101594B2 (ja) 1997-11-06 2000-10-23 キヤノン株式会社 露光方法及び露光装置
TW363147B (en) 1997-11-22 1999-07-01 United Microelectronics Corp Phase shifting mask
TW378281B (en) 1997-11-28 2000-01-01 United Microelectronics Corp Phase shift mask and method for manufacturing the same
US6077630A (en) 1998-01-08 2000-06-20 Micron Technology, Inc. Subresolution grating for attenuated phase shifting mask fabrication
US6083275A (en) 1998-01-09 2000-07-04 International Business Machines Corporation Optimized phase shift design migration
JP3307313B2 (ja) 1998-01-23 2002-07-24 ソニー株式会社 パターン生成方法及びその装置
JP3535770B2 (ja) 1998-06-29 2004-06-07 キヤノン株式会社 露光方法及び露光装置
US6096458A (en) 1998-08-05 2000-08-01 International Business Machines Corporation Methods for manufacturing photolithography masks utilizing interfering beams of radiation
KR100699941B1 (ko) 1998-10-23 2007-03-26 가부시키가이샤 히타치세이사쿠쇼 반도체장치의 제조방법과 그에 적합한 마스크의 작성방법
WO2000036466A1 (fr) * 1998-12-11 2000-06-22 Hitachi, Ltd. Dispositif a circuit integre a semiconducteurs et procede de fabrication
US6130012A (en) 1999-01-13 2000-10-10 Advanced Micro Devices, Inc. Ion beam milling to generate custom reticles
JP4115615B2 (ja) 1999-03-11 2008-07-09 株式会社東芝 マスクパターン設計方法
US6351304B1 (en) 1999-06-04 2002-02-26 Canon Kabushiki Kaisha Multiple exposure method
JP3335139B2 (ja) 1999-06-04 2002-10-15 キヤノン株式会社 露光方法、露光装置、およびデバイス製造方法
US6139994A (en) 1999-06-25 2000-10-31 Broeke; Doug Van Den Use of intersecting subresolution features for microlithography
US6251549B1 (en) 1999-07-19 2001-06-26 Marc David Levenson Generic phase shift mask
US6335128B1 (en) 1999-09-28 2002-01-01 Nicolas Bailey Cobb Method and apparatus for determining phase shifts and trim masks for an integrated circuit
US6416907B1 (en) * 2000-04-27 2002-07-09 Micron Technology, Inc. Method for designing photolithographic reticle layout, reticle, and photolithographic process
TW512424B (en) 2000-05-01 2002-12-01 Asml Masktools Bv Hybrid phase-shift mask
US6338922B1 (en) 2000-05-08 2002-01-15 International Business Machines Corporation Optimized alternating phase shifted mask design
US6681379B2 (en) 2000-07-05 2004-01-20 Numerical Technologies, Inc. Phase shifting design and layout for static random access memory
US6503666B1 (en) 2000-07-05 2003-01-07 Numerical Technologies, Inc. Phase shift masking for complex patterns
US6787271B2 (en) 2000-07-05 2004-09-07 Numerical Technologies, Inc. Design and layout of phase shifting photolithographic masks
US7028285B2 (en) 2000-07-05 2006-04-11 Synopsys, Inc. Standard cell design incorporating phase information
US6733929B2 (en) 2000-07-05 2004-05-11 Numerical Technologies, Inc. Phase shift masking for complex patterns with proximity adjustments
US6978436B2 (en) 2000-07-05 2005-12-20 Synopsys, Inc. Design data format and hierarchy management for phase processing
DE10042929A1 (de) 2000-08-31 2002-03-21 Infineon Technologies Ag OPC-Verfahren zum Erzeugen von korrigierten Mustern für eine Phasensprungmaske und deren Trimmmaske sowie zugehörige Vorrichtung und integrierte Schaltungsstruktur
US6901575B2 (en) 2000-10-25 2005-05-31 Numerical Technologies, Inc. Resolving phase-shift conflicts in layouts using weighted links between phase shifters
US6728946B1 (en) * 2000-10-31 2004-04-27 Franklin M. Schellenberg Method and apparatus for creating photolithographic masks
JP2004529378A (ja) 2001-03-08 2004-09-24 ニューメリカル テクノロジーズ インコーポレイテッド 多重レベルのマスキング解像度用の交番位相偏移マスキング
US6635393B2 (en) 2001-03-23 2003-10-21 Numerical Technologies, Inc. Blank for alternating PSM photomask with charge dissipation layer
US6566019B2 (en) 2001-04-03 2003-05-20 Numerical Technologies, Inc. Using double exposure effects during phase shifting to control line end shortening
US6573010B2 (en) 2001-04-03 2003-06-03 Numerical Technologies, Inc. Method and apparatus for reducing incidental exposure by using a phase shifter with a variable regulator
US6553560B2 (en) 2001-04-03 2003-04-22 Numerical Technologies, Inc. Alleviating line end shortening in transistor endcaps by extending phase shifters
US6664009B2 (en) 2001-07-27 2003-12-16 Numerical Technologies, Inc. Method and apparatus for allowing phase conflicts in phase shifting mask and chromeless phase edges

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110446980A (zh) * 2017-03-21 2019-11-12 Asml荷兰有限公司 对象识别和比较

Also Published As

Publication number Publication date
JP4351906B2 (ja) 2009-10-28
US7435513B2 (en) 2008-10-14
US20100050149A1 (en) 2010-02-25
US7348108B2 (en) 2008-03-25
US7312003B2 (en) 2007-12-25
US20040185351A1 (en) 2004-09-23
EP1393130A2 (en) 2004-03-03
AU2002349082A1 (en) 2002-12-23
US6861204B2 (en) 2005-03-01
US7739649B2 (en) 2010-06-15
US20020122994A1 (en) 2002-09-05
WO2002101468A3 (en) 2003-11-13
US6787271B2 (en) 2004-09-07
US20040175634A1 (en) 2004-09-09
US20050031971A1 (en) 2005-02-10
US8566757B2 (en) 2013-10-22
JP2005517200A (ja) 2005-06-09
US20050031972A1 (en) 2005-02-10
EP1393130B1 (en) 2013-08-07
WO2002101468A2 (en) 2002-12-19
US20080076042A1 (en) 2008-03-27

Similar Documents

Publication Publication Date Title
CN1524199A (zh) 相移光刻掩模的设计和布局
CN1303474C (zh) 用于相移光刻掩模的光学接近校正
US6523165B2 (en) Alternating phase shift mask design conflict resolution
US6681379B2 (en) Phase shifting design and layout for static random access memory
CN1191610C (zh) 半导体集成电路器件、其制造方法和掩模的制作方法
JP3393866B2 (ja) フォトマスク・レイアウトにサブレゾルーション・アシスト・フィーチャを組み込む方法
US20020127479A1 (en) Phase shift masking for complex patterns with proximity adjustments
US6541165B1 (en) Phase shift mask sub-resolution assist features
US7585595B2 (en) Phase shift mask including sub-resolution assist features for isolated spaces
CN1788237A (zh) 用于评估光刻中的多次曝光工艺的结果的方法
CN108957944A (zh) 使用骨架的基于规则的辅助特征放置
US6524752B1 (en) Phase shift masking for intersecting lines
CN1503056A (zh) 一种设计交替相移掩模的方法
JP2009141263A (ja) 露光方法、フォトマスクおよびレチクルステージ
Kuang et al. Triple patterning lithography aware optimization for standard cell based design
EP2322992B1 (en) Phase shift masking for complex patterns
CN101726988B (zh) 相移光刻掩模的设计和布局
US20060099518A1 (en) Method to resolve line end distortion for alternating phase shift mask
US6767675B2 (en) Mask and method of manufacturing the same
US8775981B1 (en) Correcting for overexposure due to overlapping exposures in lithography
Yu et al. Triple Patterning Lithography (TPL) Layout Decomposition using End-Cutting (JM3 Special Session)
JP2008064795A (ja) カラーフィルタの描画方法及び描画装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: SYNOPSYS INC.

Free format text: FORMER OWNER: SYNOPSYS MERGER HOLDINGS LIMITED

Effective date: 20090911

Owner name: SYNOPSYS MERGER HOLDINGS LIMITED

Free format text: FORMER OWNER: NUMERICAL TECHNOLOGIES INC.

Effective date: 20090911

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20090911

Address after: California, USA

Applicant after: Synopsys, Inc.

Address before: California, USA

Applicant before: New thinking incorporated Holdings Ltd.

Effective date of registration: 20090911

Address after: California, USA

Applicant after: New thinking incorporated Holdings Ltd.

Address before: California, USA

Applicant before: Synopsys, Inc.

C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication