DE1963895B2 - Datenspeicher- und datenspeicheransteuerschaltung - Google Patents
Datenspeicher- und datenspeicheransteuerschaltungInfo
- Publication number
- DE1963895B2 DE1963895B2 DE19691963895 DE1963895A DE1963895B2 DE 1963895 B2 DE1963895 B2 DE 1963895B2 DE 19691963895 DE19691963895 DE 19691963895 DE 1963895 A DE1963895 A DE 1963895A DE 1963895 B2 DE1963895 B2 DE 1963895B2
- Authority
- DE
- Germany
- Prior art keywords
- elements
- storage
- unusable
- memory
- bits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims 11
- 238000013500 data storage Methods 0.000 claims description 10
- 230000000694 effects Effects 0.000 claims description 8
- 125000001475 halogen functional group Chemical group 0.000 claims 1
- 238000000034 method Methods 0.000 claims 1
- 230000001934 delay Effects 0.000 description 2
- 230000001603 reducing effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/84—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability
- G11C29/846—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability by choosing redundant lines at an output stage
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Logic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Storage Device Security (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Semiconductor Memories (AREA)
Description
2. Datenspeicher- und Datenspeicheransteuer- cherelemente auffinden zu können, ist der Einsatz
schaltung nach Anspruch 1, dadurch gekennzeich- von Schaltungen vorgeschlagen worden, die innerhalb
net, daß das eine Richtwirkung aufweisende des Schieberegisters die erste Informationsstelle mit
Schaltelement eine Diode oder ein Transistor ist. 45 der Wertigkeit L. aufzufinden gestatten (Schaltung
3. Datenspeicher- und Datenspeicheransteuer- »erste L von links = ELL« in Fig. 2 der Hauptpaschaltung
nach Anspruch 1, dadurch gekennzeich- tentanmeldung). Die Ausbildung derartiger, an sich
net, daß das eine Richtwirkung aufweisende bekannter Schaltungen ist in F i g. 4 der Hauptpatent-Schaltelement
durch Mehrfachausnutzung schon anmeldung dargestellt.
vorhandener logischer Verknüpfungsglieder reali- 50 Die Arbeitsweise dieser Schaltungen beruht darauf,
siert ist. daß eine Kettenschaltung von logischen Verknüp-
4. Datenspeicher- und Datenspeicheransteuer- fungsgliedern vorgesehen ist, die eingangsseitig mit
schaltung nach Anspruch 1, dadurch gekennzeich- den entsprechenden Stellen eines Schieberegisters vernet,
daß der Ausgang jedes der Verknüpfungs- bunden sind. Der Inhalt der jeweiligen Elemente des
glieder über Nebenschleifen mit den Eingängen 55 Schieberegisters bestimmt den Pegel am Eingang der
jeder der in Durchlaufrichtung folgenden Ver- Verknüpfungsglieder. Pegeländerungen (hier durch
knüpfungsschaltungen über ein eine Richtwirkung das Auftreten einer »L« bewirkt) durchlaufen die geaufweisendes
Schaltelement verbunden wird. samte Kettenschaltung in einer vorgegebenen Rich-
5. Datenspeicher- und Datenspeicheransteuer- tung, in diesem Fall nach rechts.
schaltung nach Anspruch 1, dadurch gekennzeich- 60 Insbesondere dann, wenn die Kettenschaltung sehr
net, daß in aufeinanderfolgenden Segmenten der lang wird, ergeben sich zeitliche Verzögerungen
Kette von logischen Verknüpfungsgliedern der infolge der Durchlaufzeiten durch die einzelnen VerAusgang
jedes der Verknüpfungsglieder über Ne- knüpfungsglieder.
benschleifen mit den Eingängen jeder der in Der vorliegenden Erfindung liegt die Aufgabe zu-
Durchlaufrichtung folgenden Verknüpfungsschal- 65 gründe, diese Durchlaufzeiten stark zu vermindern,
tungen desselben Segments über ein eine Rieht- Die Erfindung besteht darin, daß zur Feststellung
wirkung aufweisendes Schaltelement verbunden einer ersten Information innerhalb eines Schiebe-
wird und daß bezüglich der Anfangs- und End- registers, insbesondere zur Feststellung eines ersten
Bits der Wertigkeit L von links aus gesehen, eine Ket- und der siebte mit dem achten Teilungspunkt durch
'tenschaltung von logischen Verknüpfungsgliedern Nebenschleifen verbunden ist. Dabei ist die Laufzeit
vorgesehen ist, über die eine Pegdveränderung am eines Signals T2 = (2Zs)2J.
Eingang eines der Verknüpfungsglieder in jeweils nur Ist aus bestimmten Gründen, z. B. denen des Aufeiner
vorgegebenen Richtimg, vorzugsweise von links 5 wandes, die Anzahl der Schaltelemente mit Richt-
nach rechts, weiterleitbar ist, und daß zur Verminde- wirkung Ri wichtig, so daß sie. klein gehalten werden
rung der Laufzeit der Pegelveränderunj mindestens soll, so lassen sich Nebenschleifen entsprechend
eine einige der Verknüpfungsglieder überbrückende ' ' _ , . . .„, , . ... - T ,
Nebenschleife vorgesehen ist, in die ein eine Rieht- Fi 8- 3 und 4 einfuhren, wobei gut T3 = y bzw.
wirkung aufweisendes Schaltelement in der Weise. .10 T4 = 2/s (die Indizes stimmen mit der Bezeichnung
einbezogen ist, daß die Durchlaufrichtung der Neben- der zugehörigen Figur überein),
schleife mit der vorgegebenen Richtung überein- Bei diesen Betrachtungen sei angenommen, daß die
stimmt Schaltelemente Ri kerne zusätzlichen Verzögerungen
Im folgenden wird die Erfindung an Hand einiger mit sich bringen, was in erster Näherung zutrifft und
Abbildungen näher erläutert. 15 insbesondere dann vorausgesetzt werden kann, wenn
Wenn angenommen wird, daß die Anzahl der Ver- als Schaltelement die Eingänge schon vorhandener
knüpfungsglieder N sei, so läßt sitii die gesamte Ket- Verknüpfungsglieder mit benutzt werden, wie es beitenschaltung
symbolisch als Strecke mit einer Ge- spielsweise in Fig. 5 der Fall ist, der mit der Fig. 4b
samtlaufzeit T auftragen (F i g. 1). Wird diese Strecke der Hauptpaientanmeldung bis auf die Nebenschleife
in drei gleiche Unterabschnitte aufgeteilt, so ergeben 20 NS übereinstimmt, die von einem passend gewählten
sich zwei Teilungspunkte P1 und P2. Erfindungsgemäß Teilungspunkt P aus mit dem Eingang einer ODER-werden
nun diese beiden Teilungspunkte über eine Schaltung verbunden ist, so daß die ODER-Schaltung
Nebenschleife miteinander verknüpft, wobei in diese die erwünschte Richtwirkung mit sich bringt.
Nebenschleife ein Schaltelement mit einer Richtwir- Eine minimale Verzögerungszeit unter den oben kung einbezogen ist (Rf). Die durch dieses Schalt- 25 geltenden Voraussetzungen ergibt sich erfindungsgeelement bewirkte Richtung stimmt mit der Richtung maß dann, wenn in einer Kette jeder Ausgang einer des Signalflusses durch die gesamte Strecke überein Verknüpfungsschaltung mit jedem Eingang der nach-(durch Pfeile angedeutet). Als Schaltelement mit folgenden Verknüpfungsschaltungen verbunden wird. Richtcharakteristik kommen beispielsweise Dioden F i g. 6 zeigt das Schema, wobei zunächst die Kästoder Transistoren in Betracht. Eine andere Möglich- 30 chen die Verknüpfungsschaltungen darstellen sollen, keit der Realisierung wird weiter unten angegeben. Eine besonders günstige Ausgestaltung der Erfindung Bei einer Ausführung nach F i g. 1 ist die Laufzeit ergibt sich aber dann, wenn man diese Verbindungseines Signals, d. h. also hier einer Pegelveränderung, technik nur in einzelnen Segmenten der Kette durchvon ganz links nach ganz rechts nur noch T1 = 2k T. führt und dann die Anfangs- und Endpunkte der
Nebenschleife ein Schaltelement mit einer Richtwir- Eine minimale Verzögerungszeit unter den oben kung einbezogen ist (Rf). Die durch dieses Schalt- 25 geltenden Voraussetzungen ergibt sich erfindungsgeelement bewirkte Richtung stimmt mit der Richtung maß dann, wenn in einer Kette jeder Ausgang einer des Signalflusses durch die gesamte Strecke überein Verknüpfungsschaltung mit jedem Eingang der nach-(durch Pfeile angedeutet). Als Schaltelement mit folgenden Verknüpfungsschaltungen verbunden wird. Richtcharakteristik kommen beispielsweise Dioden F i g. 6 zeigt das Schema, wobei zunächst die Kästoder Transistoren in Betracht. Eine andere Möglich- 30 chen die Verknüpfungsschaltungen darstellen sollen, keit der Realisierung wird weiter unten angegeben. Eine besonders günstige Ausgestaltung der Erfindung Bei einer Ausführung nach F i g. 1 ist die Laufzeit ergibt sich aber dann, wenn man diese Verbindungseines Signals, d. h. also hier einer Pegelveränderung, technik nur in einzelnen Segmenten der Kette durchvon ganz links nach ganz rechts nur noch T1 = 2k T. führt und dann die Anfangs- und Endpunkte der
F i g. 2 zeigt eine Unterteilung in neun Teilstrecken, 35 Segmente wieder so verbindet, als ob sie nur Ver-
wobei der erste Teilungspunkt mit dem zweiten, der knüpfungsschaltungen wären. Die Kästchen in F i g. 6
dritte mit dem sechsten, der vierte mit dem fünften können daher auch Segmente der Kette darstellen.
Hierzu 1 Blatt Zeichnungen
Claims (1)
1. Datenspeicher- und Datenspeicheransteuerschaltung, bei der eine sehr große Anzahl· von 5 ,
gleichen Speicherelementen zu einem Speicher
derart zusammengefaßt ist, daß Wörter mit jeweils vorgegebener Bitzahl gespeichert werden,
wobei auf Grund «des Herstellungsprozesses der Die vorliegende Erfindung bezieht sich auf eine
Speicherelemente ein Teil desselben unbrauchbar io Datenspeicher- und eine Datenspeicheransteuerschalist,
bei der für jedes Wort über die vorgegebene tung, bei der eine sehr große Anzahl von gleichen
Bitzahl hinaus zusätzliche Speicherelemente vor- Speicherelementen zu einem Speicher derart zusamgesehen
sind, deren Anzahl entsprechend der An- mengefaßt ist, daß Wörter mit jeweils vorgegebener
zahl der für das Wort zu erwartenden unfcrauch- Bitzahl gespeichert werden, wobei auf Grund des
baren Speicherelemente gewählt ist, wobei die un- 15 Herstellungsprozesses der Speicherelemente ein Teil
brauchbaren Speicherelemente des Datenspeichers desselben unbrauchbar ist, bei der für jedes Wort
derart verändert sind, daß sie bei der Abfrage über die vorgegebene Bitzahl hinaus zusätzliche
Signale abgeben, die die Unbrauchbarkeit des Speicherelemente vorgesehen sind, deren Anzahl ent-Speicherelements
kenntlich machen, und wobei in sprechend der Anzahl der für das Wort zu erwarder
Ansteuei schaltung Mittel vorgesehen sind, die 20 tenden unbrauchbaren Speicherelemente gewählt ist.
beim Einschreiben des Wortes diejenigen Bits, die wobei» die unbrauchbaren Speicherelemente des Damittels
eines unbrauchbaren Speicherelements ge- tenspeichers derart verändert sind, daß sie bei der
speichert werden sollen, auf das nächstfolgende Abfrage Signale abgeben, die die Unbrauchbarkeit
brauchbare Speicherelement verschieben, nach des Speicherelements kenntlich machen, und wo in
Patentanmeldung P 1931 524.3, dadurch ge- 25 der Ansteuerschaltung Mittel vorgesehen sind, die
kennzeichnet, daß zur Feststellung einer beim Einschreiben des Wortes diejenigen Bits, die
ersten Information innerhalb eines Schiebe- mittels eines unbrauchbaren Speicherelements gespeiregisters,
insbesondere zur Feststellung eines chert werden sollen, auf das nächstfolgende brauchersten
Bits der Wertigkeit L von links aus gese- bare Speicherelement verschieben, nach Patentpnmelhen,
eine Kettenschaltung von logischen Verknüp- 30 dung P 19 31 524.3.
fungsgliedern vorgesehen ist, über die eine Pegel- In der Hauptpatentanmeldung wird vorgeschlagen,
veränderung eines der Verknüpfungsglieder in je- zur Lösung des ihr zugrundeliegenden Problems einer
weils nur einer vorgegebenen Richtung, Vorzugs- Ausnutzung von Speichern, bei denen einige Speiweise
von links nach rechts,"weiterleitbar ist, und cherelemente fehlerhaft sind, die fehlerhaften Speidaß
zur Verminderung der Laufzeit der Pegel- 35 cherelemente durch eine besondere Information inveränderung
mindestens eine einigt der Ver- nerhalo eines Schieberegisters zu kennzeichnen, beiknüpfungsglieder
überbrückende Nebenschleife spielsweise durch das Einschreiben eines Bits der vorgesehen ist, in die ein eine Richtwirkung auf- Wertigkeit L an einer dem Speicherelement zugeordweisendes
Schaltelement in der Weise einbezogen neten Stelle eines Schieberegisters. Um im Laufe der
ist, daß die Durchlaufrichtung der Nebenschleife 40 diese fehlerhaften Speicherelemente aussparenden
mit der vorgegebenen Richtung übereinstimmt. Datenverarbeitungsprozesse diese fehlerhaften Spei-
Priority Applications (15)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
GB2939270A GB1307418A (en) | 1969-06-21 | 1970-06-17 | Data storage system |
FR7022748A FR2054586A1 (de) | 1969-06-21 | 1970-06-19 | |
US48300A US3693159A (en) | 1969-06-21 | 1970-06-22 | Data storage system with means for eliminating defective storage locations |
JP45054314A JPS4825251B1 (de) | 1969-06-21 | 1970-06-22 | |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
FR7138955A FR2111957A6 (de) | 1969-06-21 | 1971-10-29 | |
US00193949A US3772652A (en) | 1969-06-21 | 1971-10-29 | Data storage system with means for eliminating defective storage locations |
GB5071771A GB1361009A (en) | 1969-06-21 | 1971-11-01 | Data storage system |
Applications Claiming Priority (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Publications (3)
Publication Number | Publication Date |
---|---|
DE1963895A1 DE1963895A1 (de) | 1971-07-15 |
DE1963895B2 true DE1963895B2 (de) | 1973-03-22 |
DE1963895C3 DE1963895C3 (de) | 1973-11-29 |
Family
ID=27570489
Family Applications (6)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1963895A Expired DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE2007787A Granted DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A Expired DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
Family Applications After (5)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2007787A Granted DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A Expired DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
Country Status (4)
Country | Link |
---|---|
US (2) | US3693159A (de) |
DE (6) | DE1963895C3 (de) |
FR (2) | FR2054586A1 (de) |
GB (2) | GB1307418A (de) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE358755B (de) * | 1972-06-09 | 1973-08-06 | Ericsson Telefon Ab L M | |
US3898443A (en) * | 1973-10-29 | 1975-08-05 | Bell Telephone Labor Inc | Memory fault correction system |
US3872291A (en) * | 1974-03-26 | 1975-03-18 | Honeywell Inf Systems | Field repairable memory subsystem |
US4150428A (en) * | 1974-11-18 | 1979-04-17 | Northern Electric Company Limited | Method for providing a substitute memory in a data processing system |
FR2307332A1 (fr) * | 1975-04-07 | 1976-11-05 | Sperry Rand Corp | Procede de stockage d'information dans une memoire comportant au moins une zone de memorisation defectueuse et dispositif pour l'execution de ce procede |
US4024509A (en) * | 1975-06-30 | 1977-05-17 | Honeywell Information Systems, Inc. | CCD register array addressing system including apparatus for by-passing selected arrays |
US4051354A (en) * | 1975-07-03 | 1977-09-27 | Texas Instruments Incorporated | Fault-tolerant cell addressable array |
US4066880A (en) * | 1976-03-30 | 1978-01-03 | Engineered Systems, Inc. | System for pretesting electronic memory locations and automatically identifying faulty memory sections |
US4198681A (en) * | 1977-01-25 | 1980-04-15 | International Business Machines Corporation | Segmented storage logging and controlling for partial entity selection and condensing |
US4450524A (en) * | 1981-09-23 | 1984-05-22 | Rca Corporation | Single chip microcomputer with external decoder and memory and internal logic for disabling the ROM and relocating the RAM |
EP0090331B1 (de) * | 1982-03-25 | 1991-04-17 | Kabushiki Kaisha Toshiba | Halbleiterspeicheranordnung |
US4493075A (en) * | 1982-05-17 | 1985-01-08 | National Semiconductor Corporation | Self repairing bulk memory |
US4584682A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Reconfigurable memory using both address permutation and spare memory elements |
US4584681A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Memory correction scheme using spare arrays |
US4581739A (en) * | 1984-04-09 | 1986-04-08 | International Business Machines Corporation | Electronically selectable redundant array (ESRA) |
US4744060A (en) * | 1984-10-19 | 1988-05-10 | Fujitsu Limited | Bipolar-transistor type random access memory having redundancy configuration |
US4759020A (en) * | 1985-09-25 | 1988-07-19 | Unisys Corporation | Self-healing bubble memories |
US4928022A (en) * | 1987-07-17 | 1990-05-22 | Trw Inc. | Redundancy interconnection circuitry |
US5268319A (en) * | 1988-06-08 | 1993-12-07 | Eliyahou Harari | Highly compact EPROM and flash EEPROM devices |
EP0389203A3 (de) * | 1989-03-20 | 1993-05-26 | Fujitsu Limited | Halbleiterspeichergerät beinhaltend Information, die die Anwesenheit mangelhafter Speicherzellen anzeigt |
US7190617B1 (en) * | 1989-04-13 | 2007-03-13 | Sandisk Corporation | Flash EEprom system |
EP0617363B1 (de) | 1989-04-13 | 2000-01-26 | SanDisk Corporation | Austausch von fehlerhaften Speicherzellen einer EEprommatritze |
US5146574A (en) * | 1989-06-27 | 1992-09-08 | Sf2 Corporation | Method and circuit for programmable selecting a variable sequence of element using write-back |
US5315708A (en) * | 1990-02-28 | 1994-05-24 | Micro Technology, Inc. | Method and apparatus for transferring data through a staging memory |
US5212785A (en) * | 1990-04-06 | 1993-05-18 | Micro Technology, Inc. | Apparatus and method for controlling data flow between a computer and memory devices |
US5140592A (en) * | 1990-03-02 | 1992-08-18 | Sf2 Corporation | Disk array system |
US5233618A (en) * | 1990-03-02 | 1993-08-03 | Micro Technology, Inc. | Data correcting applicable to redundant arrays of independent disks |
US5134619A (en) * | 1990-04-06 | 1992-07-28 | Sf2 Corporation | Failure-tolerant mass storage system |
US5388243A (en) * | 1990-03-09 | 1995-02-07 | Mti Technology Corporation | Multi-sort mass storage device announcing its active paths without deactivating its ports in a network architecture |
US5325497A (en) * | 1990-03-29 | 1994-06-28 | Micro Technology, Inc. | Method and apparatus for assigning signatures to identify members of a set of mass of storage devices |
US5202856A (en) * | 1990-04-05 | 1993-04-13 | Micro Technology, Inc. | Method and apparatus for simultaneous, interleaved access of multiple memories by multiple ports |
US5233692A (en) * | 1990-04-06 | 1993-08-03 | Micro Technology, Inc. | Enhanced interface permitting multiple-byte parallel transfers of control information and data on a small computer system interface (SCSI) communication bus and a mass storage system incorporating the enhanced interface |
US5956524A (en) * | 1990-04-06 | 1999-09-21 | Micro Technology Inc. | System and method for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5414818A (en) * | 1990-04-06 | 1995-05-09 | Mti Technology Corporation | Method and apparatus for controlling reselection of a bus by overriding a prioritization protocol |
US5214778A (en) * | 1990-04-06 | 1993-05-25 | Micro Technology, Inc. | Resource management in a multiple resource system |
US5255227A (en) * | 1991-02-06 | 1993-10-19 | Hewlett-Packard Company | Switched row/column memory redundancy |
US5867640A (en) * | 1993-06-01 | 1999-02-02 | Mti Technology Corp. | Apparatus and method for improving write-throughput in a redundant array of mass storage devices |
US20030088611A1 (en) * | 1994-01-19 | 2003-05-08 | Mti Technology Corporation | Systems and methods for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5841710A (en) * | 1997-02-14 | 1998-11-24 | Micron Electronics, Inc. | Dynamic address remapping decoder |
US6182239B1 (en) * | 1998-02-06 | 2001-01-30 | Stmicroelectronics, Inc. | Fault-tolerant codes for multi-level memories |
US6332183B1 (en) | 1998-03-05 | 2001-12-18 | Micron Technology, Inc. | Method for recovery of useful areas of partially defective synchronous memory components |
US6314527B1 (en) | 1998-03-05 | 2001-11-06 | Micron Technology, Inc. | Recovery of useful areas of partially defective synchronous memory components |
US6381708B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | Method for decoding addresses for a defective memory array |
US6381707B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | System for decoding addresses for a defective memory array |
US6496876B1 (en) | 1998-12-21 | 2002-12-17 | Micron Technology, Inc. | System and method for storing a tag to identify a functional storage location in a memory device |
US6578157B1 (en) | 2000-03-06 | 2003-06-10 | Micron Technology, Inc. | Method and apparatus for recovery of useful areas of partially defective direct rambus rimm components |
US7269765B1 (en) | 2000-04-13 | 2007-09-11 | Micron Technology, Inc. | Method and apparatus for storing failing part locations in a module |
US6724674B2 (en) * | 2000-11-08 | 2004-04-20 | International Business Machines Corporation | Memory storage device with heating element |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE620922A (de) * | 1961-08-08 | |||
US3222653A (en) * | 1961-09-18 | 1965-12-07 | Ibm | Memory system for using a memory despite the presence of defective bits therein |
US3245049A (en) * | 1963-12-24 | 1966-04-05 | Ibm | Means for correcting bad memory bits by bit address storage |
US3350690A (en) * | 1964-02-25 | 1967-10-31 | Ibm | Automatic data correction for batchfabricated memories |
US3402399A (en) * | 1964-12-16 | 1968-09-17 | Gen Electric | Word-organized associative cryotron memory |
US3331058A (en) * | 1964-12-24 | 1967-07-11 | Fairchild Camera Instr Co | Error free memory |
US3422402A (en) * | 1965-12-29 | 1969-01-14 | Ibm | Memory systems for using storage devices containing defective bits |
US3444526A (en) * | 1966-06-08 | 1969-05-13 | Ibm | Storage system using a storage device having defective storage locations |
US3434116A (en) * | 1966-06-15 | 1969-03-18 | Ibm | Scheme for circumventing bad memory cells |
US3436734A (en) * | 1966-06-21 | 1969-04-01 | Ibm | Error correcting and repairable data processing storage system |
US3432812A (en) * | 1966-07-15 | 1969-03-11 | Ibm | Memory system |
US3588830A (en) * | 1968-01-17 | 1971-06-28 | Ibm | System for using a memory having irremediable bad bits |
GB1186704A (en) * | 1968-03-01 | 1970-04-02 | Ibm | Selection Circuit |
US3541525A (en) * | 1968-04-19 | 1970-11-17 | Rca Corp | Memory system with defective storage locations |
US3633175A (en) * | 1969-05-15 | 1972-01-04 | Honeywell Inc | Defect-tolerant digital memory system |
US3654610A (en) * | 1970-09-28 | 1972-04-04 | Fairchild Camera Instr Co | Use of faulty storage circuits by position coding |
-
1969
- 1969-12-20 DE DE1963895A patent/DE1963895C3/de not_active Expired
-
1970
- 1970-02-20 DE DE2007787A patent/DE2007787B2/de active Granted
- 1970-02-25 DE DE2008663A patent/DE2008663C3/de not_active Expired
- 1970-06-17 GB GB2939270A patent/GB1307418A/en not_active Expired
- 1970-06-19 FR FR7022748A patent/FR2054586A1/fr not_active Withdrawn
- 1970-06-22 US US48300A patent/US3693159A/en not_active Expired - Lifetime
- 1970-10-30 DE DE19702053260 patent/DE2053260A1/de active Pending
- 1970-11-28 DE DE19702058698 patent/DE2058698A1/de active Pending
- 1970-11-28 DE DE19702058641 patent/DE2058641B2/de active Granted
-
1971
- 1971-10-29 FR FR7138955A patent/FR2111957A6/fr not_active Expired
- 1971-10-29 US US00193949A patent/US3772652A/en not_active Expired - Lifetime
- 1971-11-01 GB GB5071771A patent/GB1361009A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2007787B2 (de) | 1974-07-04 |
DE2053260A1 (de) | 1972-05-04 |
GB1361009A (en) | 1974-07-24 |
DE1931524A1 (de) | 1971-01-21 |
DE2058641A1 (de) | 1972-05-31 |
DE1931524B2 (de) | 1972-11-16 |
DE2007050B2 (de) | 1973-02-08 |
DE2058698A1 (de) | 1972-05-31 |
FR2111957A6 (de) | 1972-06-09 |
DE2007050A1 (de) | 1971-09-09 |
DE2007787C3 (de) | 1975-03-06 |
GB1307418A (en) | 1973-02-21 |
DE2008663A1 (de) | 1971-09-09 |
DE2058641B2 (de) | 1972-12-14 |
DE1963895C3 (de) | 1973-11-29 |
US3772652A (en) | 1973-11-13 |
US3693159A (en) | 1972-09-19 |
FR2054586A1 (de) | 1971-04-23 |
DE1963895A1 (de) | 1971-07-15 |
DE2007787A1 (de) | 1971-11-18 |
DE2008663C3 (de) | 1973-10-31 |
DE2008663B2 (de) | 1973-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE1963895B2 (de) | Datenspeicher- und datenspeicheransteuerschaltung | |
DE2364408C3 (de) | Schaltungsanordnung zur Adressierung der Speicherplätze eines aus mehreren Chips bestehenden Speichers | |
DE60132585T2 (de) | Vorrichtung und verfahren zum ausgeben der gruppierung von befehlen in einem vliw-prozessor | |
DE1499722C2 (de) | Einrichtung zur Modifizierung von Informationswörtern | |
CH620779A5 (de) | ||
CH623947A5 (de) | ||
DE2910839A1 (de) | Einrichtung zur ausfuehrung einer speziellen verzweigungsinstruktion | |
DE2259725A1 (de) | Funktionsspeicher aus assoziativen zellen mit mehreren zustaenden | |
DE2517565A1 (de) | Integrierte kombinationseinheit fuer ein datenverarbeitungssystem | |
DE2423265C3 (de) | Optimierende Rechenmaschine | |
DE1524898C3 (de) | Datenspeicher mit direktem mehrdimensionalen Zugriff zur gleichzeitigen Entnahme mehrerer Wörter | |
DE2900586C2 (de) | Anordnung zum Decodieren von Codewörtern variabler Länge | |
DE2336676A1 (de) | Einrichtung zur modifizierung von mikroprogrammbefehlen | |
DE2742035A1 (de) | Rechnersystem | |
DE2235883C3 (de) | Datenverarbeitungseinrichtung | |
DE2440390C3 (de) | ||
DE2905814C2 (de) | Speicher | |
DE2233164C3 (de) | Schaltungsanordnung zur Übertragung von aufeinanderfolgenden Bitstellen zwischen zwei Registern | |
DE3313075C2 (de) | ||
DE2649147C2 (de) | Anordnung zum wahlweisen Durchführen von logischen und arithmetischen Operationen | |
DE2511673C2 (de) | Schaltung zur Übertragung eines Feldes zwischen zwei Registern unter Mitwirkung einer Schiebeschaltung | |
DE2946633A1 (de) | Speichervorrichtung mit hochgeschwindigkeits-speicherzellenwaehleinrichtung | |
DE2016443C3 (de) | ||
DE1424756B2 (de) | Schaltungsanordnung zum fehlergesicherten Einführen oder Wiedereinführer, von Programmen in den Hauptspeicher einer datenverarbeitenden Anlage | |
DE1424737C (de) | Programmgesteuerte elektronische Rechenanlage mit abgekürzter Datenadressierung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |