DE19758672B4 - Vorrichtung zum Übertragen von Signalen - Google Patents

Vorrichtung zum Übertragen von Signalen Download PDF

Info

Publication number
DE19758672B4
DE19758672B4 DE19758672A DE19758672A DE19758672B4 DE 19758672 B4 DE19758672 B4 DE 19758672B4 DE 19758672 A DE19758672 A DE 19758672A DE 19758672 A DE19758672 A DE 19758672A DE 19758672 B4 DE19758672 B4 DE 19758672B4
Authority
DE
Germany
Prior art keywords
clock
signal
transmitting
circuit
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19758672A
Other languages
German (de)
English (en)
Inventor
Hirotaka Kawasaki Tamura
Miyoshi Kawasaki Saito
Kohtaroh Kawasaki Gotoh
Shigetoshi Kawasaki Wakayama
Junji Kawasaki Ogawa
Hisakatsu Kawasaki Araki
Tsz-shing Kawasaki Cheung
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP26250797A external-priority patent/JP4052697B2/ja
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of DE19758672B4 publication Critical patent/DE19758672B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
DE19758672A 1996-10-09 1997-10-09 Vorrichtung zum Übertragen von Signalen Expired - Fee Related DE19758672B4 (de)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP26854496 1996-10-09
JP8-268544 1996-10-09
JP1890797 1997-01-31
JP9-18907 1997-01-31
JP9-262507 1997-09-26
JP26250797A JP4052697B2 (ja) 1996-10-09 1997-09-26 信号伝送システム、および、該信号伝送システムのレシーバ回路
DE19744620.5A DE19744620B4 (de) 1996-10-09 1997-10-09 Signalübertragungssystem zur Übertragung von Signalen zwischen LSI-Chips

Publications (1)

Publication Number Publication Date
DE19758672B4 true DE19758672B4 (de) 2004-07-15

Family

ID=32600950

Family Applications (3)

Application Number Title Priority Date Filing Date
DE19758675A Expired - Fee Related DE19758675B4 (de) 1996-10-09 1997-10-09 Halbleiter-Speichervorrichtung, die ein Signalübertragungssystem verwendet
DE19758674A Expired - Fee Related DE19758674B4 (de) 1996-10-09 1997-10-09 Signalübertragungssystem zur Übertragung von Signalen zwischen LSI-Chips, Empfängerschaltung zur Verwendung in dem Signalübertragungssystem und Halbleiter-Speichervorrichtung, die das Signalübertragungssystem verwendet
DE19758672A Expired - Fee Related DE19758672B4 (de) 1996-10-09 1997-10-09 Vorrichtung zum Übertragen von Signalen

Family Applications Before (2)

Application Number Title Priority Date Filing Date
DE19758675A Expired - Fee Related DE19758675B4 (de) 1996-10-09 1997-10-09 Halbleiter-Speichervorrichtung, die ein Signalübertragungssystem verwendet
DE19758674A Expired - Fee Related DE19758674B4 (de) 1996-10-09 1997-10-09 Signalübertragungssystem zur Übertragung von Signalen zwischen LSI-Chips, Empfängerschaltung zur Verwendung in dem Signalübertragungssystem und Halbleiter-Speichervorrichtung, die das Signalübertragungssystem verwendet

Country Status (1)

Country Link
DE (3) DE19758675B4 (fr)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4247817A (en) * 1978-05-15 1981-01-27 Teradyne, Inc. Transmitting electrical signals with a transmission time independent of distance between transmitter and receiver
WO1991016680A1 (fr) * 1990-04-18 1991-10-31 Rambus Inc. Entree/sortie de circuits integres utilisant une interface de bus a haute performance

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3388330A (en) * 1965-03-19 1968-06-11 Bell Telephone Labor Inc Partial response multilevel data system
NL8701331A (nl) * 1987-06-09 1989-01-02 Philips Nv Datatransmissiesysteem bevattende een beslissingsteruggekoppelde egalisator en gebruik makende van partieleresponsie technieken.
DE69325641T2 (de) * 1993-01-21 2000-04-06 Advanced Micro Devices Inc Datenverrieglung

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4247817A (en) * 1978-05-15 1981-01-27 Teradyne, Inc. Transmitting electrical signals with a transmission time independent of distance between transmitter and receiver
WO1991016680A1 (fr) * 1990-04-18 1991-10-31 Rambus Inc. Entree/sortie de circuits integres utilisant une interface de bus a haute performance

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
TAMURA, H. et al: Partial Response Detection Technique for Driver Power Reduction in High- Speed Memory-to-Processor Communication. ISSCC 97, Digest of Technical Papers, S. 342-343
TAMURA, H. et al: Partial Response Detection Technique for Driver Power Reduction in High- Speed Memory-to-Processor Communication. ISSCC 97,Digest of Technical Papers, S. 342-343 *

Also Published As

Publication number Publication date
DE19758675B4 (de) 2007-05-16
DE19758674B4 (de) 2007-07-05

Similar Documents

Publication Publication Date Title
DE19744620B4 (de) Signalübertragungssystem zur Übertragung von Signalen zwischen LSI-Chips
DE60036425T2 (de) Beseitigung einer Gleichtaktspannung in einem differenziellen Empfänger
DE102012217836B4 (de) Daten-getriebener Ladungspumpe-Transmitter für differenzielle Signalübertragung
DE10084993B3 (de) Ausgabeschaltung für einen mit doppelter Datenrate arbeitenden dynamischen Speicher mit wahlfreiem Zugriff (DDR DRAM), ein mit doppelter Datenrate arbeitender dynamischer Speicher mit wahlfreiem Zugriff (DDR DRAM), ein Verfahren zum getakteten Auslesen von Daten aus mit doppelter Datenrate arbeitenden dynamischen Speicher mit wahlfreiem Zugriff (DDR DRAM)
DE69936097T2 (de) Hochgeschwindigkeitssignalisierung zur schnittstellenbildung von vlsi cmos-schaltungsanordnungen
DE102013224638B4 (de) Auf-Paket-Mehr-Prozessor-Masse-referenzierte-Einzel-Ende-Zwischenverbindung
DE4432925C2 (de) Halbleiterspeichervorrichtung
DE20221511U1 (de) Vorrichtung zur Signalisierung zwischen Komponenten eines Speichersystems
DE202007018730U1 (de) Inegrierte Schaltung mit abgestuftem Abschluss auf dem Chip
DE10326925A1 (de) Speichersystem und Steuerungsverfahren dafür
DE19719996A1 (de) Computersystem und Verfahren zum Betreiben einer Schaltung
DE102005062983A1 (de) Multiport-Speicherbauelement
DE3533870C2 (fr)
DE102007004713B4 (de) Datenübergabeeinheit zum Übertragen von Daten zwischen unterschiedlichen Taktbereichen
DE20122739U1 (de) Kommunikationsschnittstelle mit mehrstufiger niedriger Verzögerung
DE102006022124A1 (de) Eingangsschaltung mit aktualisiertem Ausgangssignal, das mit Taktsignal synchronisiert ist
DE60111654T2 (de) Senderschaltung mit mitteln zur entfernung der zeitsteuerungsversetzung
DE19758672B4 (de) Vorrichtung zum Übertragen von Signalen
DE69835116T2 (de) Inhaltaddressierter Speicher
DE19818430B4 (de) Bidirektionelle Datenein/Ausgabeschaltung eines Synchronspeicherelements und Verfahren zum Steuern derselben
DE60035630T2 (de) Hierarchische Vorausladung in Halbleiterspeicheranordnungen
DE2619661A1 (de) Verfahren und anordnung zum aufeinanderfolgenden ausfuehren von datenverarbeitungsinstruktionen in funktionseinheiten eines rechners
DE19918049C2 (de) Nichtflüchtiger ferroelektrischer Speicher ohne Zellenplattenleitungen und Verfahren zum Betreiben desselben
DE10253696A1 (de) Speichersystem, welches einen nicht verteilten Befehls/Adress-Takt nutzt
EP0373703A2 (fr) Circuit générateur d'impulsions

Legal Events

Date Code Title Description
AC Divided out of

Ref document number: 19744620

Country of ref document: DE

Kind code of ref document: P

8364 No opposition during term of opposition
R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee