DE2007787A1 - Datenspeichersystem - Google Patents
DatenspeichersystemInfo
- Publication number
- DE2007787A1 DE2007787A1 DE19702007787 DE2007787A DE2007787A1 DE 2007787 A1 DE2007787 A1 DE 2007787A1 DE 19702007787 DE19702007787 DE 19702007787 DE 2007787 A DE2007787 A DE 2007787A DE 2007787 A1 DE2007787 A1 DE 2007787A1
- Authority
- DE
- Germany
- Prior art keywords
- unusable
- memory
- elements
- word
- data storage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000013500 data storage Methods 0.000 title claims description 6
- 230000015654 memory Effects 0.000 claims description 40
- 238000000034 method Methods 0.000 claims description 6
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 238000007740 vapor deposition Methods 0.000 claims 1
- 238000009434 installation Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/84—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability
- G11C29/846—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability by choosing redundant lines at an output stage
Description
6000 Frankfurt (Main) 70, Theodor-Stern-Kai
Ulm (Donau), 5. Februar 1970 PT-UL/Fg/mj UL 69/2*3
"Datenspeichersystem"
(Patentanmeldung P 19 31 524.3)
Die Erfindung betrifft ein Datenspeichersystem, bei dem eine sehr große Anzahl von gleichen Speicherelementen zu
einem Speicher derart zusammengefaßt ist, daß Wörter mit jeweils vorgegebener Bitzahl gespeichert werden, wobei
aufgrund des Herstellungsprozesses der Speicherelemente ein Teil derselben unbrauchbar ist, bei dem für jedes Wort
über die vorgegebene Bitzahl hinaus zusätzliche Speicherelemente vorgesehen sind, deren Anzahl entsprechend der Anzahl
der für das Wort zu erwartenden unbrauchbaren Speicherelemente gewählt ist, bei dem die unbrauchbaren Speicherelemente
derart verändert werden« daß sie bei der Abfrage
109847/1789
- 2 - UL 69/243
Signale abgeben, die die Unbrauchbarkeit des Speicherelementes kenntlich machen, und bei dem beim Einschreiben
des Wortes diejenigen Bits, die mittels eines unbrauchbaren Speicherelementes gespeichert werden sollen, auf das
nächstfolgende brauchbare Speicherelement verschoben werden, nach DBP . ... ... (Patentanmeldung P 19 31 524.3).
Die Notwendigkeit, Massenspeicher auf kleinem Raum unterzubringen,
führt dazu, sogenannte integrierte Speicher anzubringen, für die in einem einzigen Prozess sehr viele Speicherelemente
gleich an den Stellen erzeugt werden, an denen sie nachher Verwendung finden sollen.
Es ist technologisch unvermeidlich, daß bei derartigen Speichern ein gewisser Prozentsatz der Speicherelemente
unbrauchbar ist. Das Hauptpatent zeigt einen Weg, beim normalen Speicherbetrieb, d. h. beim Betrieb als adressgesteuerter
Speicher, diese unbrauchbaren Speicherelemente auszusparen.
Neben den erwähnten adressgesteuerten Speichern sind Assoziativspeicher
bekannt geworden· Assoziativspeicher werden praktisch in umgekehrtem Sinne wie adressgesteuerte Speicher
betrieben: man gibt einen Wortinhalt vor und überprüft
1 09847/1789
- 3 - UL 69/243
den Speicher danach, ob und an welchen Stellen dieser Wortinhalt
in dem Speicher enthalten ist. Der vorgegebene Wort« inhalt kann mit der maximal speicherbaren Wortlänge übereinstimmen!
es ist aber auch möglieh, Wortinhalte vorzugeben ι die kleiner sind als die maximal speicherbare Wortlänge. Der «weite Fall ist der bei weitem interessantere,
weil mit diesem Suchvorgang nicht auf Identität, sondern
auf Teilübereinstimmungen geprüft wird.
Besonders für einen Betrieb gemäß der zweiterwähnten Abfrageart
ist es erforderlich, den Assoziativspeicher auch als adressgesteuerter Speicher zu betreiben, da nach Feststellung
der Adresse, an der der vorgegebene Wortinhalt gespeichert
ist, der gesamte Speicherinhalt, der zu dieser Adresse gehört, ausgelesen wird.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, einen Weg anzugeben, wie ein gemäß dem Hauptpatent ausgebildeter
integrierter Datenspeicher mit einfachen Mitteln zu einem Assoziativspeicher ausgebaut werden kann.
Die Erfindung besteht darin, da1* für seine Ausbildung als
Assoziativspeicher eine für jedes Exemplar andersgeartete Verdrahtung für den assoziativen Suchvorgang derart ausge-
- k 109847/1789
- k - UL 69/243
bildet wird, daß die unbrauchbaren Speieherelemente ausgespart
werden·
Im folgenden wird die Erfindung anhand eines bevorzugten Ausführungsbeispiels unter Zuhilfenahme einer Abbildung
näher erläutert.
Die Abbildung zeigt eine Reihe von Speichereimenten 1 bis 8t von denen die Speicherelemente 2 und 7 als unbrauchbar
anzusehen seien (schraffiert dargestellt). Es sei angenommen, daß die Speicherelemente hier als bistabile Kipp·»
stufen mit komplementärem Aufbau ausgebildet seien, jedoch
ist die Anwendung der Erfindung auch auf andere Sepicherarten,
beispielsweise magnetische Dünnschichtspeicher, ohne weiteres möglich* Jedes Speicherelement ist in Zeilenrichtung
mit Abfrageleitungen verbunden. Diese Abfrageleitungen 91 bzw. 92 verbinden jeweils so viele Speicherelemente
miteinander, wie die maximal vorgebbare Länge des abzufragenden Wortinhalts beträgt. Alle Abfrageleitungen
sind mit einer Detektormatrix KJ verbunden, die die Auswertung
der angesprochenen Adressen vornimmt, wie es bekannt ist.
109847/1789
- 5 - UL 69/2^3
200778?
leitungen 111, 112, 113 und Il4 vorgesehen, die das Aue«
lesen des Speicherinhalte ermöglichen und insoweit koine
Veränderung gegenüber dem Speicheraufbau entsprechend dem Hauptpatent darstellen. Zusätzlich sind jedoch assoziative
Suchleitungen 21, 22, 23 ebenfalls spaltenweise vorgesehen,
die den assoziativen Suchvorgang ermöglichen.
Erfindungsgemäß sind diese Suehleitungen so gelegt, daß sie ·
die unbrauchbaren Speicherelemente, die,wie angedeutet &αΦ*
von den Leitungen 112 bis Il4 abgetrennt sind, umgehen.
Diese Suchleitungen sind zweckmäßigerweise in einer besonderen Leitungsebene aufgebaut. Die Lage der Leitungen wird
für jedes Exemplar eines Speichers neu entworfen, da ja die Position der unbrauchbaren Speicherelemente von Exemplar zu
Exemplar wechselt.
Da gemäß dem Hauptpatent die unbrauchbaren Speicherelemente
in besonders einfacher Weise elektronisch auffindbar sind, entfällt das bisher bei assoziativen Speichern mit Fehlern
notwendige mechanisch-elektrische Überprüfen separater Speicherelemente auf ihre Punktionstüchtigkeit. Gerade dieser
bisher erforderliche PrüfVorgang, der bei der Winzigkeit der
Speicherelemente in einem integrierten Speicher technisch
äußerst schwierig und bei der Vielzahl von Speicherelementen
- 6 10 9 8 47/17 89
- 6 - UL 69/243
sehr zeitraubend ist, stellt aber einen der wesentlichen Kostenfaktoren bei der Herstellung assoziativer Speieher
mit individueller Verdrahtung dar. Die Einsparung dieser Kosten bei Anwendung der Erfindung stellt ihren erheblichsten
Vorteil dar.
Ein weiterer Vorteil, der sich aus der Erfindung ergibt,
ist darin zu sehenf daß im Gegensatz zum bisherigen Assoziativspeicher
die Suchleitungen von den Bitleeeleitungen getrennt sind.* Diese Trennung vereinfacht die Auswerteschaltungen,
da nun nicht mehr die auf nur einer Leitung eintreffenden Lese- und Suchsignale voneinander separiert werden
müssen. Wenn, wie in der Abbildung dargestellt, die Wortabfrageleitungen 91, 92 doppelt ausgeführt sind,
ist es sogar möglich, den Such- und den Auelesevorgang gleichzeitig ablaufen zu lassen·
Die Tatsache, daß eine zusätzliche Leitungsebene vorgesehen ist, ermöglicht eine besonders einfache Kenntlichmachung
der unbrauchbaren Speicherelemente im Sinne des Hauptpatentes. Diese Kenn ti ichma chung dient ja dazu*, daß bei der
Abfrage die unbrauchbaren Speicherelemente gänzlich andere geartete Signale abgeben als die brauchbaren. Dies läßt sich,
- 7 09847/1789
- 7 - UL 69/2^3
wie im Hauptanspruch beschrieben, durch entsprechende Auftrennungen
erreichen, jedoch ist es auch möglich, durch die Einfügung von Kurzschlußbrücken den gleichen Effekt zu
erzielen. Diese Kurzschlüßbrttcken verbinden beispielsweise
bei als bistabile Kippstufe ausgebildeten Speicherelementen die Kollektoren der Transistoren miteinander« Diese RurzschluSbrücken
können nun in der die Suchleitungen enthaltenden Leitungsebene enthalten sein« so daß zugleich nit
der Aufbringung der zusätzlichen Verdrahtung die unbrauchbaren Speicherelemente ausgeschaltet werden, ohne daß hierfür ein eigener Arbeitsgang erforderlich wäre«
- 8 109847/1789
Claims (2)
- - 8 - UL 69/243Pat entansprüche1« Datenspeichersystem, bei dem eine sehr große Anzahl von gleichen Speicherelementen zu einem Speicher derart zusammengefaßt ist, daß Wörter mit jeweils vorgegebener Bitzahl gespeichert werden, wobei aufgrund des Herstellungsprozesses der Speicherelemente ein Teil derselben unbrauchbar ist, bei dem für jedes Wort über die vorgegebene Bitzahl hinaus zusätzlche Speicherelemente vorgesehen sind, deren Anzahl entsprechend der Anzahl der für das Wort zu erwartenden unbrauchbaren Speicherelemente gewählt ist, bei dem die unbrauchbaren Speicherelemente derart verändert werden, daß sie bei der Abfrage Signale abgeben, die die Unbrauchbarkeit des Speieherelementes kenntlich machen, und bei dem beim Einschreiben des Wortes diejenigen Bits, die mittels eines unbrauchbaren Speicherelementes gespeichert werden sollen, auf das nächstfolgende brauchbare Speieherelement verschoben werden, nach DBP (Patentanmeldung 19 31 524.3) tdadurch gekennzeichnet, daß für seine Ausbildung ale Assoziativspeicher eine für jedes Exemplar andersgeartete zusätzliche Verdrahtung für den assoziativen Suchvorgang derart ausgebildet wird, daß die unbrauchbaren Speicherelement: ausgespart werden.109847/173 0 ~9~- 9 - UL 69/243
- 2. Datenspeichersystem nach Anspruch 1, dadurch gekennzeichnet, daß die Verdrahtung als zusätzliche» durch Aufdampfen erzeugte Leitungsebene ausgebildet ist,3» Datenspeichersystem nach Anspruch 2, dadurch gekennzeichnet, daß die Leitungsebene zusätzlich Verbindungsleitungen aufweist, durch die die unbrauchbaren Speicher· elemente ie gewünschten Sinne verändert werden.109847/178Lee rseite
Priority Applications (15)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
GB2939270A GB1307418A (en) | 1969-06-21 | 1970-06-17 | Data storage system |
FR7022748A FR2054586A1 (de) | 1969-06-21 | 1970-06-19 | |
US48300A US3693159A (en) | 1969-06-21 | 1970-06-22 | Data storage system with means for eliminating defective storage locations |
JP45054314A JPS4825251B1 (de) | 1969-06-21 | 1970-06-22 | |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
FR7138955A FR2111957A6 (de) | 1969-06-21 | 1971-10-29 | |
US00193949A US3772652A (en) | 1969-06-21 | 1971-10-29 | Data storage system with means for eliminating defective storage locations |
GB5071771A GB1361009A (en) | 1969-06-21 | 1971-11-01 | Data storage system |
Applications Claiming Priority (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2007787A1 true DE2007787A1 (de) | 1971-11-18 |
DE2007787B2 DE2007787B2 (de) | 1974-07-04 |
DE2007787C3 DE2007787C3 (de) | 1975-03-06 |
Family
ID=27570489
Family Applications (6)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1963895A Expired DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE2007787A Granted DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A Expired DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1963895A Expired DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
Family Applications After (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2008663A Expired DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Country Status (4)
Country | Link |
---|---|
US (2) | US3693159A (de) |
DE (6) | DE1963895C3 (de) |
FR (2) | FR2054586A1 (de) |
GB (2) | GB1307418A (de) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE358755B (de) * | 1972-06-09 | 1973-08-06 | Ericsson Telefon Ab L M | |
US3898443A (en) * | 1973-10-29 | 1975-08-05 | Bell Telephone Labor Inc | Memory fault correction system |
US3872291A (en) * | 1974-03-26 | 1975-03-18 | Honeywell Inf Systems | Field repairable memory subsystem |
US4150428A (en) * | 1974-11-18 | 1979-04-17 | Northern Electric Company Limited | Method for providing a substitute memory in a data processing system |
FR2307332A1 (fr) * | 1975-04-07 | 1976-11-05 | Sperry Rand Corp | Procede de stockage d'information dans une memoire comportant au moins une zone de memorisation defectueuse et dispositif pour l'execution de ce procede |
US3986179A (en) * | 1975-06-30 | 1976-10-12 | Honeywell Information Systems, Inc. | Fault-tolerant CCD memory chip |
US4051354A (en) * | 1975-07-03 | 1977-09-27 | Texas Instruments Incorporated | Fault-tolerant cell addressable array |
US4066880A (en) * | 1976-03-30 | 1978-01-03 | Engineered Systems, Inc. | System for pretesting electronic memory locations and automatically identifying faulty memory sections |
US4198681A (en) * | 1977-01-25 | 1980-04-15 | International Business Machines Corporation | Segmented storage logging and controlling for partial entity selection and condensing |
US4450524A (en) * | 1981-09-23 | 1984-05-22 | Rca Corporation | Single chip microcomputer with external decoder and memory and internal logic for disabling the ROM and relocating the RAM |
EP0090331B1 (de) * | 1982-03-25 | 1991-04-17 | Kabushiki Kaisha Toshiba | Halbleiterspeicheranordnung |
US4493075A (en) * | 1982-05-17 | 1985-01-08 | National Semiconductor Corporation | Self repairing bulk memory |
US4584682A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Reconfigurable memory using both address permutation and spare memory elements |
US4584681A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Memory correction scheme using spare arrays |
US4581739A (en) * | 1984-04-09 | 1986-04-08 | International Business Machines Corporation | Electronically selectable redundant array (ESRA) |
US4744060A (en) * | 1984-10-19 | 1988-05-10 | Fujitsu Limited | Bipolar-transistor type random access memory having redundancy configuration |
US4759020A (en) * | 1985-09-25 | 1988-07-19 | Unisys Corporation | Self-healing bubble memories |
US4928022A (en) * | 1987-07-17 | 1990-05-22 | Trw Inc. | Redundancy interconnection circuitry |
US5268319A (en) * | 1988-06-08 | 1993-12-07 | Eliyahou Harari | Highly compact EPROM and flash EEPROM devices |
EP0389203A3 (de) * | 1989-03-20 | 1993-05-26 | Fujitsu Limited | Halbleiterspeichergerät beinhaltend Information, die die Anwesenheit mangelhafter Speicherzellen anzeigt |
US7190617B1 (en) * | 1989-04-13 | 2007-03-13 | Sandisk Corporation | Flash EEprom system |
DE69033262T2 (de) | 1989-04-13 | 2000-02-24 | Sandisk Corp | EEPROM-Karte mit Austauch von fehlerhaften Speicherzellen und Zwischenspeicher |
US5146574A (en) * | 1989-06-27 | 1992-09-08 | Sf2 Corporation | Method and circuit for programmable selecting a variable sequence of element using write-back |
US5315708A (en) * | 1990-02-28 | 1994-05-24 | Micro Technology, Inc. | Method and apparatus for transferring data through a staging memory |
US5233618A (en) * | 1990-03-02 | 1993-08-03 | Micro Technology, Inc. | Data correcting applicable to redundant arrays of independent disks |
US5134619A (en) * | 1990-04-06 | 1992-07-28 | Sf2 Corporation | Failure-tolerant mass storage system |
US5212785A (en) * | 1990-04-06 | 1993-05-18 | Micro Technology, Inc. | Apparatus and method for controlling data flow between a computer and memory devices |
US5140592A (en) * | 1990-03-02 | 1992-08-18 | Sf2 Corporation | Disk array system |
US5388243A (en) * | 1990-03-09 | 1995-02-07 | Mti Technology Corporation | Multi-sort mass storage device announcing its active paths without deactivating its ports in a network architecture |
US5325497A (en) * | 1990-03-29 | 1994-06-28 | Micro Technology, Inc. | Method and apparatus for assigning signatures to identify members of a set of mass of storage devices |
US5202856A (en) * | 1990-04-05 | 1993-04-13 | Micro Technology, Inc. | Method and apparatus for simultaneous, interleaved access of multiple memories by multiple ports |
US5414818A (en) * | 1990-04-06 | 1995-05-09 | Mti Technology Corporation | Method and apparatus for controlling reselection of a bus by overriding a prioritization protocol |
US5233692A (en) * | 1990-04-06 | 1993-08-03 | Micro Technology, Inc. | Enhanced interface permitting multiple-byte parallel transfers of control information and data on a small computer system interface (SCSI) communication bus and a mass storage system incorporating the enhanced interface |
US5956524A (en) * | 1990-04-06 | 1999-09-21 | Micro Technology Inc. | System and method for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5214778A (en) * | 1990-04-06 | 1993-05-25 | Micro Technology, Inc. | Resource management in a multiple resource system |
US5255227A (en) * | 1991-02-06 | 1993-10-19 | Hewlett-Packard Company | Switched row/column memory redundancy |
US5867640A (en) * | 1993-06-01 | 1999-02-02 | Mti Technology Corp. | Apparatus and method for improving write-throughput in a redundant array of mass storage devices |
US20030088611A1 (en) * | 1994-01-19 | 2003-05-08 | Mti Technology Corporation | Systems and methods for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5841710A (en) * | 1997-02-14 | 1998-11-24 | Micron Electronics, Inc. | Dynamic address remapping decoder |
US6182239B1 (en) * | 1998-02-06 | 2001-01-30 | Stmicroelectronics, Inc. | Fault-tolerant codes for multi-level memories |
US6332183B1 (en) | 1998-03-05 | 2001-12-18 | Micron Technology, Inc. | Method for recovery of useful areas of partially defective synchronous memory components |
US6314527B1 (en) | 1998-03-05 | 2001-11-06 | Micron Technology, Inc. | Recovery of useful areas of partially defective synchronous memory components |
US6381708B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | Method for decoding addresses for a defective memory array |
US6381707B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | System for decoding addresses for a defective memory array |
US6496876B1 (en) | 1998-12-21 | 2002-12-17 | Micron Technology, Inc. | System and method for storing a tag to identify a functional storage location in a memory device |
US6578157B1 (en) | 2000-03-06 | 2003-06-10 | Micron Technology, Inc. | Method and apparatus for recovery of useful areas of partially defective direct rambus rimm components |
US7269765B1 (en) | 2000-04-13 | 2007-09-11 | Micron Technology, Inc. | Method and apparatus for storing failing part locations in a module |
US6724674B2 (en) * | 2000-11-08 | 2004-04-20 | International Business Machines Corporation | Memory storage device with heating element |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL281825A (de) * | 1961-08-08 | |||
US3222653A (en) * | 1961-09-18 | 1965-12-07 | Ibm | Memory system for using a memory despite the presence of defective bits therein |
US3245049A (en) * | 1963-12-24 | 1966-04-05 | Ibm | Means for correcting bad memory bits by bit address storage |
US3350690A (en) * | 1964-02-25 | 1967-10-31 | Ibm | Automatic data correction for batchfabricated memories |
US3402399A (en) * | 1964-12-16 | 1968-09-17 | Gen Electric | Word-organized associative cryotron memory |
US3331058A (en) * | 1964-12-24 | 1967-07-11 | Fairchild Camera Instr Co | Error free memory |
US3422402A (en) * | 1965-12-29 | 1969-01-14 | Ibm | Memory systems for using storage devices containing defective bits |
US3444526A (en) * | 1966-06-08 | 1969-05-13 | Ibm | Storage system using a storage device having defective storage locations |
US3434116A (en) * | 1966-06-15 | 1969-03-18 | Ibm | Scheme for circumventing bad memory cells |
US3436734A (en) * | 1966-06-21 | 1969-04-01 | Ibm | Error correcting and repairable data processing storage system |
US3432812A (en) * | 1966-07-15 | 1969-03-11 | Ibm | Memory system |
US3588830A (en) * | 1968-01-17 | 1971-06-28 | Ibm | System for using a memory having irremediable bad bits |
GB1186704A (en) * | 1968-03-01 | 1970-04-02 | Ibm | Selection Circuit |
US3541525A (en) * | 1968-04-19 | 1970-11-17 | Rca Corp | Memory system with defective storage locations |
US3633175A (en) * | 1969-05-15 | 1972-01-04 | Honeywell Inc | Defect-tolerant digital memory system |
US3654610A (en) * | 1970-09-28 | 1972-04-04 | Fairchild Camera Instr Co | Use of faulty storage circuits by position coding |
-
1969
- 1969-12-20 DE DE1963895A patent/DE1963895C3/de not_active Expired
-
1970
- 1970-02-20 DE DE2007787A patent/DE2007787B2/de active Granted
- 1970-02-25 DE DE2008663A patent/DE2008663C3/de not_active Expired
- 1970-06-17 GB GB2939270A patent/GB1307418A/en not_active Expired
- 1970-06-19 FR FR7022748A patent/FR2054586A1/fr not_active Withdrawn
- 1970-06-22 US US48300A patent/US3693159A/en not_active Expired - Lifetime
- 1970-10-30 DE DE19702053260 patent/DE2053260A1/de active Pending
- 1970-11-28 DE DE19702058641 patent/DE2058641B2/de active Granted
- 1970-11-28 DE DE19702058698 patent/DE2058698A1/de active Pending
-
1971
- 1971-10-29 US US00193949A patent/US3772652A/en not_active Expired - Lifetime
- 1971-10-29 FR FR7138955A patent/FR2111957A6/fr not_active Expired
- 1971-11-01 GB GB5071771A patent/GB1361009A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2008663C3 (de) | 1973-10-31 |
DE1931524A1 (de) | 1971-01-21 |
DE2058641B2 (de) | 1972-12-14 |
US3693159A (en) | 1972-09-19 |
DE1963895B2 (de) | 1973-03-22 |
FR2111957A6 (de) | 1972-06-09 |
FR2054586A1 (de) | 1971-04-23 |
DE1931524B2 (de) | 1972-11-16 |
US3772652A (en) | 1973-11-13 |
GB1361009A (en) | 1974-07-24 |
DE2007050A1 (de) | 1971-09-09 |
DE2007787C3 (de) | 1975-03-06 |
DE1963895A1 (de) | 1971-07-15 |
DE2053260A1 (de) | 1972-05-04 |
DE2008663A1 (de) | 1971-09-09 |
DE2007787B2 (de) | 1974-07-04 |
DE2058698A1 (de) | 1972-05-31 |
DE1963895C3 (de) | 1973-11-29 |
GB1307418A (en) | 1973-02-21 |
DE2058641A1 (de) | 1972-05-31 |
DE2007050B2 (de) | 1973-02-08 |
DE2008663B2 (de) | 1973-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2007787A1 (de) | Datenspeichersystem | |
DE2803989C2 (de) | Digitaldatenspeicher mit wahlfreiem Zugriff | |
DE2646162C3 (de) | Schaltungsanordnung zum Ersetzen fehlerhafter Informationen in Speicherplätzen eines nicht veränderbaren Speichers | |
DE2442191C2 (de) | Verfahren zur Fehlerortsbestimmung in einem Arbeitsspeicher und Anordnung zur Durchführung des Verfahrens | |
DE2828698C2 (de) | Monolithische integrierte Schaltungsvorrichtung mit einem Speicher | |
DE2128790A1 (de) | Einrichtung zum Verwenden mehrerer betriebsfähiger Schaltungen in einem in tegrierten Schaltungsplättchen | |
DE2364408A1 (de) | System zur erstellung von schaltungsanordnungen aus hochintegrierten chips | |
DE102013104196A1 (de) | System und Verfahren mit dreidimensionaler nichtflüchtiger Speichervorrichtung und Direktzugriffsspeicher | |
DE3916784A1 (de) | Dynamische halbleiterspeichereinrichtung | |
DE2926322C2 (de) | Speicher-Subsystem | |
DE2347968C3 (de) | Assoziative Speicherzelle | |
DE2515099A1 (de) | Schaltung zur staendigen erzeugung eines longitudinalen paritaetswortes fuer den hauptspeicher eines digitalen rechenautomaten | |
DE2261786A1 (de) | Nur-lese-speicher hoher dichte | |
DE2946119A1 (de) | Datenverarbeitungseinrichtung | |
DE2006987A1 (de) | Automatische Prüfvorrichtung für Rechenanlagen | |
DE2649147C2 (de) | Anordnung zum wahlweisen Durchführen von logischen und arithmetischen Operationen | |
DE10105627A1 (de) | Mehrfachanschlussspeichereinrichtung | |
DE2525287B2 (de) | Assoziativspeicher | |
DE3832328A1 (de) | Speicheranordnung fuer digitale signale | |
DE1499846A1 (de) | Verfahren und Einrichtung zum Lesen eines inhaltsadressierbaren Speichers | |
DE3218678C2 (de) | ||
DE3501902A1 (de) | Datenspeichereinrichtung | |
DE2348196A1 (de) | Schaltungsanordnung und verfahren zur byteselektion bei einem halbleiterspeicher | |
AT256188B (de) | Speicher zur Ermittlung eines Verbindungsweges über ein Koppelnetz in Fernmelde-, insbesondere in Fernsprechvermittlungsanlagen | |
DE3303380C2 (de) | Halbleiterspeicher |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |