DE2008663C3 - Datenspeicher- und Datenspeicheransteuerschaltung - Google Patents
Datenspeicher- und DatenspeicheransteuerschaltungInfo
- Publication number
- DE2008663C3 DE2008663C3 DE2008663A DE2008663A DE2008663C3 DE 2008663 C3 DE2008663 C3 DE 2008663C3 DE 2008663 A DE2008663 A DE 2008663A DE 2008663 A DE2008663 A DE 2008663A DE 2008663 C3 DE2008663 C3 DE 2008663C3
- Authority
- DE
- Germany
- Prior art keywords
- memory
- unusable
- elements
- storage
- bits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000013500 data storage Methods 0.000 title description 3
- 101710150115 Sensory rhodopsin-2 Proteins 0.000 claims description 8
- 101710150104 Sensory rhodopsin-1 Proteins 0.000 claims description 3
- 238000000034 method Methods 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 claims 3
- 230000000977 initiatory effect Effects 0.000 claims 2
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/84—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability
- G11C29/846—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability by choosing redundant lines at an output stage
Description
Die Prfindung bezieht sich auf eine Datenspeicher- 50
schaltung und eine Datcnspcicheransteuerschaltung, bei der eine sehr große Anzahl von gleichen
register SR II soll nun gemäß der vorliegenden Erfindung ein Schaltelement 2 derart betätigt werden,
daß die in dem Hauptpatent beschriebenen Korrek-
Speicherclemcnten zu einem Speicher derart zusam- turvorgänge eingeleitet werden (die Vorrichtungen
mengefaßt ist, daß Wörter mit jeweils vorgegebener hierfür seien schematisch als Netzwerk 3 dargestellt).
Bitzahl gespeichert werden, wobei auf Grund des 55 Weist jedoch das Speicherregister SR II nur Stellen
Hcrstellungsprozcsses der Speicherelemente ein Teil mit dem Wert O auf, so gibt das Schaltelement 2 den
desselben unbrauchbar ist, bei der für jedes Wort Weg zum unmittelbaren Auslesen des unveränderten
über die vorgegebene Bitzahl hinaus zusätzliche Inhalts des Speicherregisters SR I frei. Die Übcrprü-Spcicherelementc
vorgesehen sind, deren Anzahl ent- fung des Speicherregisters SR II auf mindestens eine
sprechend der Anzahl der für das Wort zu erwarten- 60 Stelle des Wertes L erfolgt in besonders einfacher
den unbrauchbaren Speicherelemente gewählt ist, bei Weise durch ein dem Speicherregister SR II zugeordder
die unbrauchbaren Speicherelemente des Daten- netes ODER-Gatter 4. In Abhängigkeit von der Ausspeichers
derart verändert sind, daß sie bei der Ab- gangsgröße dieses ODER-Gatters wird das Schaltelefrage
Signale abgeben, die die Unbrauchbarkeit des ment 2 in die eine oder andere seiner beiden Schalt-Speicherelementes
kenntlich machen und bei der in 65 lagen gelegt.
Hierzu 1 Blatt Zeichnungen
Claims (2)
1. Datenspeicher- und Datenspeicheransteuer- speichert werden sollen, auf das nächstfolgende
schaltung, bei der eine sehr große Anzahl von S brauchbare Speicherelement verschieben, nach Patent
gleichen Speicherelementen zu einem Speicher 1 931 524.
derart zusammengefaßt ist, daß Wörter mit je- Die Notwendigkeit, Massenspeicher auf kleinem
weils vorgegebener Bitzahl gespeichert werden, Raum unterzubringen, führt dazu, sogenannte intewobei
auf Grund des Herstellungsprozesses der grierte Speicher anzustreben, für die in einem einzi-Speicherelemente
ein Teil desselben unbrauchbar io gen Herstellungsprozeß sehr viele Speicherelemente
ist, bei der für jedes Wort über die vorgegebene gleich an den Stellen erzeugt werden, an denen sie
Bitzahl hinaus zusätzliche Speicherelemente vor- nachher Verwendung finden sollen,
gesehen sind, deren Anzahl entiprechend der An- Aus technologischen Gründen ist es unvermeidzahl der für das Wort zu erwartenden unbrauch- lieh, beim Herstellungsprozeß Ausfälle vollkommen baren Speicherelemente gewählt ist, bei der die 15 zu vermeiden, so daß einige der erzeugten Speicherunbrauchbaren Speicherelemente des Dalenspei- elemente zwangläufig als unbrauchbar angesehen chers derart verändert sind, daß sie bei der Ab- werden müssen.
gesehen sind, deren Anzahl entiprechend der An- Aus technologischen Gründen ist es unvermeidzahl der für das Wort zu erwartenden unbrauch- lieh, beim Herstellungsprozeß Ausfälle vollkommen baren Speicherelemente gewählt ist, bei der die 15 zu vermeiden, so daß einige der erzeugten Speicherunbrauchbaren Speicherelemente des Dalenspei- elemente zwangläufig als unbrauchbar angesehen chers derart verändert sind, daß sie bei der Ab- werden müssen.
frage Signale abgeben, die die Unbrauchbarkeit Das Hauptpatent zeigt einen Weg, wie Störungen,
des Speicherelementes kenntlich machen und bei die im Speicherbetrieb durch derartige unbrauchbare
der in der Ansteuerschaltung Mittel vorgesehen 20 Speicherelemente hervorgerufen würden, vermieden
sind, die beim Einschreiben des Wortes diejeni- werden können.
gen Bits, die mittels eines unbrauchbaren Die in dem Hauptpatent angegebene Lösung ver-Speicherelementes
gespeichert werden sollen, auf langt den Einsatz einer Reihe von logischen Schaltdas
nächstfolgende brauchbare Speicherelement elementen, deren jedes eine Laufzeit besitzt, die sich
verschieben, nach Patent 1 931 524, dadurch 25 bei der großen Anzahl unter Umständen zu verwengekennzeichnet,
daß Mittel vorgesehen dcr.den Schaltelementen zu erheblichen Werten aufsind,
die dann, wenn innerhalb eines Wortes keine addieren kann.
Anzeichen für unbrauchbare Speicherelemente Der Erfindung liegt die Aufgabe zugrunde, diese
vorliegen, die Einleitung des Vorgangs des Ver- Laufzeiten im Mittel klein zu halten.
Schiebens von Bits auf das nächstfolgende brauch- 30 Die Erfindung besteht darin, daß Mittel vorgese-
bare Speicherelement verhindern. hen sind, die dann, wenn innerhalb eines Wortes
2. Datenspeicheransteuerschaltung nach An- keine Anzeichen für unbrauchbare Speicherelemente
spruch 1, dadurch gekennzeichnet, daß das vorliegen, die Einleitung des Vorgangs des Verschie-Speicherregister
SR II bzw. SR III mit einer Ab- bens von Bits auf das nächstfolgende brauchbare
fragcschaltung, vorzugsweise einer ODER-Schal- 35 Speicherelement verhindern.
tung derart verknüpft ist, daß beim Auftreten Im folgenden wird die Erfindung an Hand einer
mindestens einer mit L besetzten Stelle ein Signal Abbildung näher erläutert. Gemäß dem Hauptpatent
abgegeben wird, und daß Mittel vorgesehen sind, werden dem fehlerhafte Speicherelemente aufweisendenen
das Signal zugeführt wird und die beim den Speichert zwei Speicherregister SR I und 5RII
Fehlen des Signals die Auslesung des unverän- 40 nachgeschaltet. (Das Speicherregister SR II wird
derten Inhaltes des Speicherregisters ST? I einlei- gemäß einem anderen Anwendungsfall in dem Hauptten.
patent auch als SR II bezeichnet.) Das Speicherregi
ster SR I nimmt die zur aufgerufenen Speicheradresse gehörende Information auf, das Speicher-45
register SR II wird in der Weise betrieben, daß es an den Stellen, wo innerhalb des Speichers unbrauchbare
Speicherelemente vorhanden sind, den Wert L, sonst den Wert O zeigt. Beim Vorliegen
.mindestens einer Stelle mit dem Wert L im Speicher-
Priority Applications (15)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
GB2939270A GB1307418A (en) | 1969-06-21 | 1970-06-17 | Data storage system |
FR7022748A FR2054586A1 (de) | 1969-06-21 | 1970-06-19 | |
JP45054314A JPS4825251B1 (de) | 1969-06-21 | 1970-06-22 | |
US48300A US3693159A (en) | 1969-06-21 | 1970-06-22 | Data storage system with means for eliminating defective storage locations |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
FR7138955A FR2111957A6 (de) | 1969-06-21 | 1971-10-29 | |
US00193949A US3772652A (en) | 1969-06-21 | 1971-10-29 | Data storage system with means for eliminating defective storage locations |
GB5071771A GB1361009A (en) | 1969-06-21 | 1971-11-01 | Data storage system |
Applications Claiming Priority (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19691931524 DE1931524C (de) | 1969-06-21 | Datenspeicher und Datenspeichern steuerschaltung | |
DE1963895A DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE19702007050 DE2007050C (de) | 1970-02-17 | Datenspeicherschaltung und Datenspeicheransteuerschaltung | |
DE2007787A DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2008663A1 DE2008663A1 (de) | 1971-09-09 |
DE2008663B2 DE2008663B2 (de) | 1973-03-22 |
DE2008663C3 true DE2008663C3 (de) | 1973-10-31 |
Family
ID=27570489
Family Applications (6)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1963895A Expired DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE2007787A Granted DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE2008663A Expired DE2008663C3 (de) | 1969-06-21 | 1970-02-25 | Datenspeicher- und Datenspeicheransteuerschaltung |
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE1963895A Expired DE1963895C3 (de) | 1969-06-21 | 1969-12-20 | Datenspeicher und Datenspeicher anste'uerschaltung |
DE2007787A Granted DE2007787B2 (de) | 1969-06-21 | 1970-02-20 | Datenspeicher- und Datenspeicheransteuerschaltung |
Family Applications After (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19702053260 Pending DE2053260A1 (de) | 1969-06-21 | 1970-10-30 | Datenspeichersystem |
DE19702058641 Granted DE2058641B2 (de) | 1969-06-21 | 1970-11-28 | Datenspeicher |
DE19702058698 Pending DE2058698A1 (de) | 1969-06-21 | 1970-11-28 | Datenspeichersystem |
Country Status (4)
Country | Link |
---|---|
US (2) | US3693159A (de) |
DE (6) | DE1963895C3 (de) |
FR (2) | FR2054586A1 (de) |
GB (2) | GB1307418A (de) |
Families Citing this family (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE358755B (de) * | 1972-06-09 | 1973-08-06 | Ericsson Telefon Ab L M | |
US3898443A (en) * | 1973-10-29 | 1975-08-05 | Bell Telephone Labor Inc | Memory fault correction system |
US3872291A (en) * | 1974-03-26 | 1975-03-18 | Honeywell Inf Systems | Field repairable memory subsystem |
US4150428A (en) * | 1974-11-18 | 1979-04-17 | Northern Electric Company Limited | Method for providing a substitute memory in a data processing system |
FR2307332A1 (fr) * | 1975-04-07 | 1976-11-05 | Sperry Rand Corp | Procede de stockage d'information dans une memoire comportant au moins une zone de memorisation defectueuse et dispositif pour l'execution de ce procede |
US3986179A (en) * | 1975-06-30 | 1976-10-12 | Honeywell Information Systems, Inc. | Fault-tolerant CCD memory chip |
US4051354A (en) * | 1975-07-03 | 1977-09-27 | Texas Instruments Incorporated | Fault-tolerant cell addressable array |
US4066880A (en) * | 1976-03-30 | 1978-01-03 | Engineered Systems, Inc. | System for pretesting electronic memory locations and automatically identifying faulty memory sections |
US4198681A (en) * | 1977-01-25 | 1980-04-15 | International Business Machines Corporation | Segmented storage logging and controlling for partial entity selection and condensing |
US4450524A (en) * | 1981-09-23 | 1984-05-22 | Rca Corporation | Single chip microcomputer with external decoder and memory and internal logic for disabling the ROM and relocating the RAM |
EP0090331B1 (de) * | 1982-03-25 | 1991-04-17 | Kabushiki Kaisha Toshiba | Halbleiterspeicheranordnung |
US4493075A (en) * | 1982-05-17 | 1985-01-08 | National Semiconductor Corporation | Self repairing bulk memory |
US4584681A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Memory correction scheme using spare arrays |
US4584682A (en) * | 1983-09-02 | 1986-04-22 | International Business Machines Corporation | Reconfigurable memory using both address permutation and spare memory elements |
US4581739A (en) * | 1984-04-09 | 1986-04-08 | International Business Machines Corporation | Electronically selectable redundant array (ESRA) |
US4744060A (en) * | 1984-10-19 | 1988-05-10 | Fujitsu Limited | Bipolar-transistor type random access memory having redundancy configuration |
US4759020A (en) * | 1985-09-25 | 1988-07-19 | Unisys Corporation | Self-healing bubble memories |
US4928022A (en) * | 1987-07-17 | 1990-05-22 | Trw Inc. | Redundancy interconnection circuitry |
US5268319A (en) * | 1988-06-08 | 1993-12-07 | Eliyahou Harari | Highly compact EPROM and flash EEPROM devices |
EP0389203A3 (de) * | 1989-03-20 | 1993-05-26 | Fujitsu Limited | Halbleiterspeichergerät beinhaltend Information, die die Anwesenheit mangelhafter Speicherzellen anzeigt |
DE69034191T2 (de) | 1989-04-13 | 2005-11-24 | Sandisk Corp., Sunnyvale | EEPROM-System mit aus mehreren Chips bestehender Blocklöschung |
US7190617B1 (en) * | 1989-04-13 | 2007-03-13 | Sandisk Corporation | Flash EEprom system |
US5146574A (en) * | 1989-06-27 | 1992-09-08 | Sf2 Corporation | Method and circuit for programmable selecting a variable sequence of element using write-back |
US5315708A (en) * | 1990-02-28 | 1994-05-24 | Micro Technology, Inc. | Method and apparatus for transferring data through a staging memory |
US5212785A (en) * | 1990-04-06 | 1993-05-18 | Micro Technology, Inc. | Apparatus and method for controlling data flow between a computer and memory devices |
US5134619A (en) * | 1990-04-06 | 1992-07-28 | Sf2 Corporation | Failure-tolerant mass storage system |
US5233618A (en) * | 1990-03-02 | 1993-08-03 | Micro Technology, Inc. | Data correcting applicable to redundant arrays of independent disks |
US5140592A (en) * | 1990-03-02 | 1992-08-18 | Sf2 Corporation | Disk array system |
US5388243A (en) * | 1990-03-09 | 1995-02-07 | Mti Technology Corporation | Multi-sort mass storage device announcing its active paths without deactivating its ports in a network architecture |
US5325497A (en) * | 1990-03-29 | 1994-06-28 | Micro Technology, Inc. | Method and apparatus for assigning signatures to identify members of a set of mass of storage devices |
US5202856A (en) * | 1990-04-05 | 1993-04-13 | Micro Technology, Inc. | Method and apparatus for simultaneous, interleaved access of multiple memories by multiple ports |
US5214778A (en) * | 1990-04-06 | 1993-05-25 | Micro Technology, Inc. | Resource management in a multiple resource system |
US5956524A (en) * | 1990-04-06 | 1999-09-21 | Micro Technology Inc. | System and method for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5414818A (en) * | 1990-04-06 | 1995-05-09 | Mti Technology Corporation | Method and apparatus for controlling reselection of a bus by overriding a prioritization protocol |
US5233692A (en) * | 1990-04-06 | 1993-08-03 | Micro Technology, Inc. | Enhanced interface permitting multiple-byte parallel transfers of control information and data on a small computer system interface (SCSI) communication bus and a mass storage system incorporating the enhanced interface |
US5255227A (en) * | 1991-02-06 | 1993-10-19 | Hewlett-Packard Company | Switched row/column memory redundancy |
US5867640A (en) * | 1993-06-01 | 1999-02-02 | Mti Technology Corp. | Apparatus and method for improving write-throughput in a redundant array of mass storage devices |
US20030088611A1 (en) * | 1994-01-19 | 2003-05-08 | Mti Technology Corporation | Systems and methods for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US5841710A (en) * | 1997-02-14 | 1998-11-24 | Micron Electronics, Inc. | Dynamic address remapping decoder |
US6182239B1 (en) * | 1998-02-06 | 2001-01-30 | Stmicroelectronics, Inc. | Fault-tolerant codes for multi-level memories |
US6332183B1 (en) | 1998-03-05 | 2001-12-18 | Micron Technology, Inc. | Method for recovery of useful areas of partially defective synchronous memory components |
US6314527B1 (en) | 1998-03-05 | 2001-11-06 | Micron Technology, Inc. | Recovery of useful areas of partially defective synchronous memory components |
US6381708B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | Method for decoding addresses for a defective memory array |
US6381707B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | System for decoding addresses for a defective memory array |
US6496876B1 (en) | 1998-12-21 | 2002-12-17 | Micron Technology, Inc. | System and method for storing a tag to identify a functional storage location in a memory device |
US6578157B1 (en) | 2000-03-06 | 2003-06-10 | Micron Technology, Inc. | Method and apparatus for recovery of useful areas of partially defective direct rambus rimm components |
US7269765B1 (en) | 2000-04-13 | 2007-09-11 | Micron Technology, Inc. | Method and apparatus for storing failing part locations in a module |
US6724674B2 (en) * | 2000-11-08 | 2004-04-20 | International Business Machines Corporation | Memory storage device with heating element |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE620922A (de) * | 1961-08-08 | |||
US3222653A (en) * | 1961-09-18 | 1965-12-07 | Ibm | Memory system for using a memory despite the presence of defective bits therein |
US3245049A (en) * | 1963-12-24 | 1966-04-05 | Ibm | Means for correcting bad memory bits by bit address storage |
US3350690A (en) * | 1964-02-25 | 1967-10-31 | Ibm | Automatic data correction for batchfabricated memories |
US3402399A (en) * | 1964-12-16 | 1968-09-17 | Gen Electric | Word-organized associative cryotron memory |
US3331058A (en) * | 1964-12-24 | 1967-07-11 | Fairchild Camera Instr Co | Error free memory |
US3422402A (en) * | 1965-12-29 | 1969-01-14 | Ibm | Memory systems for using storage devices containing defective bits |
US3444526A (en) * | 1966-06-08 | 1969-05-13 | Ibm | Storage system using a storage device having defective storage locations |
US3434116A (en) * | 1966-06-15 | 1969-03-18 | Ibm | Scheme for circumventing bad memory cells |
US3436734A (en) * | 1966-06-21 | 1969-04-01 | Ibm | Error correcting and repairable data processing storage system |
US3432812A (en) * | 1966-07-15 | 1969-03-11 | Ibm | Memory system |
US3588830A (en) * | 1968-01-17 | 1971-06-28 | Ibm | System for using a memory having irremediable bad bits |
GB1186704A (en) * | 1968-03-01 | 1970-04-02 | Ibm | Selection Circuit |
US3541525A (en) * | 1968-04-19 | 1970-11-17 | Rca Corp | Memory system with defective storage locations |
US3633175A (en) * | 1969-05-15 | 1972-01-04 | Honeywell Inc | Defect-tolerant digital memory system |
US3654610A (en) * | 1970-09-28 | 1972-04-04 | Fairchild Camera Instr Co | Use of faulty storage circuits by position coding |
-
1969
- 1969-12-20 DE DE1963895A patent/DE1963895C3/de not_active Expired
-
1970
- 1970-02-20 DE DE2007787A patent/DE2007787B2/de active Granted
- 1970-02-25 DE DE2008663A patent/DE2008663C3/de not_active Expired
- 1970-06-17 GB GB2939270A patent/GB1307418A/en not_active Expired
- 1970-06-19 FR FR7022748A patent/FR2054586A1/fr not_active Withdrawn
- 1970-06-22 US US48300A patent/US3693159A/en not_active Expired - Lifetime
- 1970-10-30 DE DE19702053260 patent/DE2053260A1/de active Pending
- 1970-11-28 DE DE19702058641 patent/DE2058641B2/de active Granted
- 1970-11-28 DE DE19702058698 patent/DE2058698A1/de active Pending
-
1971
- 1971-10-29 FR FR7138955A patent/FR2111957A6/fr not_active Expired
- 1971-10-29 US US00193949A patent/US3772652A/en not_active Expired - Lifetime
- 1971-11-01 GB GB5071771A patent/GB1361009A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2007787B2 (de) | 1974-07-04 |
DE2007787A1 (de) | 1971-11-18 |
GB1361009A (en) | 1974-07-24 |
DE2007050B2 (de) | 1973-02-08 |
DE2053260A1 (de) | 1972-05-04 |
DE1931524A1 (de) | 1971-01-21 |
DE1963895C3 (de) | 1973-11-29 |
DE2007050A1 (de) | 1971-09-09 |
US3772652A (en) | 1973-11-13 |
DE2008663A1 (de) | 1971-09-09 |
FR2054586A1 (de) | 1971-04-23 |
DE2058698A1 (de) | 1972-05-31 |
DE2058641A1 (de) | 1972-05-31 |
DE2007787C3 (de) | 1975-03-06 |
US3693159A (en) | 1972-09-19 |
FR2111957A6 (de) | 1972-06-09 |
DE1963895A1 (de) | 1971-07-15 |
DE1931524B2 (de) | 1972-11-16 |
DE2008663B2 (de) | 1973-03-22 |
GB1307418A (en) | 1973-02-21 |
DE2058641B2 (de) | 1972-12-14 |
DE1963895B2 (de) | 1973-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2008663C3 (de) | Datenspeicher- und Datenspeicheransteuerschaltung | |
EP0850481B1 (de) | Einrichtung zum sprungweisen adressieren bestimmter leitungen eines seriell arbeitenden digitalen speichers | |
DE2803989C2 (de) | Digitaldatenspeicher mit wahlfreiem Zugriff | |
DE2751097C2 (de) | Schaltungsanordnung zum Erzeugen eines Kennsignals | |
DE1901343C3 (de) | Datenverarbeitungsanlage zur Ausführung von Mateirenrechnungen | |
DE2364408A1 (de) | System zur erstellung von schaltungsanordnungen aus hochintegrierten chips | |
DE3906497A1 (de) | Selbstkonfigurierendes speichersystem | |
DE2364254B2 (de) | Schaltungsanordnung fuer datenverarbeitende geraete | |
DE2554502B2 (de) | ||
DE2235802A1 (de) | Verfahren und einrichtung zur pruefung nichtlinearer schaltkreise | |
DE3149926A1 (de) | Programmierbare vergleichsschaltung | |
DE1250489B (de) | I Schaltungsanordnung zur Einspei cherung von Leerstellen-Kennworten in einen assoziativen Speicher | |
DE2004934A1 (de) | ||
DE1805623B2 (de) | Prüfeinrichtung für Selbstwählämter mit zentraler elektronischer Steuerung durch einen Rechner | |
DE3832328A1 (de) | Speicheranordnung fuer digitale signale | |
DE2747800C3 (de) | Schaltungsanordnung zum Austauschen von Bits in einem Datenwort | |
DE2942235A1 (de) | Zeitmultiplex-schaltkreis | |
DE1424756B2 (de) | Schaltungsanordnung zum fehlergesicherten Einführen oder Wiedereinführer, von Programmen in den Hauptspeicher einer datenverarbeitenden Anlage | |
DE3340078A1 (de) | Prozessor-zelle zur verwendung in einer aus derartigen zellen gebildeten anordnung | |
DE10011180B4 (de) | Digitale Speicherschaltung | |
DE3501902A1 (de) | Datenspeichereinrichtung | |
DE10063627A1 (de) | Integrierte Schaltung mit einer Datenverarbeitungseinheit und einem Zwischenspeicher | |
DE3007381A1 (de) | Verfahren und system zum verarbeiten von videodaten | |
DE2811635A1 (de) | Pseudozufaellige erzeugung von orthogonalen matrizen fuer verschluesselungszwecke | |
DE1774191C2 (de) | Datenverarbeitungsanlage |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) |