Recherche Images Maps Play YouTube Actualités Gmail Drive Plus »
Connexion
Les utilisateurs de lecteurs d'écran peuvent cliquer sur ce lien pour activer le mode d'accessibilité. Celui-ci propose les mêmes fonctionnalités principales, mais il est optimisé pour votre lecteur d'écran.

Brevets

  1. Recherche avancée dans les brevets
Numéro de publicationWO1991016680 A1
Type de publicationDemande
Numéro de demandePCT/US1991/002590
Date de publication31 oct. 1991
Date de dépôt16 avr. 1991
Date de priorité18 avr. 1990
Autre référence de publicationDE00100018T1, DE1022642T1, DE02000378T1, DE06125946T1, DE06125954T1, DE06125958T1, DE69132121D1, DE69132121T2, DE69132501D1, DE69132501T2, DE69132501T3, DE69132721D1, DE69132721T2, DE69133500D1, DE69133500T2, DE69133550D1, DE69133550T2, DE69133565D1, DE69133565T2, DE69133565T3, DE69133572D1, DE69133572T2, DE69133598D1, DE69133611D1, EP0525068A1, EP0525068A4, EP0525068B1, EP1022642A1, EP1022642B1, EP1197830A2, EP1197830A3, EP1197830B1, EP1640847A2, EP1640847A3, EP1640847B1, EP1816569A2, EP1816569A3, EP1816569B1, EP1816570A2, EP1816570A3, EP1830241A1, EP1830241B1, US5319755, US5408129, US5473575, US5499385, US5513327, US5606717, US5638334, US5657481, US5809263, US5841580, US5841715, US5915105, US5928343, US5954804, US5983320, US6032214, US6032215, US6034918, US6035365, US6038195, US6044426, US6049846, US6067592, US6070222, US6085284, US6101152, US6128696, US6182184, US6185644, US6260097, US6266285, US6304937, US6314051, US6378020, US6415339, US6452863, US6513081, US6546446, US6564281, US6570814, US6584037, US6598171, US6697295, US6975558, US7110322, US20010030904, US20020001253, US20020004867, US20020015351, US20020016876, US20020046314, US20020091890, US20020141281, US20040114454, US20050030802, US20050033903, US20050141332
Numéro de publicationPCT/1991/2590, PCT/US/1991/002590, PCT/US/1991/02590, PCT/US/91/002590, PCT/US/91/02590, PCT/US1991/002590, PCT/US1991/02590, PCT/US1991002590, PCT/US199102590, PCT/US91/002590, PCT/US91/02590, PCT/US91002590, PCT/US9102590, WO 1991/016680 A1, WO 1991016680 A1, WO 1991016680A1, WO 9116680 A1, WO 9116680A1, WO-A1-1991016680, WO-A1-9116680, WO1991/016680A1, WO1991016680 A1, WO1991016680A1, WO9116680 A1, WO9116680A1
InventeursMichael Farmwald, Mark Horowitz
DéposantRambus Inc.
Exporter la citationBiBTeX, EndNote, RefMan
Liens externes:  Patentscope, Espacenet
Entree/sortie de circuits integres utilisant une interface de bus a haute performance
WO 1991016680 A1
Résumé
L'invention se rapporte à un sous-système de mémoire comprenant au moins deux dispositifs à semi-conducteurs (15, 16, 17), parmi lesquels un dispositif à mémoire (15, 16 ou 17) relié à un bus (18), lequel contient plusieurs lignes de bus servant à porter sensiblement toutes les informations d'adresses, de données et de commande dont ont besoin les dispositifs à mémoires (15, 16 ou 17). Les informations de commande se composent d'informations de sélection des dispositifs et le bus (18) a un nombre de lignes sensiblement inférieur au nombre des bits dans chaque adresse, et le bus (18) porte des informations de sélection des dispositifs sans qu'il soit nécessaire que des lignes de sélection des dispositifs séparées soient connectées directement à chacun des dispositifs. L'invention se rapporte également à un protocole pour dispositifs pilotes et asservis pour permettre les opérations de communication sur le bus (18) et pour les registres dans chaque dispositif, afin de différencier chaque dispositif et afin de diriger les demandes de bus vers un seul ou vers tous les dispositifs (15, 16, 17). La présente invention apporte des modifications au dispositif antérieur pour permettre la réalisation des nouvelles caractéristiques de cette invention. Dans un mode de réalisation préféré, huit lignes de données de bus et une ligne de bus de validation d'adresse portent les informations d'adresses de données et de commande pour des adresses de mémoires allant jusqu'à une étendue de 40 bits.
Description  disponible en Anglais
Revendications  disponible en Anglais
Citations de brevets
Brevet cité Date de dépôt Date de publication Déposant Titre
US3969706 *8 oct. 197413 juil. 1976Mostek CorporationDynamic random access memory misfet integrated circuit
US3983537 *1 avr. 197428 sept. 1976Hawker Siddeley Dynamics LimitedReliability of random access memory systems
US4205373 *22 mai 197827 mai 1980Ncr CorporationSystem and method for accessing memory connected to different bus and requesting subsystem
US4247817 *15 mai 197827 janv. 1981Teradyne, Inc.Transmitting electrical signals with a transmission time independent of distance between transmitter and receiver
US4315308 *21 déc. 19789 févr. 1982Intel CorporationInterface between a microprocessor chip and peripheral subsystems
US4333142 *12 juil. 19791 juin 1982Chesley Gilman DSelf-configurable computer and memory system
US4449207 *29 avr. 198215 mai 1984Intel CorporationByte-wide dynamic RAM with multiplexed internal buses
US4470114 *1 mars 19824 sept. 1984Burroughs CorporationHigh speed interconnection network for a cluster of processors
US4500905 *28 sept. 198219 févr. 1985Tokyo Shibaura Denki Kabushiki KaishaStacked semiconductor device with sloping sides
US4630193 *27 avr. 198116 déc. 1986Textron, Inc.Time multiplexed processor bus
US4654655 *2 mars 198431 mars 1987Motorola, Inc.Multi-user serial data bus
US4764846 *5 janv. 198716 août 1988Irvine Sensors CorporationHigh density electronic package comprising stacked sub-modules
Citations hors brevets
Référence
1 *See also references of EP0525068A4
Référencé par
Brevet citant Date de dépôt Date de publication Déposant Titre
WO1994028550A1 *23 mai 19948 déc. 1994Rambus, Inc.Systeme de memoire vive dynamique
WO1999044142A2 *4 févr. 19992 sept. 1999Koninklijke Philips Electronics N.V.Interfaçage d'unites peripheriques par un dispositif d'interface de groupe asservi a un bus
WO1999044142A3 *4 févr. 199914 oct. 1999Koninkl Philips Electronics NvInterfaçage d'unites peripheriques par un dispositif d'interface de groupe asservi a un bus
WO2006039106A1 *12 sept. 200513 avr. 2006Rambus Inc.Systeme de memoire a mode d'adressage multi-colonnes comprenant un dispositif memoire a circuit integre
WO2014150918A1 *12 mars 201425 sept. 2014Invensas CorporationSignalisation de survol dans un boîtier
CN105144293A *12 mars 20149 déc. 2015伊文萨思公司封装内飞越式信令
DE4345604B3 *3 mars 199312 juil. 2012Rambus Inc.Vorrichtung zur Kommunikation mit einem DRAM
DE19758672B4 *9 oct. 199715 juil. 2004Fujitsu Ltd., KawasakiVorrichtung zum Übertragen von Signalen
EP0675478A114 févr. 19954 oct. 1995Brooktree CorporationSystème graphique multimédia
EP0712073A231 oct. 199515 mai 1996Brooktree CorporationSystème et procédé de traitement de commandes sans interrogation du matériel par le logiciel
EP0870241B218 oct. 19965 août 2009Rambus Inc.Protocole de communication pour memoire dynamique
EP1069506A1 *14 juil. 199917 janv. 2001Princeton Technology CorporationSystème de bus parallèle extensible par dispositifs périphériques
US5254883 *22 avr. 199219 oct. 1993Rambus, Inc.Electrical current source circuitry for a bus
US5430676 *25 févr. 19944 juil. 1995Rambus, Inc.Dynamic random access memory system
US5434817 *3 nov. 199418 juil. 1995Rambus, IncorporatedDynamic random access memory system
US5498990 *5 avr. 199512 mars 1996Monolithic System Technology, Inc.Reduced CMOS-swing clamping circuit for bus lines
US5508968 *12 août 199416 avr. 1996International Business Machines CorporationDynamic random access memory persistent page implemented as processor register sets
US5511024 *25 févr. 199423 avr. 1996Rambus, Inc.Dynamic random access memory system
US5592632 *6 juin 19957 janv. 1997Monolithic System Technology, Inc.Defect tolerant integrated circuit subsystem for communication between a module and a bus controller in a wafer-scale integrated circuit system
US5596610 *1 déc. 199421 janv. 1997Rambus, Inc.Delay stage circuitry for a ring oscillator
US5655113 *5 juil. 19945 août 1997Monolithic System Technology, Inc.Resynchronization circuit for a memory system and method of operating same
US5691673 *17 juin 199625 nov. 1997Nec CorporationSemiconductor integrated circuit apparatus having input/output portions impedance-matched for transmission lines
US5787267 *7 juin 199528 juil. 1998Monolithic System Technology, Inc.Caching method and circuit for a memory system with circuit module architecture
US5799051 *12 sept. 199625 août 1998Rambus, Inc.Delay stage circuitry for a ring oscillator
US6000007 *18 mai 19987 déc. 1999Monolithic System Technology, Inc.Caching in a multi-processor computer system
US6009487 *31 mai 199628 déc. 1999Rambus Inc.Method and apparatus for setting a current of an output driver for the high speed bus
US645964116 avr. 20011 oct. 2002Fujitsu LimitedSemiconductor memory device
US719127625 juin 200413 mars 2007Infineon Technologies AgHub chip for one or more memory modules
US725407530 sept. 20047 août 2007Rambus Inc.Integrated circuit memory system having dynamic memory bank count and page size
US757778924 mars 200618 août 2009Rambus Inc.Upgradable memory system with reconfigurable interconnect
US761044728 févr. 200127 oct. 2009Rambus Inc.Upgradable memory system with reconfigurable interconnect
US762624814 févr. 20061 déc. 2009Rambus Inc.Semiconductor package with a controlled impedance bus
US77559687 août 200713 juil. 2010Rambus Inc.Integrated circuit memory device having dynamic memory bank count and page size
US807675930 nov. 200913 déc. 2011Rambus Inc.Semiconductor package with a controlled impedance bus and method of forming same
US81126084 déc. 20097 févr. 2012Rambus Inc.Variable-width memory
US819080817 août 200429 mai 2012Rambus Inc.Memory device having staggered memory operations
US821461629 mai 20073 juil. 2012Rambus Inc.Memory controller device having timing offset capability
US837059626 févr. 20095 févr. 2013Rambus Inc.Mechanism for enabling full data bus utilization without increasing data granularity
US837523827 mai 201012 févr. 2013Panasonic CorporationMemory system
US838092710 août 200919 févr. 2013Rambus Inc.Upgradable system with reconfigurable interconnect
US84129063 févr. 20122 avr. 2013Rambus Inc.Memory apparatus supporting multiple width configurations
US859545929 nov. 200426 nov. 2013Rambus Inc.Micro-threaded memory
US876923427 févr. 20131 juil. 2014Rambus Inc.Memory modules and devices supporting configurable data widths
US885648019 déc. 20127 oct. 2014Rambus Inc.Mechanism for enabling full data bus utilization without increasing data granularity
US890846611 avr. 20139 déc. 2014Rambus Inc.Multi-column addressing mode memory system including an integrated circuit memory device
US905377812 déc. 20139 juin 2015Rambus Inc.Memory controller that enforces strobe-to-strobe timing offset
US910532323 janv. 200911 août 2015Micron Technology, Inc.Memory device power managers and methods
US924142012 mai 201419 janv. 2016Invensas CorporationIn-package fly-by signaling
US92565572 déc. 20149 févr. 2016Rambus Inc.Memory controller for selective rank or subrank access
US925715117 juin 20149 févr. 2016Rambus Inc.Printed-circuit board supporting memory systems with multiple data-bus configurations
US92571613 sept. 20149 févr. 2016Rambus Inc.Mechanism for enabling full data bus utilization without increasing data granularity
US92687193 août 201223 févr. 2016Rambus Inc.Memory signal buffers and modules supporting variable access granularity
US929222323 mai 201322 mars 2016Rambus Inc.Micro-threaded memory
US931197626 oct. 201412 avr. 2016Rambus Inc.Memory module
US941780010 déc. 201516 août 2016Rambus Inc.Mechanism for enabling full data bus utilization without increasing data granularity
US947226215 mars 201618 oct. 2016Rambus Inc.Memory controller
US95831577 août 201528 févr. 2017Micron Technology, Inc.Memory device power managers and methods
US96521761 août 201416 mai 2017Rambus Inc.Memory controller for micro-threaded memory operations
US966625019 janv. 201630 mai 2017Rambus Inc.Memory signal buffers and modules supporting variable access granularity
US974142420 sept. 201622 août 2017Rambus Inc.Memory controller
USRE38482 *2 août 200030 mars 2004Rambus Inc.Delay stage circuitry for a ring oscillator
Classifications
Classification internationaleG06F11/00, G06F12/02, G06F12/00, G06F13/16, G11C7/22, G06F12/06, G11C29/00, G06F13/376, G11C7/10, G11C11/401, G11C5/00, G11C8/00, G11C5/06, G11C11/4096, G11C11/409, G06F11/10, G11C11/407, G11C11/4076, G06F1/10
Classification coopérativeG11C7/1045, G11C11/4096, G11C2207/105, G06F13/1694, G11C7/1051, G11C7/1012, G11C7/1078, G06F13/376, G11C2207/108, G11C5/04, G11C7/1072, G11C7/222, G06F13/4239, G11C7/22, G06F11/006, G11C7/1057, G06F12/0684, G11C5/00, G06F13/161, G11C5/06, G11C5/066, G06F13/1605, G11C7/1066, G06F11/1048, G11C11/4076, G11C5/063, G11C7/1006, G11C7/1084, G11C7/1069, G11C7/225, G06F13/1678, G11C29/88, G06F12/0661, G11C8/00, G06F12/0215, G06F13/1689, Y02B60/1228, Y02B60/1235, Y02B60/1225
Classification européenneG11C29/88, G11C7/10R9, G11C7/10R2, G11C7/10R7, G11C7/22B, G11C7/22A, G11C7/10L3, G06F11/00K, G11C7/10M7, G06F13/42C3A, G11C7/10W, G11C5/06H, G11C5/06, G11C5/04, G11C7/10W2, G11C5/00, G11C8/00, G06F13/16D4, G06F13/376, G11C7/10R, G11C11/4096, G11C5/06M, G06F12/06K6, G11C11/4076, G11C7/22, G06F13/16D8, G06F13/16A, G06F13/16A2, G11C7/10L, G11C7/10S, G06F13/16D9, G06F12/02C, G06F12/06K2D
Événements juridiques
DateCodeÉvénementDescription
31 oct. 1991ALDesignated countries for regional patents
Kind code of ref document: A1
Designated state(s): AT BE CH DE DK ES FR GB GR IT LU NL SE
31 oct. 1991AKDesignated states
Kind code of ref document: A1
Designated state(s): CA JP KR
16 oct. 1992WWEWipo information: entry into national phase
Ref document number: 1991908374
Country of ref document: EP
3 févr. 1993WWPWipo information: published in national office
Ref document number: 1991908374
Country of ref document: EP
18 déc. 1993NENPNon-entry into the national phase in:
Ref country code: CA
19 avr. 2000WWGWipo information: grant in national office
Ref document number: 1991908374
Country of ref document: EP
18 mai 2004WWWWipo information: withdrawn in national office
Ref document number: 1991908374
Country of ref document: EP